时序控制器及其内核电源电路、液晶显示装置的制作方法

文档序号:14446139阅读:214来源:国知局
时序控制器及其内核电源电路、液晶显示装置的制作方法

本发明涉及显示技术领域,具体涉及一种时序控制器及其内核电源电路、液晶显示装置。



背景技术:

液晶显示装置(lcd)是利用夹在液晶分子上电场强度的变化,改变液晶分子的取向控制透光的强弱来显示图像。目前,液晶显示装置由于其具有的重量轻、体积小、厚度薄的特点,已广泛地被用在各种大中小尺寸的终端显示设备中。

现有技术的液晶显示装置主要包括显示面板(lcdpanel)、源极驱动器(sourceic)、栅极驱动器(gateic)和时序控制器(tconic)。所述时序控制器用于向所述源极驱动器和所述栅极驱动器提供时序控制信号,并且向所述源极驱动器发送待显示的数据信号,所述源极驱动器用于向所述显示面板提供数据信号,所述栅极驱动器用于向所述显示面板提供扫描信号。

时序控制器是一种大规模集成电路,其中的arm、dsp、fpga等处理器运行速度越来越快,相同工艺条件下消耗的功率也越来越大。为了降低功耗,这些处理器都会采用几种不同的供电电压,时钟频率比较高的内核采用低电压的内核电源(corepower)供电,一般为1.2v;而时钟频率比较低的外围接口则采用高电压供电,一般为5v或12v。

随着液晶显示装置技术的发展,大尺寸高分辨率成为一种发展趋势,液晶显示装置的分辨率越高,时序控制器的内核电源需要更大的输出电流。现有技术中的时序控制器的内核电源电路,在满足低电压大电流的输出时,其相应产生的纹波电流较大,降低了时序控制器的工作稳定性。



技术实现要素:

鉴于现有技术存在的不足,本发明提供了一种时序控制器的内核电源电路,该电路可以输出低电压大电流的内核电压,并且可以降低输出端产生的纹波电流,提高时序控制器的工作稳定性。

为了达到上述的目的,本发明采用了如下的技术方案:

一种时序控制器的内核电源电路,其包括输入模块、输出模块、电压转换控制芯片、相位管理器以及第一buck电路和第二buck电路;其中,所述第一buck电路和所述第二buck电路的输入端分别连接至所述输入模块,输出端分别连接至所述输出模块;所述相位管理器包括一个输入端和两个输出端,所述相位管理器的输入端连接至所述电压转换控制芯片,其中一个输出端连接至所述第一buck电路的控制端,另一个输出端连接至所述第二buck电路的控制端;所述电压转换控制芯片向所述相位管理器输入初始pwm信号,所述相位管理器根据所述初始pwm信号生成第一pwm信号和第二pwm信号,分别输出至所述第一buck电路和所述第二buck电路的控制端;所述第一buck电路和所述第二buck电路分别根据所述第一pwm信号和所述第二pwm信号,将所述输入模块的高电位电压转换为低电位电压,并从所述输出模块输出;其中,所述第一pwm信号和所述第二pwm信号的周期相同并且相位相反。

具体地,所述第一buck电路包括第一mos晶体管、第一二极管和第一电感,所述第一mos晶体管的漏极连接至所述输入模块,栅极连接至所述相位管理器的其中一个输出端,源极连接至所述第一电感的第一端,所述第一电感的第二端连接至所述输出模块,所述第一二极管的负极连接至所述第一mos晶体管的源极,所述第一二极管的正极与地电性连接;所述第二buck电路包括第二mos晶体管、第二二极管和第二电感,所述第二mos晶体管的漏极至连接所述输入模块,栅极连接至所述相位管理器的另一个输出端,源极连接至所述第二电感的第一端,所述第二电感的第二端连接至所述输出模块,所述第二二极管的负极连接至所述第二mos晶体管的源极,所述第二二极管的正极与地电性连接。

具体地,所述电压转换控制芯片具有一电流反馈端,所述电流反馈端连接至所述第一mos晶体管的源极,和/或,所述电流反馈端连接至所述第二mos晶体管的源极;所述电压转换控制芯片根据所述电流反馈端获取的反馈电流,调整所述初始pwm信号的信号电压。

具体地,所述电压转换控制芯片具有一电压反馈端,所述电压反馈端和所述输出模块之间连接有电压反馈模块;所述电压转换控制芯片根据所述电压反馈端获取的反馈电压,调整所述初始pwm信号的占空比。

具体地,所述电压反馈模块包括第一电阻和第二电阻,所述第一电阻的第一端连接所述输出模块,所述第一电阻的第二端连接所述第二电阻的第一端,所述第二电阻的第二端与地电性连接;其中,所述电压转换控制芯片的电压反馈端连接至所述第一电阻的第二端。

具体地,所述输入模块连接有第一滤波电容,所述第一滤波电容的第一端与所述输入模块连接,所述第一滤波电容的第二端与地电性连接。

具体地,所述输出模块连接有输出电容和第二滤波电容,所述输出电容的第一端与所述输出模块连接,所述输出电容的第二端与地电性连接;所述第二滤波电容的第一端与所述输出模块连接,所述第二滤波电容的第二端与地电性连接。

本发明还提供了一种时序控制器,其包括如上所述的时序控制器的内核电源电路。

本发明还提供了一种液晶显示装置,其包括显示面板、源极驱动器、栅极驱动器和如上所述的时序控制器;所述源极驱动器用于向所述显示面板提供数据信号,所述栅极驱动器用于向所述显示面板提供扫描信号,所述时序控制器用于向所述源极驱动器和所述栅极驱动器提供时序控制信号,并且向所述源极驱动器发送待显示的数据信号。

相比于现有技术,本发明实施例提供的时序控制器的内核电源电路,采用并列的两路buck电路将输入模块的高电位电压转换低电位电压输出,两路buck电路的控制信号周期相同并且相位相反,两路buck电路的输出相互叠加获得低电压大电流的内核电压,并且可以降低输出端产生的纹波电流,提高时序控制器的工作稳定性。

附图说明

图1是本发明实施例提供的时序控制器的内核电源电路的电路图;

图2是本发明实施例中的第一pwm信号和第二pwm信号的波形图;

图3是本发明实施例中的内核电源电路的输出电流的波形图;

图4是本发明实施例提供的液晶显示装置的结构示意图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚,下面结合附图对本发明的具体实施方式进行详细说明。这些优选实施方式的示例在附图中进行了例示。附图中所示和根据附图描述的本发明的实施方式仅仅是示例性的,并且本发明并不限于这些实施方式。

在此,还需要说明的是,为了避免因不必要的细节而模糊了本发明,在附图中仅仅示出了与根据本发明的方案密切相关的结构和/或处理步骤,而省略了与本发明关系不大的其他细节。

本实施例首先提供了一种时序控制器的内核电源(corepower)电路,参阅图1,所述时序控制器的内核电源电路包括输入模块1、输出模块2、电压转换控制芯片5、相位管理器6以及分别独立地连接在所述输入模块1和所述输出模块2之间第一buck电路3和第二buck电路4。具体地,所述第一buck电路3的输入端连接至所述输入模块1,输出端连接至所述输出模块2,控制端连接至所述相位管理器6;所述第二buck电路4的输入端连接至所述输入模块1,输出端连接至所述输出模块2,控制端连接至所述相位管理器6。所述相位管理器6包括一个输入端和两个输出端,所述相位管理器6的输入端连接至所述电压转换控制芯片5,其中一个输出端连接至所述第一buck电路3的控制端,另一个输出端连接至所述第二buck电路4的控制端。

其中,如图1所示,所述电压转换控制芯片5具有一pwm信号输出端pwm,其输出初始pwm信号提供给所述相位管理器6的输入端,所述相位管理器6根据所述初始pwm信号生成第一pwm信号pwm1和第二pwm信号pwm2,所述第一pwm信号pwm1通过所述相位管理器6的其中一个输出端输出至所述第一buck电路3的控制端,所述第二pwm信号pwm2通过所述相位管理器6的另一个输出端输出至所述第二buck电路4的控制端。所述第一buck电路3和所述第二buck电路4分别根据所述第一pwm信号pwm1和所述第二pwm信号pwm2,由所述第一pwm信号pwm1和所述第二pwm信号pwm2控制,将所述输入模块1的高电位电压vin转换为低电位电压vout,并从所述输出模块2输出。其中,如图2所示的波形图,所述第一pwm信号pwm1和所述第二pwm信号pwm2的周期相同并且相位相反。

具体地,如图1所示,所述第一buck电路3包括第一mos晶体管q1、第一二极管d1和第一电感l1,所述第一mos晶体管q1的漏极连接至所述输入模块1,栅极连接至所述相位管理器6的其中一个输出端以接收第一pwm信号pwm1,源极连接至所述第一电感l1的第一端,所述第一电感l1的第二端连接至所述输出模块2,所述第一二极管d1的负极连接至所述第一mos晶体管q1的源极,所述第一二极管d1的正极与地电性连接。所述第二buck电路4包括第二mos晶体管q2、第二二极管d2和第二电感l2,所述第二mos晶体管q2的漏极连接至所述输入模块1,栅极连接至所述相位管理器6的另一个输出端以接收第二pwm信号pwm2,源极连接至所述第二电感l2的第一端,所述第二电感l2的第二端连接至所述输出模块2,所述第二二极管d2的负极连接至所述第二mos晶体管q2的源极,所述第二二极管d2的正极与地电性连接。

本实施例中,如图1所示,所述电压转换控制芯片5具有一电流反馈端fi,所述电流反馈端fi连接至所述第一mos晶体管q1的源极。在另外的一些实施例中,所述电流反馈端fi也可以是连接至所述第二mos晶体管q2的源极,也可以是同时连接至第一mos晶体管q1的源极以及第二mos晶体管q2的源极。所述电压转换控制芯片5根据所述电流反馈端fi获取的反馈电流,调整输出的所述初始pwm信号的信号电压,进而相应地调整第一pwm信号pwm1和所述第二pwm信号pwm2的信号电压,通过控制第一mos晶体管q1和第二mos晶体管q2的栅极电压来控制所述第一buck电路3和所述第二buck电路4的电流。需要说明的是,由于所述第一buck电路3和所述第二buck电路4具有完全相同的电路结构,两者仅仅是控制信号的相位相反,因此所述电流反馈端fi可以是仅连接到第一buck电路3或第二buck电路4中。

本实施例中,如图1所示,所述电压转换控制芯片5具有一电压反馈端fv,所述电压反馈端fv和所述输出模块2之间连接有电压反馈模块7。所述电压转换控制芯片5根据所述电压反馈端fv获取的反馈电压,调整输出的所述初始pwm信号的占空比,进而相应地调整第一pwm信号pwm1和所述第二pwm信号pwm2的占空比,通过控制第一mos晶体管q1和第二mos晶体管q2的开启时间来控制所述第一buck电路3和所述第二buck电路4的电压。具体地,所述电压反馈模块7包括第一电阻r1和第二电阻r2,所述第一电阻r1的第一端连接至所述输出模块2,所述第一电阻r1的第二端连接至所述第二电阻r2的第一端,所述第二电阻r2的第二端与地电性连接。其中,所述电压转换控制芯片5的电压反馈端fv连接至所述第一电阻r1的第二端,从所述第一电阻r1的第二端接出所述反馈电压连接到所述电压反馈端fv。

本实施例中,如图1所示,所述输入模块1连接有第一滤波电容c1,所述第一滤波电容c1的第一端与所述输入模块1连接,所述第一滤波电容c1的第二端与地电性连接。所述输出模块2连接有输出电容co和第二滤波电容c2,所述输出电容co的第一端与所述输出模块2连接,所述输出电容co的第二端与地电性连接。所述第二滤波电容c2的第一端与所述输出模块2连接,所述第二滤波电容c2的第二端与地电性连接。

如上实施例提供的时序控制器的内核电源电路,采用并列的两路buck电路将输入端的高电位电压转换为低电位电压输出,两路buck电路的控制信号周期相同并且相位相反,两路buck电路的输出相互叠加获得低电压大电流的内核电压,并且两路buck电路为相互错相输出,可以大大的降低输出端输出的直流电的纹波,提高时序控制器的工作稳定性。图3是如上实施例中的内核电源电路的输出电流的波形图,其中,il1表示第一buck电路3中的第一电感l1的电流波形,il2表示第二buck电路4中的第二电感l2的电流波形,iout表示两路buck电路的输出相互叠加后的电流波形。并且,采用并列的两路buck电路将输入端的高电位电压转换为低电位电压输出,可以避免单路buck电路中mos晶体管过热的问题。

本发明实施例首先提供了一种液晶显示装置,如图4所示,所述液晶显示装置包括显示面板10、源极驱动器20、栅极驱动器30以及时序控制器40。其中,所述显示面板10中设置有纵横交错的数据线和扫描线以及位于数据线和扫面之间的多个像素单元(附图中未示出),所述源极驱动器20通过数据线向所述显示面板10提供数据信号,所述栅极驱动器30通过扫描线向所述显示面板10提供扫描信号,所述时序控制器40则用于向所述源极驱动器20和所述栅极驱动器30提供时序控制信号,并且还向所述源极驱动器20发送待显示的数据信号。其中,所述时序控制器40包括本发明前述实施例提供的内核电源电路41。

由于所述时序控制器40中的内核电源电路41,在输出低电压大电流的内核电压的同时,可以降低输出的直流电的纹波,使得时序控制器40具有很高的工作稳定性,完全可以满足大尺寸高分辨率的液晶显示装置的驱动需求。

需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

以上所述仅是本申请的具体实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1