移位寄存器单元、驱动方法、栅极驱动电路及显示装置的制造方法

文档序号:8480515阅读:349来源:国知局
移位寄存器单元、驱动方法、栅极驱动电路及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,特别涉及一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置。
【背景技术】
[0002]在显示技术领域,为了不断改善显示画面,提高用户体验,高清、窄边框显示成了研宄的热门。但随着像素数目的提高,移位寄存器(栅极开关电路)在一帧时间内所需扫描的行数增加,这就要求移位寄存器单元的版图面积要更小,电路结构需要更简单。
[0003]相关技术中有一种移位寄存器单元,它通常通过多个晶体管和电容器来控制电路输出信号的电位的高低。
[0004]发明人在实现本发明的过程中,发现上述方式至少存在如下缺陷:现有技术中的移位寄存器单元的电路结构通常较为复杂,控制过程较为繁琐,无法调节输出脉宽。

【发明内容】

[0005]为了解决相关技术中移位寄存器单元的电路结构通常较为复杂,控制过程较为繁琐,无法调节输出脉宽的问题,本发明提供了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置。所述技术方案如下:
[0006]根据本发明的第一方面,提供一种移位寄存器单元,所述移位寄存器单元包括:第一输出模块、第二输出模块、输入模块和控制模块,
[0007]所述第一输出模块分别与第一信号端、第一节点和输出端连接,用于在所述第一节点的控制下,向所述输出端输出来自所述第一信号端的第一控制信号;
[0008]所述第二输出模块分别与所述输出端、第二节点和第二信号端连接,用于在所述第二节点的控制下,向所述输出端输出来自所述第二信号端的第二控制信号;
[0009]所述控制模块分别与所述第一节点、所述第二节点、所述第一信号端、所述第二信号端、第一时钟信号端和第二时钟信号端连接,用于在来自所述第一信号端的所述第一控制信号、所述第二信号端的所述第二控制信号、所述第一时钟信号端的第一时钟信号和所述第二时钟信号端的第二时钟信号的控制下,控制所述第一节点和所述第二节点的电位;
[0010]所述输入模块分别与输入端、所述第二节点、所述第二时钟信号端连接,用于在来自所述第二时钟信号端的所述第二时钟信号的控制下向所述第二节点输出来自所述输入端的输入信号。
[0011]可选的,所述第一输出模块包括:第一晶体管和第一电容器,
[0012]所述第一晶体管的第一极与所述第一信号端连接,所述第一晶体管的第二极与所述输出端连接,所述第一晶体管的第三极与第一节点连接;
[0013]所述第一电容器的第一极与所述第一晶体管的第一极连接,所述第一电容器的第二极与所述第一晶体管的第三极连接。
[0014]可选的,所述第二输出模块包括:第二晶体管和第三电容器,
[0015]所述第二晶体管的第一极与所述第二信号端连接,所述第二晶体管的第二极与所述输出端连接,所述第二晶体管的第三极与所述第二节点连接;
[0016]所述第三电容器的第一极与所述第二晶体管的第二极连接,所述第三电容器的第二极与所述第二晶体管的第三极连接。
[0017]可选的,所述控制模块包括:上拉控制子模块和复位子模块;
[0018]所述上拉控制子模块分别与所述第一时钟信号端、所述第二时钟信号端、所述第二信号端、所述第一节点和第三节点连接,用于在来自所述第二信号端的第二控制信号、来自所述第三节点的复位控制信号、来自所述第一时钟信号端的所述第一时钟信号和所述第二时钟信号端的所述第二时钟信号的控制下控制所述第一节点的电位;
[0019]所述复位子模块分别与所述第一节点、所述第二节点、所述第三节点、所述第一信号端和所述第二时钟信号端连接,用于在所述第一控制信号和所述第二时钟信号的控制下控制所述第一节点的电位、所述第二节点的电位和所述第三节点的电位,所述第一控制信号来自所述第一信号端,所述第二时钟信号来自所述第二时钟信号端。
[0020]可选的,所述上拉控制子模块包括:第二电容器、第七晶体管、第八晶体管和第九晶体管,
[0021]所述第七晶体管的第一极与第四节点连接,所述第七晶体管的第二极与所述第一节点连接,所述第七晶体管的第三极与所述第一时钟信号端连接;
[0022]所述第八晶体管的第二极与所述第四节点连接,所述第八晶体管的第一极与所述第一时钟信号端连接,所述第八晶体管的第三极与所述第三节点连接;
[0023]所述第九晶体管的第二极与所述第三节点连接,所述第九晶体管的第一极与所述第二信号端连接,所述第九晶体管的第三极与所述第二时钟信号端连接;
[0024]所述第二电容器的第一极与所述第三节点连接,所述第二电容器的第二极与所述第四节点连接。
[0025]可选的,所述复位子模块包括:第四晶体管、第五晶体管和第六晶体管,
[0026]所述第四晶体管的第二极与所述第一节点连接,所述第四晶体管的第一极与所述第一信号端连接,所述第四晶体管的第三极与所述第二节点连接;
[0027]所述第五晶体管的第一极与所述第二节点连接,所述第五晶体管的第二极与所述第六晶体管的第三极连接,所述第五晶体管的第三极与所述第二时钟信号端连接;
[0028]所述第六晶体管的第二极与所述第三节点连接,所述第六晶体管的第一极与所述第一信号端连接。
[0029]可选的,所述输入模块包括:第三晶体管,
[0030]所述第三晶体管的第二极与所述第二节点连接,所述第三晶体管的第一极与所述输入端连接,所述第三晶体管的第三极与所述第二时钟信号端连接。
[0031]可选的,所述晶体管均为P型晶体管。
[0032]根据本发明的第二方面,提供一种移位寄存器单元驱动方法,用于驱动第一方面所述的移位寄存器单元,所述移位寄存器单元包括:第一输出模块、第二输出模块、输入模块和控制模块,所述方法包括:
[0033]第一阶段:输入端输入的输入信号为第一电位,第二时钟信号端输入的第二时钟信号为第二电位,所述输入模块在所述第二时钟信号端输入的所述第二时钟信号的控制下,向第二节点输入所述输入信号;
[0034]第二阶段:第一时钟信号端输入的第一时钟信号为第二电位,所述第二时钟信号端输入的所述第二时钟信号为第一电位,控制所述控制模块向第一节点输入来自所述第一时钟信号端的所述第一时钟信号,在所述第一节点的控制下,所述第一输出模块向输出端输入来自第一信号端的第一控制信号;
[0035]第三阶段:所述第二节点保持第一电位,所述第二输出模块、所述输入模块和所述控制模块重复执行所述第一阶段和所述第二阶段的过程;
[0036]第四阶段:所述第二时钟信号端输入所述第二时钟信号,所述输入模块在来自所述第二时钟信号端的所述第二时钟信号的控制下向所述第二节点输出来自所述输入端的所述输入信号,所述输入信号处于第二电位,在所述第二节点的控制下,所述第二输出模块向所述输出端输入来自第二信号端的第二控制信号,所述控制模块向所述第一节点输入来自所述第一信号端的所述第一控制信号。
[0037]可选的,所述第一输出模块包括:第一晶体管和第一电容器,
[0038]所述第二阶段中,所述控制模块向所述第一节点输入来自所述第一时钟信号端的所述第一时钟信号,所述第一时钟信号处于第二电位,所述第一晶体管开启,所述第一电容器充电,所述第一晶体管向所述输出端输入来自所述第一信号端的所述第一控制信号;
[0039]所述第四阶段中,所述控制模块向所述第一节点输入来自所述第一信号端的所述第一控制信号,所述第一晶体管关断。
[0040]可选的,所述第二输出模块包括:第二晶体管和第三电容器,
[0041]所述第一阶段中,所述输入模块向所述第二节点输出来自所述输入端的所述输入信号,所述输入信号处于第一电位,所述第二晶体管关断,所述第三电容器充电;
[0042]所述第四阶段中,所述输入模块向所述第二节点输出来自所述输入端的所述输入信号,所述输入信号处于第二电位,所述第二晶
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1