显示设备的驱动器的制造方法_2

文档序号:8499162阅读:来源:国知局
路134根据从驱动控制部I供给的初始设定信号ISS来进行初始设定。然后,延迟控制电路134通过基于该初始设定的工作模式根据上述的加载信号LD来生成与基准定时信号CK同步的、每一个沿定时不同的延迟导入时钟信号CL1' CLk,将它们供给到第二数据锁存器部133。
[0038]图3是示出第二锁存器部133和延迟控制电路134的每一个的内部结构的一个例子的电路图。延迟控制电路134包括延迟设定部30、K个移位方向切换开关31i?31 κ、以及K个D触发器(以下,称为DFF) 32广32 Κο
[0039]在图3中,延迟设定部30首先将由从驱动控制部I供给的初始设定信号ISS所示的加载延迟时间信息LI和延迟模式信息DM存储在内置寄存器(未图示)中。延迟设定部30在由上述延迟模式信息DM所指定的延迟模式为L移位模式(第一移位模式)的情况下,将逻辑电平O的切换信号Cl供给到移位方向切换开关31i?31 (κ/2)并且将逻辑电平O的切换信号C2供给到移位方向切换开关31
(1+Κ/2)?31 K0 此外,在由该延迟模式信息DM所指定的延迟模式为R移位模式(第二移位模式)的情况下,延迟设定部30将逻辑电平I的切换信号Cl供给到移位方向切换开关31i?31 (κ/2)并且将逻辑电平I的切换信号C2供给到移位方向切换开关31(1+κ/2)?31 κ。此外,在由该延迟模式信息DM所指定的延迟模式为V移位模式(第三移位模式)的情况下,延迟设定部30将逻辑电平O的切换信号Cl供给到移位方向切换开关31i?31 (κ/2)并且将逻辑电平I的切换信号C2供给到移位方向切换开关31(1+κ/2)?31Κο
[0040]进而,在从驱动控制部I供给加载信号LD的情况下,延迟设定部30在从接收到该加载信号LD起经过了由加载延迟时间信息LI所示的加载延迟时间的时点生成单一脉冲的加载信号LP,将其供给到方向切换开关31jP 31 Ko
[0041]关于DFFSZ1-SZk,向其每一个的时钟输入端子共同地供给基准时钟信号CK,而且如图3所示,它们经由设于每一个的前级的移位方向切换开关31而串联地连接。S卩,移位方向切换开关31i?31 κ?Ρ DFF32 32 £作为根据基准时钟信号CK依次使加载信号LP移位去到下级的DFF32的移位寄存器工作,DFF32i?32£的每一个的输出作为延迟导入时钟信号CL1' CLk供给到第二数据锁存器部133。在此,移位方向切换开关31 w (W为2?[K-1]的自然数)根据切换信号Cl或C2来选择从DFF32w_i输出的延迟导入时钟信号CLih和从DFF32W+1输出的延迟导入时钟信号CL W+1中的一个,将其供给到DFF32 ff?移位方向切换开关31工根据切换信号Cl来选择上述的加载信号LP和从DFF32 2输出的延迟导入时钟信号CL 2中的一个,将其供给到DFF32-移位方向切换开关31κ根据切换信号C2来选择上述的加载信号LP和从DFF32K_i输出的延迟导入时钟信号CL η中的一个,将其供给到DFF32 κ?
[0042]根据这样的结构,在由延迟模式信息DM所指定的延迟模式为L移位模式的情况下,如图4所示,根据逻辑电平O的切换信号Cl或C2,移位方向切换开关3“(S为2?K的自然数)选择从DFF32s_i输出的延迟导入时钟信号CLp1,将其供给到DFF32S。进而,在这样的L移位模式时,移位方向切换开关选择加载信号LP并将其供给到DFF32 10由此,在L移位模式时,加载信号LP与基准时钟信号CK同步地首先被导入到DFF32i,接着与基准时钟信号CK同步地按DFF322、323、…、32K_P32^顺序移位并导入到下级的DFF。由此,如图5所示,DFF32C 32 κ生成按CL P CL2, CL3.…、CLk^1 , CL1^顺序每一个的沿定时以基准时钟信号CK的各I周期量地延迟了的延迟导入时钟信号CL1' CLk,将它们供给到第二锁存器部133。
[0043]此外,在由延迟模式信息DM所指定的延迟模式为R移位模式的情况下,根据逻辑电平I的切换信号Cl或C2,移位方向切换开关31T(J为I?K-1的自然数)如图6所示那样选择从DFF32j+1输出的延迟导入时钟信号CL 1+1,将其供给到DFF32j。进而,在这样的R移位模式时,移位方向切换开关31κ选择加载信号LP并将其供给到DFF32㈠。由此,在R移位模式时,加载信号LP首先与基准时钟信号CK同步地被导入到DFF32K,接着与基准时钟信号CK同步地按32^32^、…、323、322、32^顺序移位并导入到下级的DFF0由此,如图7所示,DFF32i?32 κ生成按CL K、CLk^1 ,…、CL3, CL2, %的顺序每一个的沿定时以基准时钟信号CK的各I周期量地延迟了的延迟导入时钟信号CL1' CLk,将它们供给到第二锁存器部133。
[0044]此外,在由延迟模式信息DM所指定的延迟模式为V移位模式的情况下,如图8所示,移位方向切换开关31广31 κ之中的属于左区域LA的移位方向切换开关31 τ (Τ为2?Κ/2的自然数)选择从DFF32h输出的延迟导入时钟信号CL η并将其供给到DFF32 τ。进而,在这样的V移位模式时,属于左区域LA的移位方向切换开关3^选择加载信号LP,将其供给到DFF32i。此外,在V移位模式时,移位方向切换开关331 κ之中的属于右区域RA的移位方向切换开关3Ih (H为1+Κ/2?K-1的自然数)选择从DFF32h+1输出的延迟导入时钟信号CLH+1并将其供给到DFF32 Ho进而,在这样的V移位模式时,属于右区域RA的移位方向切换开关31κ选择加载信号LP,将其供给到DFF32 κ?由此,在V移位模式时,加载信号LP与基准时钟信号CK同步地首先被导入到DFF32JP 32 £的每一个,接着与基准时钟信号CK同步地如以下那样被导入到属于左区域LA和右区域RA的每一个的各DFF32。S卩,在左区域LA中,加载信号LP按DFF322、323、…、32的顺序移位并导入到下级的DFF,在右区域RA中,加载信号LP按32K_P 32κ—2、32κ—3、".、32 (κ/2)+ι 的顺序移位并导入到下级的DFF。由此,属于左区域LA的DFF32C 32 κ/2如图9所示那样生成按CL PCL2JL3、…、CLK/2的顺序每一个的沿定时以基准时钟信号CK的各I周期量地延迟了的延迟导入时钟信号CL1' CLk/2,将它们供给到第二锁存器部133。另一方面,属于右区域RA的DFF32 (Κ/2)+1'32 (κ/2)+2'...、
9所示那样生成按CL10CL1^CLm.'CL (_+1的顺序每一个的沿定时以基准时钟信号CK的各I周期量地延迟了的延迟导入时钟信号CL (K/2)+1?CLk,将它们供给到第二锁存器部133。
[0045]第二数据锁存器部133具有K个锁存器33i?33 κ,其与上述的延迟导入时钟信号%?CL£同步地个别导入从第一数据锁存器部132供给的像素数据R RK,将每一个作为像素数据Y1?Yk供给到灰度电压变换电路135。
[0046]灰度电压变换电路135将上述像素数据Y/变换为具有每一个的辉度级别所对应的电压值的像素驱动电压V1' Vk,供给到输出放大器电路136。输出放大器电路136将期望地放大了像素驱动电压Vi?Vk的电压作为像素驱动电压G Gk*别施加于显示设备20的数据线D1' DK。根据以上的结构,驱动器IC3a?3e的每一个从自接收到加载信号LD经过了由加载延迟时间信息LI所示的加载延迟时间的时点起还经过基于由延迟模式信息DM所指定的延迟模式的延迟,将上述的像素驱动电压匕?GK?加于显示设备20的各数据线D。例如,在由延迟模式信息DM所指定的延迟模式为L移位模式的情况下,驱动器IC3a?3e的每一个如图10 Ca)所不那样按像素驱动电压G1、G2、G3、…、Gk的顺序使其施加定时延迟,将各像素驱动电压G施加于数据线D。此外,在这样的延迟模式为R移位模式的情况下,驱动器IC3a?3e的每一个如图10 (b)所示那样按像素驱动电压GK、
Gk_2、…、62、匕的顺序使其施加定时延迟,将各像素驱动电压G施加于数据线D。此外,在这样的延迟模式为V移位模式的情况下,驱动器IC3a?3e的每一个如图10 (C)所示那样按像素驱动电压(G^ GK)、(G2、GihX (G3、Gk_2)、…、(Gk/2、G (k/2)+1)的顺序使其施加定时延迟,将各像素驱动电压G施加于数据线D。
[0047]接下来,对由上述的驱动控制部I和驱动器IC3a?3e进行的工作进行说明。
[0048]首先,驱动控制部I对数据驱动器3的驱动器IC3a?3e的每一个将要进行初始设定的初始设定信号ISS供给到数据驱动器3。
[0049]S卩,驱动控制部I对担负显示设备20的画面左区域的驱动的驱动器IC3a和3b供给包括指定L移位模式的延迟模式信息DM的初始设定信号ISS。此时,对配置于最左端的驱动器IC3a,驱动控制部I供给还包括将零即无延迟时间示出为加载延迟时间的加载延迟时间信息LI的初始设定信息ISS。此外,对配置于从左端起第二个的驱动器IC3b,驱动控制部I供给还包括示出加载延迟时间Tl的加载延迟时间信息LI的初始设定信息ISS。再有,加载延迟时间Tl是从供给例如延迟加载信号LD起到在邻接于左侧的驱动器IC3a中最迟地施加的像素驱动电压G的施加开始时点为止的时间。
[0050]此外,驱动控制部I对担负显示设备20的画面中央区域的驱动的驱动器IC3c供给包括指定V移位模式的延迟模式信息DM和示出加载延迟时间T2的加载延迟时间信息LI的初始设定信号ISS。再有,加载延迟时间T2是从供给例如延迟加载信号LD起到在邻接于左侧的驱动器IC3b中最迟地施加的像素驱动电压G的施加开始时点为止的时间。
[0051]此外,驱动控制部I对担负显示设备20的画面右区域的驱动的驱动器IC3d和3e供给包括指定R移位模式的延
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1