像素电路及其驱动方法、显示面板和显示装置的制造方法

文档序号:9328284阅读:218来源:国知局
像素电路及其驱动方法、显示面板和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,具体涉及一种像素电路及其驱动方法、显示面板和显示装置。
【背景技术】
[0002]与传统的LCD (Liquid Crystal Display,液晶显示)器件的电压驱动方式不同,OLED(Organic Light-Emitting D1de,有机发光二极管)器件是由电流驱动的,因此在每一个OLED器件所在的像素电路中,除一个电流驱动控制开关之外,还需要一个用于写入数据电压的寻址开关。现有技术中,寻址开关由一个薄膜晶体管(Thin Film Transistor,TFT)实现。从而,一条扫描线要向所有寻址开关中TFT的栅极提供扫描信号,因而在像素电路在扫描信号的输入位置处的输入阻抗不够大时,扫描信号的电压就会在经过一个像素电路时后损失一部分幅值,容易造成扫描线末尾处的像素电路接收不到扫描信号而不能正常地提供驱动电流,产生显示不良。

【发明内容】

[0003]针对现有技术中的缺陷,本发明提供一种像素电路及其驱动方法、显示面板和显示装置,可以解决扫描信号的输入位置处的输入阻抗不够大时扫描信号在传输过程中的幅值损失冋题。
[0004]第一方面,本发明提供了一种像素电路,包括发光器件、驱动晶体管、存储电容、导通单元和寻址单元,其中:
[0005]所述驱动晶体管的源极与漏极中的一个连接控制电压线,另一个连接所述发光器件;
[0006]所述存储电容的第一端连接所述驱动晶体管的栅极,第二端连接控制电压线;
[0007]所述导通单元的第一端连接扫描线,第二端连接数据线,第三端连接所述寻址单元的第一端,第四端连接公共端,用于在第一端处为第一电平时导通第二端与第三端,在第一端处为第二电平时导通第三端与第四端;
[0008]所述寻址单元的第二端连接所述数据线,第三端连接所述存储电容的第一端,用于在第一端处为有效电平时导通第二端与第三端。
[0009]可选地,所述导通单元包括第一 N型晶体管与第一 P型晶体管,其中:
[0010]所述第一 N型晶体管的栅极连接所述扫描线,源极与漏极中的一个连接所述寻址单元的第一端,另一个连接所述公共端;
[0011]所述第一 P型晶体管的栅极连接所述扫描线,源极与漏极中的一个连接所述寻址单元的第一端,另一个连接所述数据线;
[0012]所述第一电平为低电平,所述第二电平为高电平。
[0013]可选地,所述导通单元包括第二 N型晶体管、第二 P型晶体管、第三N型晶体管和第三P型晶体管,其中:
[0014]所述第二 N型晶体管的栅极连接所述扫描线,源极与漏极中的一个连接所述第三N型晶体管和所述第三P型晶体管的栅极,另一个连接所述公共端;
[0015]所述第二 P型晶体管的栅极连接所述扫描线,源极与漏极中的一个连接所述第三N型晶体管和所述第三P型晶体管的栅极,另一个连接所述数据线;
[0016]所述第三N型晶体管的源极与漏极中的一个连接所述寻址单元的第一端,另一个连接所述公共端;
[0017]所述第三P型晶体管的源极与漏极中的一个连接所述寻址单元的第一端,另一个连接所述数据线;
[0018]所述第一电平为高电平,所述第二电平为低电平。
[0019]可选地,所述导通单元包括第一 N型晶体管与第一 P型晶体管,其中:
[0020]所述第一 N型晶体管的栅极连接所述扫描线,源极与漏极中的一个连接所述寻址单元的第一端,另一个连接所述数据线;
[0021]所述第一 P型晶体管的栅极连接所述扫描线,源极与漏极中的一个连接所述寻址单元的第一端,另一个连接所述公共端;
[0022]所述第一电平为高电平,所述第二电平为低电平。
[0023]可选地,所述导通单元包括第二 N型晶体管、第二 P型晶体管、第三N型晶体管和第三P型晶体管,其中:
[0024]所述第二 N型晶体管的栅极连接所述扫描线,源极与漏极中的一个连接所述第三N型晶体管和所述第三P型晶体管的栅极,另一个连接所述数据线;
[0025]所述第二 P型晶体管的栅极连接所述扫描线,源极与漏极中的一个连接所述第三N型晶体管和所述第三P型晶体管的栅极,另一个连接所述公共端;
[0026]所述第三N型晶体管的源极与漏极中的一个连接所述寻址单元的第一端,另一个连接所述数据线;
[0027]所述第三P型晶体管的源极与漏极中的一个连接所述寻址单元的第一端,另一个连接所述公共端;
[0028]所述第一电平为高电平,所述第二电平为低电平。
[0029]可选地,所述寻址单元包括一 P型薄膜晶体管。
[0030]可选地,所述发光器件为有机发光二极管。
[0031]第二方面,本发明还提供了一种上述任意一种像素电路的驱动方法,包括:
[0032]将所述扫描线置为第一电平,以使所述数据线上的数据电压作为无效电平导通至所述寻址单元的第一端;
[0033]将所述扫描线置为第二电平,以使所述公共端上的公共端电压作为有效电平导通至所述寻址单元的第一端,所述寻址单元将数据线上的数据电压导通至所述存储电容的第一端,所述驱动晶体管在所述存储电容的两端电压的控制下向所述发光器件提供驱动电流。
[0034]第三方面,本发明还提供了一种显示面板,包括上述任意一种像素电路。
[0035]第四方面,本发明还提供了一种显示装置,包括上述任意一种显示面板。
[0036]由上述技术方案可知,本发明所采用的导通单元可以具有很低的输入阻抗和很高的输出阻抗,从而增强了扫描线驱动负载的能力。由此,本发明可以避免扫描信号的电压在经过一个像素电路时后幅值的损失。另一方面,本发明的导通单元可以具有很低的静态功率,有利于电路功耗的降低。
【附图说明】
[0037]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单的介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0038]图1是本发明一个实施例中一种像素电路的结构框图;
[0039]图2是本发明一个实施例中一种像素电路的电路结构图;
[0040]图3是本发明又一实施例中一种像素电路的电路结构图;
[0041]图4是本发明又一实施例中一种像素电路的电路结构图;
[0042]图5是本发明又一实施例中一种像素电路的电路结构图。
【具体实施方式】
[0043]为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0044]图1是本发明一个实施例中一种像素电路的结构框图。参见图1,该像素电路包括发光器件EL、驱动晶体管T0、存储电容Cs、导通单元11和寻址单元12,其中:
[0045]驱动晶体管TO的源极与漏极中的一个连接控制电压线VDD,另一个连接发光器件EL ;
[0046]存储电容Cs的第一端连接驱动晶体管TO的栅极,第二端连接控制电压线VDD ;
[0047]导通单元11的第一端连接扫描线Gn,第二端连接数据线Dn,第三端连接寻址单元12的第一端,第四端连接公共端GND,用于在第一端处为第一电平时导通第二端与第三端,在第一端处为第二电平时导通第三端与第四端;
[0048]寻址单元12的第二端连接数据线Dn,第三端连接存储电容Cs的第一端,用于在第一端处为有效电平时导通第二端与第三端。
[0049]举例来说,当扫描线Gn为第一电平时,导通单元11导通数据线Dn与寻址单元12,从而寻址单元12的第一端可以接收来自数据线Dn的有效电平(即使所有数据电压包含在该有效电平的范围),从而导通数据线Dn与存储电容Cs的第一端。此时,存储电容Cs的第二端连接的控制电压线VDD可以施加有高电平的偏置电压,从而通过对存储电容Cs的充电,将来自数据线Dn的数据电压写入至存储电容Cs中。
[0050]此后,扫描线Gn转为第二电平,导通单元11导通公共端GND与寻址单元12,从而寻址单元12的第一端可以接收来自公共端GND的无效电平而使得数据线Dn与存储电容Cs的第一端之间断开。此时,存储电容Cs两端存储的电压施加在驱动晶体管TO的栅极和源极上,使得驱动晶体管TO内形成流向发光器件EL的驱动电流。
[0051]可以理解的是,驱动电流的
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1