显示驱动电路、显示驱动芯片及显示器的制造方法_4

文档序号:9187860阅读:来源:国知局
。如图1A与图3B所示,画面期间FP2同样可分为空白期间BP2与显示期间DP2。在正常驱动模式的负极性周期下,源极驱动器130会改为提供负极性的资料电压VDGl?VDGm,亦即对应至每一像素Pll?Pml的资料电压VDGl?VDGm的电压值会小于共享电压Vcom。同样以像素Pll为例,像素Pll会在致能期间EPl内被开启,并且在负极性的资料电压VDGl的作用下对液晶电容Clc及储存电容Cst放电,使得像素电压Vpixel在致能期间EPl内从共享电压Vcom逐步降低至资料电压VDGl的电压值Vn,并且在显示期间DP2内维持在电压值Vn。
[0065]具体而言,在正常驱动模式下,由于液晶显示面板50还不会因为工作状态或工作环境的影响而造成液晶电容Clc及储存电容Cst的充电速度严重降低,因此第一列像素Pll?Pln还可以在对应的扫描信号GATEl的致能期间EPl内被充电或放电至预设的电压值Vp与Vn。
[0066]当显示驱动电路100根据工作状态或工作环境而判定达到切换为补偿驱动模式的触发条件时,显示驱动电路100的信号波形会转变为图4A与图4B所示。
[0067]在本实施例中,源极驱动器130会根据极性信号POL将极性反转方式切换为行反转或画面反转。其中,本实施例是以奇数行像素与偶数行像素交替地进行正极性与负极性的行反转为例。因此,在正极性周期的画面期间FPl内,奇数行像素Pll?Pml、P13?Pm3、…、Pln?Pmn (假设η为奇数)是以正极性的资料电压驱动,并且偶数行像素Ρ12?Pm2、P14?Pm4、…、Pln-1?Pmn-1是以负极性的资料电压驱动。相反地,在负极性周期的画面期间FP2内,奇数行像素Pll?Pml、P13?Pm3、…、Pln?Pmn (假设η为奇数)则是改以负极性的资料电压驱动,并且偶数行像素Ρ12?Pm2、P14?Pm4、…、Pln-1?Pmn-1则是改以正极性的资料电压驱动。
[0068]于此以图4A来说明在正极性周期下以正极性驱动的第一行像素Pll?Pml的信号时序,并且以图4B来说明在负极性周期下以负极性驱动的第一行像素Pll?Pml的信号时序。其它行像素在正极性驱动与负极性驱动下的信号时序可分别参照下述图4A与图4B的说明,故不再重复赘述。
[0069]如图1与图4A所示,闸极驱动器120会根序提供具有致能期间EP2的扫描信号GATEl?GATEm,其中致能期间EP2可分为预充期间PCP与写入期间WP。于此,第一级的扫描信号GATEl的预充期间PCP位于空白期间BPl内,而第二级以后的每一扫描信号GATE2?GATEm的预充期间PCP皆会与前一级扫描信号GATEl?GATEm-1的致能期间EP2互相重迭。另外,每一扫描信号GATEl?GATEm的写入期间WP等同于前述图3A与图3B实施例的致能期间EPl。各扫描信号GATEl?GATEm的写入期间WP会分别对应资料电压VDGl?VDGm的输出时序。换言之,对于正常驱动模式而言,各扫描信号GATEl?GATEm的致能期间EPl仅包括写入期间WP。
[0070]先以第一行像素Pll?Pml中的像素Pll的信号时序来说明。像素Pll会在扫描信号GATEl的致能期间EP2内被开启。源极驱动器130会在扫描信号GATEl的预充期间PCP内提供正极性参考电压VCIp给像素Pll来进行预充电,以使像素Pll在被写入对应的资料电压VDGl之前预先从共享电压Vcom被调整至参考电位Vrefl。接着,在扫描信号GATEl的预充期间PCP结束并进入写入期间WP时,源极驱动器130会改以提供正极性的资料电压VDG1,以使像素Pll在正极性的资料电压VDGl的作用下对液晶电容Clc及储存电容Cst充电,使得像素电压Vpixel在写入期间WP内从参考电位Vrefl逐步上升至资料电压VDGl的电压值Vp,并且在显示期间DPl内维持在电压值Vp。
[0071]再以第一行像素Pll?Pml中的像素P21为例。像素P21会在扫描信号GATE2的致能期间EP2被开启。在扫描信号GATE2的预充期间PCP内,像素P21会在正极性参考电压VCIp与资料电压VDGl的作用下进行预充电,再于后续的写入期间WP内在资料电压VDG2的作用下使其像素电压Vpixel被上拉至电压值Vp。其余各像素P31?Pml皆可以此类推。
[0072]在画面期间FPl结束后会接续进入画面期间FP2,显示驱动电路100在画面期间FP2内的信号波形如图4B所示。如图1A与图4B所示,画面期间FP2同样可分为空白期间BP2与显示期间DP2。本实施例的信号波形与显示驱动电路100工作与前述图4A实施例的差异仅在于本实施例的源极驱动器130会扫描信号GATEl的预充期间PCP改为提供负极性参考电压VCIn,并且在后续的显示期间DP2改为提供负极性的资料电压VDGl?VDGm,亦即负极性参考电压VCIn与对应至每一像素Pll?Pml的资料电压VDGl?VDGm的电压值会小于共享电压Vcom。
[0073]同样以第一行像素Pll?Pml中的像素Pll为例,像素Pll会在致能期间EP2内被开启。源极驱动器130会在扫描信号GATEl的预充期间PCP内提供负极性参考电压VCIn给像素Pll来进行预充电,以使像素Pll在被写入对应的资料电压VDGl之前预先从共享电压Vcom被调整至参考电位Vref2。接着,在扫描信号GATEl的预充期间PCP结束并进入写入期间WP时,源极驱动器130会改以提供负极性的资料电压VDG1,以使像素Pll在负极性的资料电压VDGl的作用下对液晶电容Clc及储存电容Cst放电,使得像素电压Vpixel在写入期间WP内从参考电位Vref2逐步降低至资料电压VDGl的电压值Vn,并且在显示期间DP2内维持在电压值Vn。
[0074]具体而言,在补偿驱动模式下,此时液晶显示面板50可能已经因为工作状态或工作环境的影响而造成液晶电容Clc及储存电容Cst的充电速度严重降低,因此通过提早在扫描信号GATEl的预充期间PCP内即提供正极性参考电压VCIp给第一列像素Pll?Pln的正极性部分(即,奇数像素P11、P13、…、Pin),并且提供负极性参考电压VCIn给第一列像素Pll?Pln的负极性部分(S卩,偶数像素P12、P14、…、Pln-1)的方式,可以令第一列像素Pll?Pln在被写入资料电压VDGl之前,预先调整至接近于电压值Vp/Vn的参考电位Vrefl/Vref2,使得第一列像素Pll?Pln的像素电压Vpixel可在扫描信号GATEl的写入期间WP内被快速地调整至默认的电压值Vp/Vn。
[0075]综上所述,本实用新型提供的显示驱动电路、显示驱动芯片及显示器,其可在显示器的工作状态或工作环境达到特定的触发条件(例如环境温度低于一温度临界值)时,将极性反转方式切换为行反转或画面反转以避免整体显示画面颜色偏淡,还可进一步通过所述预充电的驱动方式来解决第一列像素因充电不足而显示颜色偏淡/异常的问题,从而提高了显示器的显示质量。
[0076]虽然本实用新型已以实施例揭露如上,然其并非用以限定本实用新型,任何所属技术领域中具有通常知识者,在不脱离本新型创作的精神和范围内,当可作些许的更动与润饰,故本实用新型的保护范围当视权利要求范围所界定为准。
【主权项】
1.一种显示驱动电路,用于驱动一液晶显示面板,该液晶显示面板包括多个以阵列排列的像素,其特征在于,该显示驱动电路包括: 一时序控制器,用以提供一闸极控制频率与一源极控制频率; 一闸极驱动器,耦接该时序控制器,用以根据该闸极控制频率提供多个扫描信号,以在该多个扫描信号的一致能期间内依序开启该液晶显示面板的每一列像素;以及 一源极驱动器,耦接该时序控制器,用以根据该源极控制频率协同于该多个列像素的开启时序提供多个资料电压以驱动该多个像素, 其中,当该显示驱动电路工作于一正常驱动模式时,该闸极驱动器根据该闸极控制频率,将该多个扫描信号的致能期间维持于一第一致能期间,以及当该显示驱动电路工作于一补偿驱动模式时,该闸极驱动器根据该闸极控制频率,将该多个扫描信号的致能期间延长至大于该第一致能期间的一第二致能期间,使得该多个像素在接收
当前第4页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1