平面显示器的制作方法

文档序号:2731236阅读:203来源:国知局
专利名称:平面显示器的制作方法
技术领域
本发明是有关于一种平面显示器,且特别是一种应用于非晶硅制程 且能消除关机残影的平面显示器。
背景技术
平面显示器诸如液晶显示器(Liquid Crystal Display, LCD)等, 由于具有高画质、体积小、重量轻、低驱动电压、与低消耗功率等优 点,因此被广泛应用于个人数字助理(Personal Digital Assistant, PDA)、行动电话、笔记型电脑或车用显示器等消费性通讯或电子产品, 并逐渐取代阴极射线管(Cathode Ray Tube, CRT)而成为显示器的主流。
在一般的液晶显示器架构中,将液晶显示器关机之后,却经常在液 晶显示面板上看到残留影像,有时甚至待数秒后才消失,此种现象不 但有碍使用者观瞻,日久还会降低液晶显示器面板的显示品质。以薄 膜晶体管(Thin Film Transistor, TFT)液晶显示器为例,造成其发光 关机残影(residual image)现象的主要原因之 一 为薄膜晶体管液晶显 示器像素电极的放电速度太慢,以致关机后电荷无法快速释放而残留
于液晶电容中,必须再待一段时间才能完全放电完毕。
请参照图l,其绘示是传统液晶显示器的示意图。液晶显示器10 中,时序控制器(未绘示于图1中)用以输出资料,其中,利用显示阵 列电路的源极驱动器来接收并写入资料,及利用栅极驱动器12y(y = 1 P, P为正整数)来选择写入资料所需的行列,以显示输出画面于面 板16上。然后,于关机时,印刷电路板14的电压检测电路142检测 到所接收到的工作电压VCC降低到一 定的电位(例如为0.7VCC)后,将 所输出的关机控制信号VXO由一高电位电压H转换为一低电位电压L 并送出至栅极驱动器12y(y=l P),使得栅极驱动器12y(y=l P)的
输出信号转换为高电位电压H,用以导通(turn on)面板16中的每一个 像素的薄膜晶体管。请参照图2 ,其绘示是图1中的液晶显示器10的 信号波形图。如此一来,在关闭液晶显示器电源之前,每一个像素的 液晶电容中的残存电荷可藉由导通的薄膜晶体管及与其电性连接的资 料线快速放电,縮短残存电荷完全放电的时间,因而消除关机残影的 现象。
然而,由于薄膜晶体管液晶显示器(TFT-LCD)的特性在于光源大都 来自背面,需要使用玻璃作为基材。于是在应用领域为主动式液晶显 示器时,必须在玻璃上使用半导体制程制作晶体管作为开关;但是玻 璃的熔点在660'C左右,所以一般在IC上常见的制程,例如单晶硅(成 长温度在100(TC以上)就无法应用。为了克服此困难,易于大面积沉 积且与玻璃有良好附着的非晶硅(Amorphous Si),就常被使用于制程 中。请参照图3,其绘示是非晶硅栅极驱动器的方块图。非晶硅栅极驱 动器300内具有多个位移暂存器(Shift Register)31x(x二l N+l)。
请参照图4,其绘示是图3中位移暂存器31n的电路图。其中,n 为1 N+l的正整数的其中之一。由图3及图4中可以看出,与图l 中的栅极驱动器12y(y二l P)相比较,非晶硅栅极驱动器300并不具 有关机控制信号XA0的功能(亦并不具有消除关机残影的功能),此因 为于传统液晶显示器10中,控制信号XAO为一低电位电压(约0 3.3 伏特),可由栅极驱动器12y(y二l P)内的位移暂存器(未绘示于图) 所接收;然而,于非晶硅的制程中,关机控制信号XA0为一高电位电 压(最高可达20伏特),无法由位移暂存器31x(x二l N+l)所接收, 故于采用非晶硅制程的液晶显示器中,关机残影的问题再次出现。

发明内容
有鉴于此,本发明的目的就是在于提供一种平面显示器,且特别是 有关于一种应用于非晶硅制程且能于平面显示器关机时、利用关机控 制信号使得所有的像素电极进行放电的动作、以消除于关机时产生的 残影的平面显示器。
根据本发明的目的,提出一种平面显示器,包括多个像素电极、第 一多工器、第二多工器、第三多工器以及栅极驱动器。第一多工器用 以接收高工作电压及低工作电压,并受关机控制信号控制以输出输入 低电源电压。第二多工器用以接收高工作电压及第零时脉信号,并受 关机控制信号控制以输出第零输入时脉信号。第三多工器用以接收高 工作电压及第一时脉信号,并受关机控制信号控制以输出第一输入时 脉信号。栅极驱动器具有N+l个位移暂存器,N为正整数,栅极驱动
器系电性连接像素电极。第n个位移暂存器包括SR触发器、第一晶体 管及第二晶体管。SR触发器具有设置端、重置端、输出端及反相输出 端,并电性连接高工作电压及低工作电压。设置端系耦接至第n—l个 位移暂存器的第n—l输出信号,重置端系耦接至第n+l个位移暂存 器的第n+l输出信号。第一晶体管生成于玻璃基板上,控制端耦接至 输出端,第一端接收第M时序信号,其中,M为n与n的一半的高斯函 数的二倍之差,即m=n-[n/2]*2。第二晶体管生成于玻璃基板上,控制 端耦接至反相输出端,第一端稱接至第一晶体管的第二端且输出第n 输出信号,第二端耦接至输入低电源电压。其中,n为1 N+1的正整 数的其中之一。其中,当平面显示器关机时,关机控制信号由高电位 电压转换为低电位电压,使得第一多工器所输出的输入低电源电压切 换为高工作电压,第二多工器所输出的第零输入时脉信号切换为高工 作电压,第三多工器所输出的第一输入时脉信号切换为高工作电压, 致使第一晶体管或第二晶体管之一导通,第n输出信号输出高工作电 压使得像素电极进行放电的动作。
根据本发明的目的,另提出一种具有非晶硅栅极结构的平面显示 器,包括多个像素电极、第一多工器、第二多工器以及栅极驱动器。 第一多工器用以接收高工作电压及低工作电压,并受关机控制信号控 制以输出电源电压。第二多工器用以接收低工作电压及起始电压,并 受关机控制信号控制以输出第零触发信号。栅极驱动器具有非晶硅栅 极结构,并具有N+l个位移暂存器,N为正整数,栅极驱动器系电性 连接像素电极。第n个位移暂存器包括SR触发器、第一晶体管、第二
晶体管、第三晶体管、第一电容、第二电容、第四晶体管及第五晶体 管。SR触发器具有设置端、重置端、输出端及反相输出端,并电性连
接高工作电压及低工作电压。设置端耦接至第n—l个位移暂存器的第 n—l触发信号,重置端系耦接至第n+l个位移暂存器的第n+l输出 信号。第一晶体管生成于玻璃基板上,控制端耦接至输出端,第一端 接收第M时序信号,其中,M为n与n的一半的高斯函数的二倍之差, 即M=n-[n/2]*2。第二晶体管生成于玻璃基板上,控制端耦接至反相输 出端,第一端耦接至第一晶体管的第二端且输出第n输出信号,第二 端耦接至电源电压。第三晶体管生成于玻璃基板上,第一端耦接至第 二晶体管的控制端,第二端耦接至第三晶体管的控制端且耦接至电源 电压。第一电容耦接至第二晶体管的第一端及第二晶体管的控制端。 第二电容耦接至第二晶体管的第二端及第二晶体管的控制端。第四晶 体管生成于玻璃基板上,控制端耦接至输出端,第一端耦接至第M时 序信号。第五晶体管生成于玻璃基板上,控制端耦接至反相输出端, 第一端耦接至第四晶体管的第二端且输出第n触发信号,第二端耦接 至低工作电压。其中,n为1 N+l的正整数的其中之一。其中,当平 面显示器关机时,关机控制信号由高电位电压转换为低电位电压,使 得第一多工器所输出的电源电压切换为高工作电压,致使第二晶体管 导通,第n输出信号输出高工作电压使得像素电极进行放电的动作。 其中,当平面显示器关机时,第一多工器所输出的电源电压切换为高 工作电压,致使第五晶体管导通,使得第五晶体管所输出的第n触发 信号维持低电位电压。
根据本发明的目的,再提出一种平面显示器,包括多个像素电极、 第一多工器、第二多工器以及栅极驱动器。第一多工器用以接收高工 作电压及低工作电压,并受关机控制信号控制以输出电源电压。第二 多工器用以接收高工作电压及低工作电压,并受关机控制信号控制以 输出开关电压。栅极驱动器具有N+l个位移暂存器,N为正整数,栅 极驱动器电性连接像素电极。第n个位移暂存器包括SR触发器、第一 晶体管、第二晶体管、第三晶体管、第一电容、第二电容、第四晶体
管及第五晶体管。SR触发器具有设置端、重置端、输出端及反相输出 端,并电性连接高工作电压及低工作电压,重置端系耦接至第n+l个 位移暂存器的第n+l输出信号。第一晶体管生成于玻璃基板上,控制 端系耦接至输出端,第一端系接收第M时序信号,其中,M为n与n的 一半的高斯函数的二倍之差,即M=n-[n/2]*2。第二晶体管生成于玻璃 基板上,控制端耦接至反相输出端,第一端耦接至第一晶体管的第二 端且输出第n输出信号,第二端耦接至电源电压。第三晶体管生成于 玻璃基板上,第一端耦接至第二晶体管的控制端,第二端耦接至第三 晶体管的控制端且耦接至电源电压。第一电容耦接至第二晶体管的第 一端及第二晶体管的控制端。第二电容耦接至第二晶体管的第二端及 第二晶体管的控制端。第四晶体管生成于玻璃基板上,控制端耦接至 开关电压,第一端耦接至设置端,第二端耦接至第n—l个位移暂存器 的第n—l输出信号。第五晶体管生成于玻璃基板上,控制端耦接至电 源电压,第一端耦接至第四晶体管的第一端,第二端电性连接低工作 电压。其中,n为1 N+l的正整数的其中之一。其中,当平面显示器 关机时,关机控制信号由高电位电压转换为低电位电压,使得第一多 工器所输出的电源电压切换为高工作电压,第二多工器所输出的开关 电压切换为低工作电压,致使第二晶体管导通,第n输出信号输出高 工作电压使得像素电极进行放电的动作。
根据本发明的目的,还提出一种栅极驱动装置,用以驱动多个像素 电极,栅极驱动装置与像素电极均生成于一玻璃基板上。栅极驱动装 置包括一位移暂存单元,位移暂存单元包括多个位移暂存器,每一个
位移暂存器包括一电源端与一时脉端。其中,依据一关机控制信号, 于一第一电压与一第二电压中选择其一传送至电源端,于第一电压与
一时脉信号中选择其一传送至时脉端。


为让本发明的上述目的、特征、和优点能更明显易懂,下文特举一 较佳实施例,并配合所附图式,作详细说明如下
图1绘示传统液晶显示器的示意图。
图2绘示图1中的液晶显示器10的信号波形图。
图3绘示非晶硅栅极驱动器的方块图。
图4绘示图3中位移暂存器31n的电路图。 图5绘示依照本发明第一实施例的平面显示器的示意图。 图6绘示图5中栅极驱动器52y的方块图。 图7绘示图6中的位移暂存器52yn的电路图。 图8绘示图7中的位移暂存器52yn的信号的时序图。 图9绘示依照本发明第二实施例的平面显示器的示意图。 图IO绘示图9中栅极驱动器92y的方块图。 图11绘示图10中的位移暂存器92yn的电路图。 图12绘示图11中的位移暂存器92yn的信号的时序图。 图13绘示依照本发明第三实施例的平面显示器的示意图。 图14绘示图13中栅极驱动器132y的方块图。 图15绘示图14中的位移暂存器132yn的电路图。 图16绘示图15中的位移暂存器132yn的信号的时序图。主要元件符号说明
10:液晶显示器 50、 90、 130:平面显示器 14、 54、 94、 134:印刷电路板 16、 56、 96、 136:面板
511、 911、 1311:第一多工器
512、 912、 1312:第二多工器 513:第三多工器
12y(y=l P)、 52y(y=l P)、 92y(y二l P)、 132y(y-l P):
栅极驱动器
142、 542、 942、 1342:电压检测电路 300:非晶硅栅极驱动器
31x(x = 1 N + 1) 、52yn(n= 1 N + 1) 、92yn(n= 1 N + 1) 、132yn(n
=1 N+1):位移暂存器
72、 1102、 1502: SR触发器 Ml、 M2、 M3、 M4、 M5:晶体管
具体实施例方式
本发明是提供一种平面显示器,且特别是有关于一种使用非晶硅栅 极结构的平面显示器,关机时,利用关机控制信号使得所有的像素电 极进行放电的动作,以消除于关机时产生的残影的平面显示器。
请参照图5,其绘示是依照本发明第一实施例的平面显示器的示意 图。平面显示器50包括多个像素电极(位于面板56上,未绘示于图)、 第一多工器511、第二多工器512、第三多工器513以及栅极驱动器 52y(y=l P)。平面显示器50还包括印刷电路板54 ,印刷电路板54 具有电压检测电路542,电压检测电路542用以检测操作电压VCC的变 化,并据以输出关机控制信号XAO。例如,当平面显示器50关机时, 电压检测电路542于操作电压VCC降低至百分的七十时,输出为低电 位电压L的关机控制信号XAO。
平面显示器50中,第一多工器5U用以接收高工作电压VDD及低 工作电压VSS,并受关机控制信号XAO控制以输出一输入低电源电压 VSSI。第二多工器512用以接收高工作电压VDD及第零时脉信号CKO, 并受关机控制信号XAO控制以输出第零输入时脉信号CKOI。第三多工 器513用以接收高工作电压VDD及第一时脉信号CK1,并受关机控制信 号XAO控制以输出第一输入时脉信号CKII。
请参照图6,其绘示是图5中栅极驱动器52y的方块图。栅极驱动 器52y(y二l P)均为非晶硅栅极驱动器,其内的晶体管均生成于玻璃 基板的上以节省成本。栅极驱动器52y(y^l P)具有N+l个位移暂存 器52yx(x-l N+l), N为正整数,栅极驱动器52y (y = 1 P)分别电
性连接像素电极。
请参照图7,其绘示是图6中的位移暂存器52yn的电路图。位移 暂存器52yn包括SR触发器72、第 一 晶体管Ml及第二晶体管M2 , n为
1 N+1的正整数的其中之一。SR触发器72,具有设置端ST、重置端 RT、输出端Q及反相输出端QB,并电性连接高工作电压VDD及低工作 电压VSS。设置端ST耦接至第n—1个位移暂存器的第n—l输出信号 0UTn—1,重置端RT系耦接至第n+l个位移暂存器的第n+l输出信 号OUTn十1。
第一晶体管Ml生成于玻璃基板上,第一晶体管Ml的控制端耦接至 输出端Q,第一晶体管Ml的第一端接收一第M输入时脉信号,其中,M 为n与n的一半的高斯函数的二倍之差,即M二n-[n/2]*2。即当位移暂 存器52yn为排序为奇数的位移暂存器,其接收第零输入时脉信号CKOI, 当位移暂存器52yn为排序为偶数的位移暂存器,其接收第一输入时脉 信号CKII。第二晶体管M2生成于玻璃基板上,第二晶体管M2的控制 端耦接至反相输出端QB,第二晶体管M2的第一端耦接至第一晶体管 Ml的第二端且输出一第n输出信号0UTn,第二晶体管M2的第二端耦 接至输入低电源电压VSSI。
请参照图8,其绘示乃图7中的位移暂存器52yn的信号的时序图。 当平面显示器50关机时,即操作电压VCC降至原本的百分的七十时, 关机控制信号XAO由高电位电压H转换为低电位电压L,使得第一多工 器511所输出的输入低电源电压VSSI切换为高工作电压VDD,第二多 工器512所输出的第零输入时脉信号CKOI切换为高工作电压VDD,第 三多工器513所输出的第一输入时脉信号CK1I切换为高工作电压VDD, 致使第一晶体管Ml或第二晶体管M2其中之一导通,第n输出信号OUTn 输出高工作电压VDD使得像素电极进行放电的动作,而能消除关机残 影。
请参照图9,其绘示乃依照本发明第二实施例的平面显示器的示意 图。平面显示器90包括多个像素电极(位于面板96上,未绘示于图)、 第一多工器911、第二多工器912以及栅极驱动器92y(y-l P)。平 面显示器90还包括印刷电路板94,印刷电路板94具有电压检测电路 942,电压检测电路942用以检测操作电压VCC的变化,并据以输出关 机控制信号XAO。例如,当平面显示器90关机时,电压检测电路942
系于操作电压VCC降低至百分的七十时,输出为低电位电压L的关机 控制信号XA0。
平面显示器90中,第一多工器911用以接收高工作电压VDD及低 工作电压VSS,并受关机控制信号XAO控制以输出一电源电压PWR。第 二多工器912用以接收低工作电压VSS及起始电压STV,并受关机控制 信号XAO控制以输出第零触发信号TRO。
请参照图10,其绘示是图9中栅极驱动器92x的方块图。栅极驱 动器92y(y二l P)均为非晶硅栅极驱动器,其内的晶体管均生成于玻 璃基板的上以节省成本。栅极驱动器92y(y二l P)具有N+l个位移暂 存器92yx(x=l N), N为正整数,栅极驱动器92y (y = 1 P)分别电性 连接像素电极。
请参照图11,其绘示是图10中的位移暂存器92yn的电路图。位 移暂存器92yn包括SR触发器1102、第一晶体管M1、第二晶体管M2、 第三晶体管M3、第四晶体管M4及第五晶体管M5, n为1 N+ 1的正整 数的其中之一。SR触发器1102,具有设置端ST、重置端RT、输出端Q 及反相输出端QB,并电性连接高工作电压VDD及低工作电压VSS。设 置端ST系耦接至第n—1个位移暂存器的第n—l触发信号TRn—l,重 置端RT耦接至第n+l个位移暂存器的第n+l输出信号OUTn+l。
第一晶体管Ml生成于玻璃基板上,第一晶体管Ml的控制端耦接至 输出端Q,第一晶体管Ml的第一端接收一第M时脉信号,其中,M为n 与n的一半的高斯函数的二倍之差,即M=n-[n/2]*2。即当位移暂存器 52yn为排序为奇数的位移暂存器,其接收第零时脉信号CKO,当位移 暂存器52yn为排序为偶数的位移暂存器,其接收第一时脉信号CKl。 第二晶体管M2生成于玻璃基板上,第二晶体管M2的控制端耦接至反 相输出端QB,第二晶体管M2的第一端耦接至第一晶体管Ml的第二端 且输出一第n输出信号OUTn,第二晶体管M2的第二端耦接至电源电压 PWR。第三晶体管M3生成于玻璃基板上,第三晶体管M3的第一端耦接 至第二晶体管M2的控制端,第三晶体管M3的第二端系耦接至第三晶 体管M3的控制端且耦接至电源电压PWR,第三晶体管M3实质上系当做
一二极管(diode)使用。
第一电容Cl系耦接至第二晶体管M2的第一端及第二晶体管M2的 控制端。第二电容C2耦接至第二晶体管M2的第二端及第二晶体管M2 的控制端。第一电容Cl及第二电容C2分别维持一固定电位电压,但 其相位相反。第四晶体管M4生成于玻璃基板上,第四晶体管M4的控 制端耦接至输出端Q,第四晶体管M4的第一端耦接至第M时脉信号。 第五晶体管M5生成于玻璃基板上,第五晶体管M5的控制端耦接至反 相输出端QB,第五晶体管M5的第一端系耦接至第四晶体管M4的第二 端且输出一第n触发信号TRn,第五晶体管M5的第二端耦接至低工作 电压VSS。第四晶体管M4及第五晶体管M5实质上做为一触发电路,用 以触发下一级的位移暂存器92yn+l。
请参照图12,其绘示是图11中的位移暂存器92yn的信号的时序 图。当平面显示器90关机时,即操作电压VCC降至原本的百分的七十 时,关机控制信号XAO由高电位电压H转换为低电位电压L,使得第一 多工器911所输出的电源电压PWR切换为高工作电压VDD,第二多工器 912所输出的第零触发信号TRO为低工作电压VSS,致使位移暂存器 92yn中的第二晶体管M2导通,第n输出信号OUTn输出高工作电压VDD 使得像素电极进行放电的动作,而能消除关机残影。
此外,当平面显示器90关机时,第一多工器911所输出的电源电 压PWR切换为高工作电压VDD,致使第五晶体管M5导通,使得第五晶 体管所输出的第n触发信号TRn维持低电位电压L作为下一级的位移 暂存器92yn+l的输入,使得位移暂存器92yn+l的反相输出端QB维 持于高工作电压VDD的输出。
请参照图13,其绘示是依照本发明第三实施例的平面显示器的示 意图。平面显示器130包括多个像素电极(位于面板136上,未绘示于 图)、第一多工器1311、第二多工器1312以及栅极驱动器132y(y二l P)。平面显示器130更包括印刷电路板134,印刷电路板134具有电压 检测电路1342,电压检测电路1342用以检测操作电压VCC的变化,并 据以输出关机控制信号XAO。例如,当平面显示器130关机时,电压检
测电路1342于操作电压VCC降低至百分的七十时,输出为低电位电压 L的关机控制信号XA0。
平面显示器130中,第一多工器1311用以接收高工作电压VDD及 低工作电压VSS,并受关机控制信号XAO控制以输出一电源电压PWR。 第二多工器1312用以接收低工作电压VSS及高工作电压VDD,并受关 机控制信号XAO控制以输出开关电压SW。
请参照图14,其绘示是图13中栅极驱动器132y的方块图。栅极 驱动器132y(y二l P)均为非晶硅栅极驱动器,其内的晶体管均生成于 玻璃基板的上以节省成本。栅极驱动器132y(y二l P)具有N+1个位 移暂存器132yx(x=l N+l), N为正整数,栅极驱动器132y (y = 1
P)系分别电性连接像素电极。
请参照图15,其绘示乃图14中的位移暂存器132yn的电路图。位 移暂存器132yn包括SR触发器1502、第一晶体管Ml、第二晶体管M2、 第三晶体管M3、第1电容Cl、第二电容C2、第四晶体管M4及第五晶 体管M5, n为l N+l的正整数的其中之一。SR触发器1502,具有设 置端ST、重置端RT、输出端Q及反相输出端QB,并电性连接高工作电 压VDD及低工作电压VSS。重置端RT耦接至第n+l个位移暂存器的第 n+l输出信号OUTn+l。
第一晶体管Ml生成于玻璃基板上,第一晶体管Ml的控制端系耦接 至输出端Q,第一晶体管Ml的第一端系接收一第M时脉信号,其中,M 为n与n的一半的高斯函数的二倍之差,即M=n-[n/2]*2。即当位移暂 存器132yn为排序为奇数的位移暂存器,其接收第零时脉信号CKO,当 位移暂存器132yn为排序为偶数的位移暂存器,其接收第一输入时脉 信号CK1。第二晶体管M2系生成于玻璃基板上,第二晶体管M2的控制 端耦接至反相输出端QB,第二晶体管M2的第一端耦接至第一晶体管 Ml的第二端且输出一第n输出信号OUTn,第二晶体管M2的第二端耦 接至电源电压PWR。
第三晶体管M3系生成于玻璃基板上,第三晶体管M3的第一端耦接 至第二晶体管M2的控制端,第三晶体管M3的第二端系耦接至第三晶
体管M3的控制端且耦接至电源电压PWR,第三晶体管M3实质上当做一 二极管(diode)使用。第一电容Cl系耦接至第二晶体管M2的第一端及 第二晶体管M2的控制端。第二电容C2系耦接至第二晶体管M2的第二 端及第二晶体管M2的控制端。第一电容Cl及第二电容C2分别维持一 固定电位电压,但其相位相反。
第四晶体管M4生成于玻璃基板上,第四晶体管M4的控制端耦接至 开关电压SW,第四晶体管M4的第一端耦接至设置端ST,第四晶体管 M4的第二端耦接至第n—l个位移暂存器的第n—1输出信号OUT n—l。 第五晶体管M5生成于玻璃基板上,第五晶体管M5的控制端耦接至电 源电压PWR,第五晶体管M5的第一端耦接至第四晶体管M4的第一端, 第五晶体管M5的第二端系电性连接低工作电压VSS。
请参照图16,其绘示是图15中的位移暂存器132yn的信号的时序 图。当平面显示器130关机时,即操作电压VCC降至原本的百分的七 十时,关机控制信号XA0由高电位电压H转换为低电位电压L,使得第 一多工器1311所输出的电源电压PWR切换为高工作电压VDD,致使第 二晶体管M2导通,第n输出信号0UTn输出高工作电压VDD使得像素 电极进行放电的动作,而能消除关机残影。此外,第二多工器1312所 输出的开关电压SW切换为低工作电压VSS,第四晶体管M4不导通,且 电源电压PWR使得第五晶体管M5导通,因此设置端ST电性连接低工 作电压VSS,反相输出端QB的电压位准维持于高工作电压VDD。
本发明上述实施例所揭露的平面显示器,应用于非晶硅制程,其利 用关机控制信号使得于平面显示器关机时,所有的像素电极进行放电 的动作,以消除于关机时产生的残影的平面显示器。
综上所述,虽然本发明已以一较佳实施例揭露如上,然其并非用以 限定本发明。本发明所属技术领域中的技术人员,在不脱离本发明的 精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围 以权利要求书范围所界定的为准。
权利要求
1. 一种平面显示器,其特征在于,包括多个像素电极;一第一多工器,用以接收一高工作电压及一低工作电压,并受一关机控制信号控制以输出一输入低电源电压;一第二多工器,用以接收所述高工作电压及一第零时脉信号,并受所述关机控制信号控制以输出一第零输入时脉信号;一第三多工器,用以接收所述高工作电压及一第一时脉信号,并受所述关机控制信号控制以输出一第一输入时脉信号;以及一栅极驱动器,具有N+1个位移暂存器,N为正整数,所述栅极驱动器电性连接所述各像素电极,所述第n个位移暂存器包括一SR触发器,具有一设置端、一重置端、一输出端及一反相输出端,并电性连接所述高工作电压及所述低工作电压,所述设置端耦接至所述第n-1个位移暂存器之一第n-l输出信号,所述重置端耦接至所述第n+1个位移暂存器之一第n+l输出信号;一第一晶体管,生成于一玻璃基板上,所述第一晶体管的控制端耦接至所述输出端,所述第一晶体管的第一端接收一第M输入时脉信号,其中,M为n与n的一半的高斯函数的二倍之差;及一第二晶体管,生成于所述玻璃基板上,所述第二晶体管的控制端系耦接至所述反相输出端,所述第二晶体管的第一端耦接至所述第一晶体管的第二端且输出一第n输出信号,所述第二晶体管的第二端耦接至所述输入低电源电压;其中,n为1~N+1的正整数的其中之一;其中,当所述平面显示器关机时,所述关机控制信号由一高电位电压转换为一低电位电压,使得所述第一多工器所输出的所述输入低电源电压切换为所述高工作电压,所述第二多工器所输出的所述第零输入时脉信号切换为所述高工作电压,所述第三多工器所输出的所述第一输入时脉信号切换为所述高工作电压,致使所述第一晶体管或所述第二晶体管之一导通,所述第n输出信号输出所述高工作电压使得所述各像素电极进行放电的动作。
2. 如权利要求1所述的平面显示器,其特征在于,还包括一印刷 电路板,所述印刷电路板具有一电压检测电路,所述电压检测电路用 以检测一操作电压的变化,并据以输出所述关机控制信号。
3. 如权利要求2所述的平面显示器,其特征在于,当所述平面显示器关机时,所述电压检测电路于所述操作电压降低至百分的七十时 输出为所述低电位电压的所述关机控制信号。
4. 一种具有非晶硅栅极结构的平面显示器,其特征在于,包括 多个像素电极;一第一多工器,用以接收一高工作电压及一低工作电压,并受一关机控制信号控制以输出一电源电压;一第二多工器,用以接收所述低工作电压及一起始电压,并受所述 关机控制信号控制以输出一第零触发信号;以及一栅极驱动器,具有一非晶硅栅极结构,所述栅极驱动器具有N + l个位移暂存器,N为正整数,所述栅极驱动器系电性连接所述各像素 电极,所述第n个位移暂存器包括一SR触发器,具有一设置端、 一重置端、 一输出端及一反相输出 端,并电性连接所述高工作电压及所述低工作电压,所述设置端耦接 至所述第n—l个位移暂存器之一第n—l触发信号,所述重置端耦接 至所述第n+l个位移暂存器之一第n+l输出信号;一第一晶体管,生成于一玻璃基板上,所述第一晶体管的控制端耦 接至所述输出端,所述第一晶体管的第一端接收一第M时脉信号,其 中,M为n与n的一半的高斯函数的二倍之差;一第二晶体管,生成于所述玻璃基板上,所述第二晶体管的控制端耦接至所述反相输出端,所述第二晶体管的第一端耦接至所述第一晶 体管的第二端且输出一第n输出信号,所述第二晶体管的第二端系耦 接至所述电源电压; 一第三晶体管,生成于所述玻璃基板上,所述第三晶体管的第一端 耦接至所述第二晶体管的控制端,所述第三晶体管的第二端耦接至所 述第三晶体管的控制端且耦接至所述电源电压;一第一电容,耦接至所述第二晶体管的第一端及所述第二晶体管的 控制端;一第二电容,耦接至所述第二晶体管的第二端及所述第二晶体管的 控制端;一第四晶体管,生成于所述玻璃基板上,所述第四晶体管的控制端耦接至所述输出端,所述第四晶体管的第一端耦接至所述第M时脉信 号;及一第五晶体管,生成于所述玻璃基板上,所述第五晶体管的控制端 耦接至所述反相输出端,所述第五晶体管的第一端耦接至所述第四晶体管的第二端且输出一第n触发信号,所述第五晶体管的第二端耦接 至所述低工作电压;其中,n为1 N+l的正整数的其中之一;其中,当所述平面显示器关机时,所述关机控制信号由一高电位电 压转换为一低电位电压,使得所述第一多工器所输出的所述电源电压 切换为所述高工作电压,致使所述第二晶体管导通,所述第n输出信 号输出所述高工作电压使得所述各像素电极进行放电的动作;其中,当所述平面显示器关机时,所述第一多工器所输出的所述电 源电压切换为所述高工作电压,致使所述第五晶体管导通,使得所述 第五晶体管所输出的第n触发信号维持所述低电位电压。
5. 如权利要求4所述的具有非晶硅栅极结构的平面显示器,其特 征在于,还包括一印刷电路板,所述印刷电路板具有一电压检测电路, 所述电压检测电路用以检测一操作电压的变化,并据以输出关机控制 信号。
6. 如权利要求5所述的具有非晶硅栅极结构的平面显示器,其特 征在于,当所述平面显示器关机时,所述电压检测电路在所述操作电 压降低至百分的七十时输出为低电位电压的关机控制信号。
7.—种平面显示器,其特征在于,包括 多个像素电极;一第一多工器,用以接收一高工作电压及一低工作电压,并受一关 机控制信号控制以输出一电源电压;一第二多工器,用以接收所述高工作电压及所述低工作电压,并受 所述关机控制信号控制以输出一开关电压;以及一栅极驱动器,具有N+1个位移暂存器,N为正整数,所述栅极 驱动器电性连接所述各像素电极,所述第n个位移暂存器包括一SR触发器,具有一设置端、 一重置端、 一输出端及一反相输出 端,并电性连接所述高工作电压及所述低工作电压,所述重置端耦接 至所述第n+l个位移暂存器之一第n+l输出信号;一第一晶体管,生成于一玻璃基板上,所述第一晶体管的控制端耦 接至所述输出端,所述第一晶体管的第一端接收一第M时脉信号,其 中,M为n与n的一半的高斯函数的二倍之差;一第二晶体管,生成于所述玻璃基板上,所述第二晶体管的控制端 耦接至所述反相输出端,所述第二晶体管的第一端耦接至所述第一晶 体管的第二端且输出一第n输出信号,所述第二晶体管的第二端耦接 至所述电源电压;一第三晶体管,生成于所述玻璃基板上,所述第三晶体管的第一端 耦接至所述第二晶体管的控制端,所述第三晶体管的第二端耦接至所 述第三晶体管的控制端且耦接至所述电源电压;一第一电容,耦接至所述第二晶体管的第一端及所述第二晶体管的 控制端;一第二电容,耦接至所述第二晶体管的第二端及所述第二晶体管的 控制端;一第四晶体管,生成于所述玻璃基板上,所述第四晶体管的控制端 耦接至所述开关电压,所述第四晶体管的第一端耦接至所述设置端, 所述第四晶体管的第二端耦接至所述第n—l个位移暂存器之一第n—l 输出信号;及一第五晶体管,生成于所述玻璃基板上,所述第五晶体管的控制端 耦接至所述电源电压,所述第五晶体管的第一系耦接至所述第四晶体 管的第一端,所述第五晶体管的第二端电性连接所述低工作电压;其中,n为1 N+l的正整数的其中之一;其中,当所述平面显示器关机时,所述关机控制信号由一高电位电 压转换为一低电位电压,使得所述第一多工器所输出的所述电源电压 切换为所述高工作电压,所述第二多工器所输出的所述开关电压切换 为所述低工作电压,致使所述第二晶体管导通,所述第n输出信号输 出所述高工作电压使得所述各像素电极进行放电的动作。
8. 如权利要求7所述的平面显示器,其特征在于,还包括一印刷电路板,所述印刷电路板具有一电压检测电路,所述电压检测电路用 以检测一操作电压的变化,并据以输出所述关机控制信号。
9. 如权利要求8所述的平面显示器,其特征在于,当所述平面显 示器关机时,所述电压检测电路于所述操作电压降低至百分的七十时 输出为所述低电位电压的所述关机控制信号。
10. —种栅极驱动装置,其特征在于,用以驱动多个像素电极, 所述栅极驱动装置与所述各像素电极均生成于一玻璃基板上,所述栅 极驱动装置包括一位移暂存单元,包括多个位移暂存器,每一个位移暂存器包括一电源端与一时脉端;其中,依据一关机控制信号,于一第一电压与一第二电压中选择其 一传送至所述电源端,于所述第一电压与一时脉信号中选择其一传送 至所述时脉端。
11. 如权利要求10所述的栅极驱动装置,其特征在于,当关机控 制信号为一高电位电压时,所述第二电压被传送至所述电源端,所述 时脉信号被传送至所述时脉端。
12. 如权利要求11所述的栅极驱动装置,其特征在于,当关机控 制信号由所述高电位电压转换为一低电位电压时,所述第一电压被传 送至所述电源端,使得所述各像素电极进行放电的动作。
13.如权利要求12所述的栅极驱动装置,其特征在于,当关机控 制信号由所述高电位电压转换为所述低电位电压时,所述第一电压被 传送至所述时脉端。
全文摘要
本发明公开了一种平面显示器,包括多个像素电极、第一多工器、第二多工器、第三多工器以及栅极驱动器。栅极驱动器电性连接像素电极,其具有N+1个位移暂存器。第n个位移暂存器包括SR触发器、第一晶体管及第二晶体管。当平面显示器关机时,关机控制信号由高电位电压转换为低电位电压,使得第一多工器所输出的输入低电源电压切换为高工作电压,第二多工器所输出的第零输入时脉信号切换为高工作电压,第三多工器所输出的第一输入时脉信号切换为高工作电压,致使第一晶体管或第二晶体管之一导通,第n输出信号输出高工作电压使得像素电极进行放电的动作。利用关机控制信号使得所有的像素电极进行放电的动作,以消除于关机时产生的残影。
文档编号G02F1/13GK101364390SQ20071014196
公开日2009年2月11日 申请日期2007年8月10日 优先权日2007年8月10日
发明者蔡进成 申请人:奇美电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1