一种阵列基板和显示面板的制作方法

文档序号:12062494阅读:135来源:国知局
一种阵列基板和显示面板的制作方法与工艺

本发明实施例涉及显示技术领域,尤其涉及一种阵列基板和显示面板。



背景技术:

液晶显示面板具有有效显示区域以及非显示区域。有效显示区域内配置有多个像素以形成像素阵列,非显示区则设有周边线路。每个像素一般包括至少一个薄膜晶体管以及与该薄膜晶体管连接的像素电极,且每个像素都被两条相邻的栅极线以及两条相邻的数据信号线包围。这些栅极线以及数据信号线从有效显示区域延伸至非显示区域,并通过非显示区域的周边线路与驱动芯片电连接。周边线路由连接栅极线与数据信号线的一端向驱动芯片所在区域集中而构成扇出走线。

现有扇出走线的排布所占高度较高,扇出走线占用非显示区域的面积比较大,不易于实现显示面板的窄边框设计。



技术实现要素:

本发明提供一种阵列基板和显示面板,以解决扇出走线占用非显示区的面积比较大的问题,实现显示面板的窄边框设计。

第一方面,本发明实施例提供了一种阵列基板,包括显示区和非显示区,显示区包括多条栅极线和多条数据信号线,栅极线和数据信号线交叉限定多个子像素;

非显示区设置有多条连接引线,每条连接引线包括通过接触孔相连接的两段金属走线,金属走线包括第一金属走线和第二金属走线,第一金属走线和第二金属走线位于不同层;

相邻两条连接引线的接触孔之间的距离L满足以下条件:

0.9*N*K≤L≤1.1*N*K;其中,K为子像素沿着栅极线方向的宽度,N为大于零的整数。

第二方面,本发明实施例还提供了一种显示面板,该显示面板包括本发明任意实施例提供的阵列基板。

本发明实施例提供的技术方案,相邻两条所述连接引线的所述接触孔之间的距离L满足0.9*N*K≤L≤1.1*N*K的条件,此时连接引线占用非显示区的空间较小,实现了连接引线即扇出走线的最佳排版设计,实现显示面板的窄边框设计。

附图说明

图1A是本发明实施例提供的一种阵列基板的结构示意图;

图1B是本发明实施例提供的一种连接引线的剖面图;

图1C是本发明实施例提供的一种阵列基板中连接引线的排布对比示意图;

图1D是本发明实施例提供的另一种阵列基板中连接引线的排布对比示意图;

图2A是本发明实施例提供的另一种阵列基板的结构示意图;

图2B是本发明实施例提供的另一种阵列基板的结构示意图;

图2C是本发明实施例提供的另一种阵列基板的结构示意图;

图3A本发明实施例提供的另一种阵列基板的结构示意图;

图3B本发明实施例提供的另一种阵列基板的结构示意图;

图4是本发明实施例提供的一种显示面板的结构示意图。

具体实施方式

下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。

图1A是本发明实施例提供一种阵列基板的结构示意图。参见图1A,该阵列基板包括显示区11和非显示区12,显示区11包括多条栅极线111和多条数据信号线112,栅极线111和数据信号线112交叉限定多个子像素114。

非显示区12设置有多条连接引线120,每条连接引线120包括通过接触孔121相连接的两段金属走线,金属走线包括第一金属走线101和第二金属走线102,第一金属走线101和第二金属走线102位于不同层。示例性的,参见图1B,图1B是本发明实施例提供的一种连接引线的剖面图。可以看到连接引线包括第一金属走线101和第二金属走线102,第一金属走线101和第二金属走线102位于不同层,第一金属走线101和第二金属走线102通过接触孔104相连接。其中,第一金属走线101和第二金属走线102之间可通过绝缘层142绝缘隔离,第一金属走线101与阵列基板上其他元件所在膜层通过绝缘层141绝缘隔离。

继续参考图1A,相邻两条连接引线120的接触孔121之间的距离L满足以下条件:

0.9*N*K≤L≤1.1*N*K;其中,K为子像素114沿着栅极线111方向的宽度,N为大于零的整数。

参见图1C,图1C是本发明实施例提供的一种阵列基板中连接引线的排布对比示意图。连接引线123和连接引线122相邻,连接引线124和连接引线122相邻,具体来说,连接引线124是连接引线123的另一种排布设计。连接引线123的接触孔和连接引线122接触孔之间的距离L=N*K,连接引线124的接触孔和连接引线122的接触孔之间的距离小于0.9*N*K,可以看到,连接引线122和连接引线124占用非显示区的长度d2大于连接引线122和连接引线123占用非显示区的长度d1。图1D是本发明实施例提供的另一种连接引线排布对比示意图。参见图1D,连接引线123和连接引线122相邻,连接引线124和连接引线122相邻,具体来说,连接引线124是连接引线123的另一种排布设计,可以看到,连接引线123的接触孔和连接引线122接触孔之间的距离L=N*K,连接引线124的接触孔和连接引线122的接触孔之间的距离大于1.1*N*K,此时,相邻连接引线122和连接引线124之间的间距d3比较大,多条连接引线占用非显示区的空间变大。可以看到,当相邻连接引线的接触孔之间的距离L满足0.9*N*K≤L≤1.1*N*K时,连接引线占用非显示的空间最小,是一种最佳排版设计,实现了显示面板的窄边框设计。

进一步的,相邻两条连接引线的接触孔之间的距离L满足以下条件:

L=N*K。

其中,N的取值范围为:1≤N≤6。通过以上的分析可知,当N较大时,L也较大,相邻连接引线之间的间距比较大,占用非显示区的宽度较大;当L较小时,连接引线占用非显示区的长度也较大。当1≤N≤6,连接引线整体占用的空间达到最小,即占用的非显示区的空间最小,实现了连接引线的最佳布线设计,而连接引线一般位于显示面板的下边框区域,显示面板下边框易于最窄。示例性的,当图1A所示的连接引线120作为数据信号引线,与显示区11的数据信号线112电连接时,如果一条连接引线120对应一条数据信号线112,并为其对应的一条数据信号线112提供数据信号时,N的取值可为1;如果一条连接引线120对应两条数据信号线112,并为其对应的两条数据信号线112提供数据信号时,N的取值可为2。也就是说,N的取值一般是根据每条连接引线120对应的数据信号线112的条数选择,当一条连接引线120对应的数据线信号线120的条数为M时,M为大于等于1的整数,N的取值为M。

本发明实施例提供的阵列基板中,每条连接引线120的第一金属走线101的长度等于第二金属走线102的长度。由于每条连接引线120的第一金属走线101的长度和第二金属走线102的长度相等。对于不同连接引线120,第一金属走线101和第二金属走线102在该条连接引线120中所占长度比例相等,第一金属走线101和第二金属走线102的阻抗一般都不同,每条连接引线120中均包括两段阻抗不同的金属走线,相对于两段金属走线在每条连接引线120长度不相等的情况,相邻连接引线之间的阻抗差异减小。例如,取一个极限情况,当整条连接引线120使用一整段同一金属走线并且相邻两条连接引线120使用不同金属走线(此种情况相当于每条连接引线120包括两段不同的金属走线,其中的一段金属走线所占长度比例为一,另一段金属走线所占长度比例为零)。这样,相邻两条连接引线120的阻抗差异最大,而当每条连接引线120中的两段金属走线的长度相等时,不同连接引线120的阻抗差异将有所减小,信号在不同连接引线120上传输时的信号衰减和时延基本一致,提高了信号在不同连接引线120上传输的均一性。

本发明实施例还提供了另一种阵列基板。本发明实施例提供的阵列基板,在上述任意实施例提供的阵列基板的基础上,第一金属走线101位于同一层,第二金属走线102位于同一层。也就是说,金属走线只有两层金属走线形成,这样连接引线所占膜层比较少,可以降低连接引线使用膜层的厚度,阵列基板易于做薄。

参见图2A,图2A是本发明实施例提供的另一种阵列基板的结构示意图。该阵列基板透视示出了非显示区的多条连接引线120。位于接触孔121靠近显示区一侧的相邻两段金属走线位于不同层,即位于S1区域的相邻两段金属走线位于不同层。可以看到位于S1区域两段相邻的金属走线,一段为第一金属走线101,另一段为第二金属走线102,第一金属走线101和第二金属走线102位于不同层。位于接触孔121远离显示区一侧的相邻两段金属走线位于不同层,也即位于S2区域的相邻两段金属走线位于不同层,可以看到位于S2区域相邻的两段金属走线,一段为第二金属走线102,另一段为第一金属走线101,第一金属走线101和第二金属走线102位于不同层。这样相邻两条连接引线部分段金属走线之间的距离可以做的很小,节省连接引线沿阵列基板宽度方向的空间。示例性的,参见图2B,图2B是本发明实施例提供的另一种阵列基板的结构示意图,是沿图2A中A-A方向的剖面图,相邻两条引线部分段金属走线之间沿方向X的间距d可以做的很小。图2C是本发明实施例提供的另一种阵列基板的结构示意图,示出了相邻两条连接引线部分段金属走线之间沿方向X的间距d等于零的情况。与现有技术的相邻两条连接引线之间需要一定的布线间距相比,可以节省连接引线的布线空间。在提供同样分辨率的情况下,连接引线120所占非显示区的面积能够减小。

在本发明实施例中,相邻两条连接引线120的阻抗可以相等,具体可以通过设置第一金属走线101和第二金属走线102在连接引线120中的长度比例使相邻两条连接引线120的阻抗相等或者接近相等,如此,信号在不同连接引线120上传输时的信号衰减和时延基本一致,可以提高显示效果。

在本发明实施例中,连接引线可以包括数据信号引线、栅极引线、公共电极线、接地走线、高电平信号线、低电平信号线以及时钟信号线中的至少一种。

本发明实施例提供的阵列基板,第一金属走线101与数据信号线112可位于同一层,第二金属走线102与栅极线111可位于同一层。栅极线111可用于传输栅极驱动信号以控制子像素114打开,数据信号线112可用于将显示数据信号传输至子像素114。第一金属走线101和数据信号线112位于同一层时,二者可采用第一金属膜层形成。第二金属走线102与栅极线111位于同一层时,二者可采用第二金属膜层形成。也就是说,连接引线120中的部分段金属走线可以和数据信号线112由同一道工艺形成,连接引线120中的另外部分段金属走线可以和栅极线由同一道工艺形成。节省工艺步骤。

图3A是本发明实施例提供的另一种阵列基板的结构示意图。参见图3A,本发明实施例提供的阵列基板,在图1A所示阵列基板的基础上,还可包括设置于非显示区12的驱动芯片,其中驱动芯片未示出,驱动芯片可用于提供显示数据信号和栅极驱动信号等,并通过连接引线120将显示数据信号传输至数据信号线112上,通过连接引线120将栅极驱动信号传输至栅极线111上(未示出),以控制像素显示图像。每条连接引线120的一端与数据信号线112电连接,每条连接引线120的另一端与驱动芯片电连接,具体地,每条连接引线120的另一端可以通过焊盘130与驱动芯片电连接,其中,焊盘130位于阵列基板上,焊盘130可用于将驱动芯片绑定于阵列基板上。

图3B是本发明实施例提供的另一种阵列基板的结构示意图。参见图3B,本发明实施例提供的阵列基板,在图1A所示阵列基板的基础上,还可包括设置于非显示区12的驱动芯片和多路选择模块14;连接引线120的一端与多路选择模块14的输入端电连接,另一端与驱动芯片电连接,具体连接引线120的另一端可以通过焊盘130电连接至驱动芯片,焊盘130用于绑定驱动芯片。多路选择模块14的输出端与数据信号线112电连接。多路选择模块14可有多个输入端和多个输出端,图中示出的是1:2的多路选择模块14,即多路选择模块14的一个输入端对应两个输出端,连接至输入端的一条连接引线120分时为连接至两个输出端的两条数据信号线112提供显示数据信号,使用多路选择模块14可节省驱动芯片的引脚。本发明实施例中多路选择模块14还可以是其他类型的多路选择模块,例如可以是1:3、1:6等类型。在本实施例中,相邻两条连接引线120的接触孔121之间的距离L满足以下条件:L=N*K。当多了选择模块的类型选用1:J的类型时,J为大于等于1的整数,相应N的取值为J。

另外,本发明实施例还提供一种显示面板,参见图4,图4是本发明实施例提供的一种显示面板的结构示意图,该显示面板包括本发明任意实施例提供的阵列基板20,以及与阵列基板20相对设置的彩膜基板30和位于阵列基板20与彩膜基板30之间的液晶层40。其中,液晶层40包括多个液晶分子401。阵列基板20的非显示区设置有多条连接引线,每条连接引线包括通过接触孔相连接的两段金属走线,金属走线包括第一金属走线和第二金属走线,第一金属走线和第二金属走线位于不同层,相邻两条所述连接引线的所述接触孔之间的距离L满足0.9*N*K≤L≤1.1*N*K;连接引线占用非显示区的空间较小,实现了扇出走线的最佳排版设计,显示面板可以做窄,易于实现窄边框。而且可以降低不同连接引线的阻抗差异,提高信号在不同连接引线上传输的均一性。

注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1