阵列基板母板及其制作方法

文档序号:8921722阅读:240来源:国知局
阵列基板母板及其制作方法
【技术领域】
[0001]本发明涉及显示领域,尤其涉及一种阵列基板母板及其制作方法。
【背景技术】
[0002]TFT-1XD(薄膜晶体管-液晶显示面板)作为一种平板显示装置,因其具有体积小、功耗低、无福射以及制作成本相对较低等特点,而越来越多地被应用于高性能显示领域当中。
[0003]现有的液晶显示面板主要包括阵列基板、彩膜基板和液晶层,其中,阵列基板上形成有多个薄膜晶体管(TFT),在制作阵列基板的工艺完成后,通常需要对阵列基板上的薄膜晶体管的特性进行测试,然而,由于阵列基板的薄膜晶体管通常被保护层所覆盖,给其特性的测试带来诸多不便,特别是对于ADS模式的液晶显示面板,在阵列基板工艺完成后,目前暂无有效的方法对显示区域内TFT的特性进行确认,从而不能准确判断显示区域内的薄膜晶体管的特性是否异常,给产品的后续开发工作带来极大的不便,影响开发效率,并且一旦出现问题也不能第一时间得以解决,无形当中增加了生产成本。

【发明内容】

[0004](一 )要解决的技术问题
[0005]本发明要解决的技术问题是:提供一种阵列基板母板及其制作方法,能够便于对其上的薄膜晶体管的特性进行测试。
[0006]( 二 )技术方案
[0007]为解决上述技术问题,本发明的技术方案提供了一种阵列基板母板,包括多个显示区域以及任意相邻两个所述显示区域之间的非显示区域,所述显示区域上设置有用于显示的第一像素单元,所述非显示区域上设置有第二像素单元,所述第二像素单元用于测试所述阵列基板母板上的薄膜晶体管特性。
[0008]优选地,所述第一像素单元包括第一薄膜晶体管以及与所述第一薄膜晶体管相连的第一像素电极,所述第一像素电极上覆盖有绝缘保护层,所述第二像素单元包括第二薄膜晶体管以及所述第二薄膜晶体管相连的第二像素电极,所述第二像素电极暴露出以便能够输入和/或输出测试信号。
[0009]优选地,所述第一薄膜晶体管与所述第二薄膜晶体管同时形成,所述第一像素电极与所述第二像素电极同时形成。
[0010]优选地,所述第二像素电极位于所述第二薄膜晶体管的漏极的下方或上方。
[0011]优选地,所述绝缘保护层上设置有公共电极,所述第一像素电极以及所述第二像素电极均为面状电极,所述公共电极为梳状电极。
[0012]为解决上述技术问题,本发明还提供了一种阵列基板母板的制作方法,包括在衬底基板上的多个显示区域上制作用于显示的第一像素单元,所述方法还包括:在所述衬底基板上任意相邻两个所述显示区域之间的非显示区域上制作第二像素单元,所述第二像素单元用于测试所述阵列基板母板上的薄膜晶体管特性。
[0013]优选地,所述第一像素单元包括第一薄膜晶体管以及与所述第一薄膜晶体管相连的第一像素电极,所述第一像素电极上覆盖有绝缘保护层,所述第二像素单元包括第二薄膜晶体管以及所述第二薄膜晶体管相连的第二像素电极,所述第二像素电极暴露出以便能够输入和/或输出测试信号。
[0014]优选地,所述第一薄膜晶体管与所述第二薄膜晶体管同时形成,所述第一像素电极与所述第二像素电极同时形成。
[0015]优选地,所述第二像素电极位于所述第二薄膜晶体管的漏极的下方或上方。
[0016]优选地,所述绝缘保护层上设置有公共电极,所述第一像素电极以及所述第二像素电极均为面状电极,所述公共电极为梳状电极。
[0017](三)有益效果
[0018]本发明提供的阵列基板母板,在相邻两个显示区域之间的非显示区域设置第二像素单元,通过第二像素单元可以测试该区域上的薄膜晶体管特性,从而能够反映出显示区域上的薄膜晶体管特性,有利于及时发现阵列基板母板上的薄膜晶体管不良,避免后续出现大量不良品,节约材料,并且有利于产品的研发。
【附图说明】
[0019]图1是本发明实施方式提供的一种阵列基板母板的示意图;
[0020]图2是本发明实施方式提供的一种阵列基板母板上显示区域与非显示区域上像素单元的示意图;
[0021]图3是本发明实施方式提供的另一种阵列基板母板上显示区域与非显示区域上像素单元的示意图。
【具体实施方式】
[0022]下面结合附图和实施例,对本发明的【具体实施方式】作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
[0023]本发明实施方式提供了一种阵列基板母板,包括多个显示区域以及任意相邻两个所述显示区域之间的非显示区域,所述显示区域上设置有用于显示的第一像素单元,所述非显示区域上设置有第二像素单元,所述第二像素单元用于测试所述阵列基板母板上的薄膜晶体管特性。
[0024]本发明实施方式提供的阵列基板母板,在相邻两个显示区域之间的非显示区域设置第二像素单元,通过第二像素单元可以测试该区域上的薄膜晶体管特性,从而能够反映出显示区域上的薄膜晶体管特性,有利于及时发现阵列基板母板上的薄膜晶体管不良,避免后续出现大量不良品,节约材料,并且有利于产品的研发。
[0025]本发明中的阵列基板母板,切割后形成多个独立的用于显示装置的阵列基板,每个阵列基板由阵列基板母板上的一个显示区域及周边部分的非显示区域构成,其中,阵列基板的显示区域对应显示装置的显示区域,非显示区域可以对应其边框位置。
[0026]参见图1,图1是本发明实施方式提供的一种阵列基板母板的示意图,该阵列基板母板100包括多个显示区域110以及任意相邻两个所述显示区域之间的非显示区域120 ;
[0027]其中,显示区域110上设置多个相互交错的栅线和数据线,通过该相互交错的栅线和数据线从而划分出多个呈矩阵排布的第一像素单元,每一个第一像素单元用于控制液晶层中对应区域中的液晶分子偏转,从而使得显示装置能够显示出相应的画面;
[0028]非显示区域120同样可以设置多个相互交错的栅线和数据线,从而可以得到多个呈矩阵排布的第二像素单元,该第二像素单元用于测试阵列基板母板上的薄膜晶体管特性(TFT Character);
[0029]具体地,参见图2,图2是图1中AA’方向的截面示意图,其中,在显示区域110中,每一个第一像素单元包括第一薄膜晶体管以及与第一薄膜晶体管相连的第一像素电极114,第一薄膜晶体管包括设置在衬底130上的栅极111、栅极绝缘层112、有源层113、源极115和漏极116,其中,栅极111与显示区域中的栅线相连,源极115与显示区域中的数据线相连,漏极116与第一像素电极114相连,在源极115、漏极116和第一像素电极114上还形成有绝缘保护层(PVX层)117,通过该绝缘保护层117将第一像素电极114与公共电极118隔呙;
[0030]在非显示区域120中,所述第二像素单元包括第二薄膜晶体管以及所述第二薄膜晶体管相连的第二像素电极124,第二薄膜晶体管包括设置在衬底130上的栅极121、栅极绝缘层122、有源层123、源极125和漏极126,其中,栅极121与该区域中的栅线相连,源极125与该区域中的数据线相连,漏极126与第二像素电极124相连,其中,与显示区域中的第一像素单元不同的是,该区域中的第二像素电极暴露出以便能够输入和/或输出测试信号;
[0031]当对上述的阵列基板母板上的薄膜晶体管特性进行测试时,只需通过对非显示区域中的第二像素电极、数据驱动芯片(1C)、栅极驱动电路(如GOA单元)施加测试信号,就
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1