识别有缺陷的电缆的制作方法

文档序号:6235787阅读:120来源:国知局
识别有缺陷的电缆的制作方法
【专利摘要】本发明公开了一种方法,所述方法包括将包括多条电线的电缆耦接至电路系统,所述电路系统包括连接至所述电线的电阻器组。测量包括所述电缆的所述电路系统的增益。根据所测量的增益,识别所述电缆中所述电线的有缺陷的一条或多条。输出所述有缺陷的电线的指示。
【专利说明】识别有缺陷的电缆

【技术领域】
[0001] 本发明整体涉及电缆,具体地涉及用于识别有缺陷的电缆的方法。

【背景技术】
[0002] 用于测试电缆的多种方法和系统在本领域中已知的。例如,欧洲专利EP0403547 描述了用于多线电缆的自动测试仪,所述自动测试仪具有远程单元和本地单元,所述远程 单元连接电缆的一端,以便直接将线串起来,从而形成成对的前进和返回线,所述本地单元 连接至电缆的另一端,所述专利的公开内容以引用方式并入本文。
[0003] 美国专利5, 155, 440描述了用于测试电缆线束的缺点和性能故障的手持式设备, 该设备包括三组电压基准,CMOS比较器电路系统、可编程DIP开关、用于错误检测的LED状 态显示器、用于指示整个系统状况的LED、以及功率源,所述专利的公开内容以引用方式并 入本文。


【发明内容】

[0004]本文所述的本发明的一个实施例提供了一种方法,所述方法包括将包括多条电线 的电缆耦接至电路系统,所述电路系统包括连接至电线的电阻器组。测量包括电缆的电路 系统的增益。根据所测量的增益,识别电缆中电线的有缺陷的一条或多条。输出有缺陷的 电线的指示。
[0005]在一些实施例中,耦接电缆包括将电线的第一末端耦接至相应的第一电阻器,将 电线的第二末端耦接至相应的第二电阻器。在其他实施例中,第一电阻器具有为电阻R的 奇数倍的电阻,第二电阻器具有为R的偶数倍的电阻。在另外的其他实施例中,识别一条或 多条有缺陷的电线包括在检测到所测量的增益小于无缺陷的电缆的预期增益时识别电线 的一条或多条中的开路。
[0006]在一些实施例中,识别一条或多条有缺陷的电线包括在检测到所测量的增益大于 无缺陷的电缆的预期增益时识别电线的两条或更多条之间的短路。在其他实施例中,识别 一条或多条有缺陷的电线包括存储电缆中相应预期缺陷的预定义增益列表,以及通过在列 表上找到与所测量的增益相匹配的预期缺陷来确定一条或多条有缺陷的电线。在另外的其 他实施例中,测量增益包括测量具有反馈电阻和等效输入电阻的反相运算放大器的增益, 所述等效输入电阻包括电缆中的多条电线。
[0007]本文中根据本发明的一个实施例另外提供了一种设备,所述设备包括用于耦接至 包括多条电线的电缆的电路系统和接口。所述电路系统包括连接至电线的电阻器组并被配 置成测量包括电缆的电路系统的增益,并根据所测量的增益来识别电缆中电线的有缺陷的 一条或多条,并输出有缺陷的电线的指示。
[0008]结合附图,通过以下对实施例的详细说明,将更全面地理解本发明,其中:

【专利附图】

【附图说明】
[0009] 图1为根据本发明的实施例示意性地示出电缆测试仪的框图;
[0010] 图2为根据本发明的实施例示意性地示出电缆测试电路的图示;并且
[0011] 图3为根据本发明的实施例示意性地示出用于识别电缆中有缺陷的电线的方法 的流程图。

【具体实施方式】
[0012] 鐘述
[0013] 本文所述的本发明实施例提供了用于识别有缺陷的电缆的改进的方法和系统。在 本发明所公开的实施例中,将具有多条电线的电缆耦接至电缆测试仪,所述电缆测试仪测 量包括电缆的测试电路的增益。测试电路包括电阻器组,即耦接至待测电缆的各条电线的 多个电阻。如果电缆中的一条或多条电线是有缺陷的,那么所测量的测试电路的增益将与 无缺陷电路的预期增益不同。
[0014] 此外,对于正确设计的测试电路而言,所测量的增益是实际缺陷的明确指示。所测 量的增益可以指示(例如)哪条电线损坏或哪对电线短路。因此,测试仪仅用单一增益测 量就能够检测到多线电缆中的开路和短路缺陷。
[0015] 系统【具体实施方式】
[0016] 图1为根据本发明的实施例示意性地示出电缆测试仪(CTS)IO的框图。包括N条 电线(其中N为整数)的待测电缆20通过电缆-测试电路接口 23耦接至CTS10。在一些 实施例中,电缆20包括N条电线,所述N条电线通过电缆20第一末端处的第一连接器13 和电缆20第二末端处的第二连接器16耦接至CTSlO。第一和第二连接器将多条电线耦接 至接口 23。
[0017] 接口 23被配置成将电缆20中的N条电线从第一连接器13路由至CTSlO中的第 一组互连线25,并从第二连接器16路由至CTSlO中的第二组互连线30。第一组互连线和 第二组互连线可以用任何合适的导体在任何合适的基底上形成,或者可以是CTSlO中的内 部电线。将第一组互连线和第二组互连线耦接至电缆测试电路35中。随后将CTSlO的输 出耦接至模数转换器(A/D) 40和处理器45。
[0018] 处理器45被配置成通过由电缆测试电路35进行的增益测量识别电缆20中的N条 电线中的哪一些是有缺陷的。随后在A/D40中将增益测量值数字化并转发至处理器45。在 一些实施例中,处理器45使用存储在查找表(LUT) 50中的数据,所述处理器将预定义的有 缺陷的电线构造与所测量的增益关联以便识别电缆20中的一条或多条有缺陷的电线。然 后CTSlO将指示输出至使用者,从而识别电缆20中的N条电线中的哪些电线是有缺陷的。 可以将输出提供至(例如)输出显示器55。
[0019] 图1所示的系统构造为示例性构造,其仅是为了使概念清晰而示出。或者,可以用 任何其他合适的系统构造执行本文所述的功能。电缆测试仪30的一些元件可在硬件中实 现,例如在一个或多个专用集成电路(ASIC)或现场可编程门阵列(FPGA)中。除此之外或 作为另外一种选择,电缆测试仪10的一些元件可使用软件或使用硬件和软件元件的组合 实现。在一些实施例中,处理器45包括通用计算机,其通过软件编程以执行本文所述的功 能。软件可以电子形式通过网络下载到计算机,例如作为另外一种选择或除此之外,软件可 以被提供和/或存储在非临时性有形介质上,例如磁性、光学或电子存储器上。
[0020] 识别电缆中有缺陷的电线
[0021] 图2为根据本发明的实施例示意性地示出电缆测试电路35的图示。电缆测试电 路35包括放大器110和电阻器组,所述电阻器组包括具有N个电阻器的第一组100和具有 N个电阻器的第二组105。在图2的实施例中,电缆20中的N条电线将第一组100中的N 个电阻器连接至第二组105中相应的N个电阻器。
[0022] 在一些实施例中,第一电阻器组100包括具有为一些基线电阻R(如R、3R、5R、...、 [2N-3]R和[2N-1]R)的奇数倍的相应值的电阻器。相似地,第二电阻器组105包括具有为 电阻R(如2R、4R、6R、. . .、[2N-2]R和2NR)的偶数倍的相应值的电阻器,如图2所示。电 缆20中的N条电线在本文中被表示为电线(1)、电线(2)、电线(3)、...电线(N-I)和电线 (N),它们分别具有线标1、2、3、. . .N-1、N。在其他实施例中,任何其他合适的电阻器值可用 于第一电阻器组和第二电阻器组。
[0023] 连接器13将电缆20第一末端处的N多条电线路由至离开接口 23的第一组N条 互连线25,所述互连线将N条电线耦接至第一电阻器组100中所示的N个电阻器。相似地, 连接器16将电缆20第二末端处的N条电线路由至离开接口 23的第二组N条互连线30,所 述互连线将N条电线耦接至第二电阻器组105中所示的相应的N个电阻器。这样,具有连 接器13和连接器15的电缆20电耦接至图2所示的电路35,并被包括在电路35的增益测 量中。
[0024] 在图2所示的示例性构造中,电缆测试电路35包括反相运算放大器。放大器110 的偏置电压为+VB和-VB。反相运算放大器电路的增益G的量值由以下公式给出:
[0025] ⑴Rf=-G.Req
[0026] 其中反馈电阻器115具有电阻值RF。对于无缺陷电缆而言,包括N条电线的反相 放大器的电阻器组的等效输入电阻Req由以下公式给出:
[0027] 1二'!

【权利要求】
1. 一种方法,包括: 将包括多条电线的电缆禪接至电路系统,所述电路系统包括连接至所述电线的电阻器 组; 测量包括所述电缆的所述电路系统的增益; 根据所测量的增益,识别所述电缆中所述电线的有缺陷的一条或多条;W及 输出所述有缺陷的电线的指示。
2. 根据权利要求1所述的方法,其中禪接所述电缆包括将所述电线的第一末端禪接至 相应的第一电阻器,W及将所述电线的第二末端禪接至相应的第二电阻器。
3. 根据权利要求2所述的方法,其中所述第一电阻器具有为电阻R的奇数倍的电阻,并 且其中所述第二电阻器具有为R的偶数倍的电阻。
4. 根据权利要求1所述的方法,其中识别所述一条或多条有缺陷的电线包括在检测到 所测量的增益小于无缺陷的电缆的预期增益时识别所述电线的一条或多条中的开路。
5. 根据权利要求1所述的方法,其中识别所述一条或多条有缺陷的电线包括在检测到 所测量的增益大于无缺陷的电缆的预期增益时识别所述电线的两条或更多条之间的短路。
6. 根据权利要求1所述的方法,其中识别所述一条或多条有缺陷的电线包括存储所述 电缆中相应预期缺陷的预定义增益列表,并通过在所述列表上找到与所测量的增益相匹配 的预期缺陷来确定所述一条或多条有缺陷的电线。
7. 根据权利要求1所述的方法,其中测量所述增益包括测量具有反馈电阻和等效输入 电阻的反相运算放大器的增益,所述等效输入电阻包括所述电缆中的所述多条电线。
8. -种设备,包括: 接口,所述接口用于禪接至包括多条电线的电缆;和 电路系统,所述电路系统包括连接至所述电线的电阻器组并被配置成测量包括所述电 缆的所述电路系统的增益,并根据所测量的增益识别所述电缆中所述电线的有缺陷的一条 或多条,并输出所述有缺陷的电线的指示。
9. 根据权利要求8所述的设备,其中所述电路系统包括禪接至所述电线的相应的第一 末端的第一电阻器和禪接至所述电线的相应的第二末端的第二电阻器。
10. 根据权利要求9所述的设备,其中所述第一电阻器具有为电阻R的奇数倍的电阻, 并且其中所述第二电阻器具有为R的偶数倍的电阻。
11. 根据权利要求8所述的设备,其中所述电路系统被配置成在检测到所测量的增益 小于无缺陷的电缆的预期增益时识别所述电线的一条或多条中的开路。
12. 根据权利要求8所述的设备,其中所述电路系统被配置成在检测到所测量的增益 大于无缺陷的电缆的预期增益时识别所述电线的两条或更多条之间的短路。
13. 根据权利要求8所述的设备,其中所述电路系统被配置成存储所述电缆中相应预 期缺陷的预定义增益列表,并通过在所述列表上找到与所测量的增益相匹配的预期缺陷来 识别所述一条或多条有缺陷的电线。
14. 根据权利要求8所述的设备,其中所述电路系统包括具有反馈电阻和等效输入电 阻的反相运算放大器,所述等效输入电阻包括所述电缆中的所述多条电线,并且其中所述 电路系统被配置成通过测量反相运算放大器的增益来测量所述增益。
【文档编号】G01R31/08GK104345248SQ201410366713
【公开日】2015年2月11日 申请日期:2014年7月29日 优先权日:2013年7月29日
【发明者】O.杜格 申请人:韦伯斯特生物官能(以色列)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1