抗干扰低电压检测装置的制造方法

文档序号:10907494阅读:805来源:国知局
抗干扰低电压检测装置的制造方法
【专利摘要】本实用新型涉及了一种抗干扰的低电压检测装置,基准电压电路用于产生基准电压;电阻分压电路用于产生输入比较器正极的电压;逻辑组合电路用于控制电容充放电电路的电容;整形电路用于对电容充放电电路中电容两端的电压进行整形,并且其输出用来控制恢复电压设定电路的启动;恢复电压设定电路用于设定恢复电压的大小;电容充放电电路用于控制电容的充电和放电。逻辑组合电路比较器中负端的电压来自基准电压电路。比较器的输出连接至反相器的输入,而反相器的输出用来控制电容的充放电。电容两端产生的电压经过整形电路整形输出控制信号,与此同时整形电路中的施密特整形电路输出信号控制MOS管M1与M2的开启来设定恢复电压。
【专利说明】
抗干扰低电压检测装置
技术领域
[0001] 本实用新型属于集成电路领域,具体涉及一种抗干扰低电压检测装置。
【背景技术】
[0002] 众所周知,电压检测电路检测供给电压,当该电压变化到某一设定值时,电压检测 电路输出控制信号。当我们设定这一标准电压值时,希望电路能准确检测出并输出相应的 控制信号。在现有技术的电压检测电路很容易做到这一点,但是也存在着抗干扰能力不强, 精确度不高,不利于改动,输出信号不稳定等缺点。
[0003] 请参见图1所示,这是现有技术一种电压检测电路的电原理图。该电压检测电路由 电阻分压电路、逻辑组合电路、恢复电压设定电路和控制信号输出电路组成。VIN经过电阻 R1和电阻R2、R3分压得到电压VI,与比较器正极相接,比较器的负极与基准电压VREF相接, 反相器的输入接比较器的输出,反相器的输出接输出电路中M2的栅极,M2的源极和衬低接 地,漏极为输出信号。与此同时,M2与Ml的栅极相连,Ml的源极和衬低接地,漏极接在R2与R3 之间。
[0004]上述检测电路的工作原理是:当设定VIN使得VI低于VREF时(此时的VIN为开启电 压),V0UT为高阻态,当设定VIN使得VI高于VREF时,V0UT为低电平。可是一旦V0UT为低电平 也就是反相器输出为高电平,再次设定VIN使得VI低于VREF时,由于Ml的开启VIN比第一种 情况时电压变高了,这一新的电压值叫恢复电压。在此过程中,基准电压VREF不随VIN变化 而变化,根据V0UT的输出变化实现电压检测功能。
[0005] 上述现有技术电压检测电路虽然能在供给电压变化到设定值时产生输出控制信 号,也能设定恢复电压值,但是在实际应用中存在的缺陷是:
[0006] 1.由于外界的干扰信号的存在,使得检测结果不够准确。
[0007] 2.恢复电压与原来开启电压的比值与R1、R2、R3都有关,变动起来不方便也不够精 确。
[0008] 3.此电路是对输入电压瞬时值的检测,导致输出信号不稳定。 【实用新型内容】
[0009] 本实用新型提出一种抗干扰低电压检测装置以解决上述问题。
[0010] 为了达到解决上述缺陷的目的,本实用新型给出的技术方案为:抗干扰低电压检 测装置,其特征在于:包括基准电压电路、电阻分压电路、逻辑组合电路、整形电路、恢复电 压设定电路和电容充放电电路;电阻分压电路、恢复电压设定电路、逻辑组合电路、电容充 放电电路和整形电路依次电联接;基准电压电路与逻辑组合电路电连接;
[0011] 基准电压电路用于产生基准电压;电阻分压电路用于产生输入比较器正极的电 压;逻辑组合电路用于控制电容充放电电路的电容;整形电路用于对电容充放电电路中电 容两端的电压进行整形,并且其输出用来控制恢复电压设定电路的启动;恢复电压设定电 路用于设定恢复电压的大小;电容充放电电路用于控制电容的充电和放电。
[0012] 进一步的,电阻分压电路包括电阻R1、电阻R2、电阻R3和电阻R4;恢复电压设定电 路包括M0S管Ml和M0S管M2;逻辑组合电路包括比较器和第一反相器;电容充放电电路包括 恒流源I0、M0S管M4、M0S管M5、M0S管M6、M0S管M7和电容C1;整形电路包括施密特整形电路和 第二反相器;
[0013] 基准电压电路所产生的基准电压接入比较器的负极;电阻分压电路中的电阻R1、 电阻R2、电阻R3、电阻R4依次串连;电阻R1另一端用于连接输入电压VIN,电阻R4的另一端接 地;电阻R1的两端跨接着恢复电压设定电路中的M0S管M1;M0S管Ml的衬底和源极接VIN,漏 极接在电阻R1与电阻R2之间;M0S管Ml和M0S管M2的栅极一起接施密特整形电路的输出端; 电阻R4两端跨接着M0S管M2,M0S管M2漏极接在电阻R3与电阻R4之间;M0S管M2的衬底和源极 接地;电阻R2与电阻R3之间的分压接入比较器的正极,比较器的输出接第一反相器的输入 端,第一反相器的输出端接M0S管M7的栅极;M0S管M3和M0S管M4的衬底与源极均连接地,栅 极连在一起;M0S管M3的栅极连至M0S管M3的漏极并且连接到恒流源10的一端,恒流源10的 另一端用于连接电源电压VDD; M0S管M4的漏极连接至M0S管M5的漏极;M0S管M5和M0S管M6的 衬底与源极用于连接电源电压VDD,栅极连在一起;M0S管M5的栅极连接至M0S管M5的漏极, M0S管M6的漏极连接至M0S管M7的漏极;电容C1接在施密特整形电路输入端与地之间;施密 特整形电路的输出接第二反相器的输入端,第二反相器的输出端即为输出的控制信号。
[0014] 进一步的,M0S管M1、M0S管M3为增强型PM0S管,M0S管M2、M0S管M4为增强型NM0S管, 电阻R1与电阻R4的阻值相等。
[0015] 本抗干扰低电压检测装置还包括输入电压端口与输出电压端口,所述基准电压电 路产生的基准电压接入逻辑组合电路中比较器的负极;优选地,所述电阻分压电路,用来设 定输入比较器正极的电压;电阻分压电路由电阻R1、电阻R2、电阻R3、电阻R4四个电阻首尾 相连构成。起始端R1接输入电压VIN,末端R4接地。其中电阻R1与电阻R4的阻值相等;优选 地,所述逻辑组合电路由比较器和第一反相器组成,包含两输入端和一输出端,所述输出 端输入电容充放电电路;优选地,所述电容充放电电路,用来对电容充放电,输出端用来控 制电容的充放电状态;电容充放电电路包括恒流源10,M0S管M3、M4、M5、M6、M7以及电容C1; 优选地,所述恢复电压设定电路,根据施密特整形电路的输出来设定电阻分压电路的比值, 恢复电压电路包含M0S管Ml和M2;所述整形电路包括一个输入端和输出端,输出端输出检测 信号,整形电路包括施密特整形电路和第二反相器。优选地,恢复电压设定电路中Ml是增强 型PM0S管,M2是增强型NM0S管。连接关系为:M1衬底和源极连接至VIN,漏极连接在电阻R1和 电阻R2之间,电阻R1跨接着Ml ;M2的衬底和源极连接至地,漏极连接在R3和R4之间,电阻R4 跨接着M2 II和M2的栅极均接至施密特整形电路的输出端。优选地,电容充放电电路中M3、 M4、M7是增强型匪0S管,M5、M6是增强型PM0S管。连接关系为:M3和M4的衬底与源极均连接 地,栅极连在一起,M3的栅极连至M3的漏极并且连接到恒流源10的一端,恒流源10的另一端 连接至电源电压VDD,M4的漏极连接至M5的漏极;M5和M6的衬底与源极连接至电源电压VDD, 栅极连在一起,M5的栅极连接至M5的漏极,M6的漏极连接至M7的漏极;第一反相器的输出连 接至M7的栅极,M7的源极和衬底均连接到地。C1接在施密特整形电路的输入和地之间。 [0016]电阻电压分压电路的1?1、1?2、1?3、1?4四个电阻依次首尾相连,起始端1?1连接输入电 压VIN,末端R4接地,R1的阻值与R4的阻值相等。逻辑组合电路比较器中负端的电压来自基 准电压电路,正端的电压来自电阻电压电路的分压。比较器的输出连接至反相器的输入,而 反相器的输出用来控制电容的充放电。电容两端产生的电压经过整形电路整形输出控制信 号,与此同时整形电路中的施密特整形电路输出信号控制MOS管Ml与M2的开启来设定恢复 电压。总之,本实用新型具有抗干扰能力强,高精度准确度和易于调整的优点,具有很强的 实用价值和市场推广价值。
[0017] 与现有技术相比,本实用新型技术方案具有以下的优点和效果:
[0018] 1.由于电路中有施密特整形电路,使得电路输出波形更稳定。
[0019] 2 .由于电路中有电容的存在,检测输出电路虽然存在一定的延时,但是使得电路 受外界干扰的影响较小,增强了电路的抗干扰特性,使检测结果更准确。
[0020] 3.由于电路中有Ml和M2,且电阻R1和R4的阻值相等,使得恢复电压与原来设定电 压的比值仅仅与R3、R4有关,变动起来更方便。
[0021] 4.其电路结构简单、抗干扰性强、检测精度高、检测结果准确其易于调整,具有很 强的实用价值和市场推广价值。
【附图说明】
[0022] 图1是现有技术中的电压检测电路的电原理图。
[0023] 图2是本实用新型抗干扰低电压检测装置的电原理图。
[0024] 图3是本实用新型抗干扰电压检测装置的波形图。
【具体实施方式】
[0025] 为了更了解实用新型的技术内容,特举具体实施例并配合所附图式说明如下。
[0026] 请参见图2所示,这是本抗干扰低电压检测装置的电路原理图。其中电容电压是电 容两端的电压,关断电压是使V0UT变为低电平时电容两端的电压。
[0027] 本抗干扰低电压检测装置,包括基准电压电路、电阻分压电路、逻辑组合电路、整 形电路、恢复电压设定电路和电容充放电电路;电阻分压电路、恢复电压设定电路、逻辑组 合电路、电容充放电电路和整形电路依次电联接;基准电压电路与逻辑组合电路电连接; 基准电压电路用于产生基准电压;电阻分压电路用于产生输入比较器正极的电压;逻辑组 合电路用于控制电容充放电电路的电容;整形电路用于对电容充放电电路中电容两端的电 压进行整形,并且其输出用来控制恢复电压设定电路的启动;恢复电压设定电路用于设定 恢复电压的大小;电容充放电电路用于控制电容的充电和放电。
[0028] 电阻分压电路包括电阻R1、电阻R2、电阻R3和电阻R4;恢复电压设定电路包括M0S 管Ml和M0S管M2;逻辑组合电路包括比较器和第一反相器;电容充放电电路包括恒流源10、 M0S管M4、M0S管M5、M0S管M6、M0S管M7和电容C1;整形电路包括施密特整形电路和第二反相 器;基准电压电路所产生的基准电压接入比较器的负极;电阻分压电路中的电阻R1、电阻 R2、电阻R3、电阻R4依次串连;电阻R1另一端用于连接接输入电压VIN,电阻R4的另一端接 地;电阻R1的两端跨接着恢复电压设定电路中的M0S管M1;M0S管Ml的衬底和源极接VIN,漏 极接在电阻R1与电阻R2之间;M0S管Ml和M0S管M2的栅极一起接施密特整形电路的输出端; 电阻R4两端跨接着M0S管M2,M0S管M2漏极接在电阻R3与电阻R4之间;M0S管M2的衬底和源极 接地;电阻R2与电阻R3之间的分压接入比较器的正极,比较器的输出接第一反相器的输入 端,第一反相器的输出端接M0S管M7的栅极;M0S管M3和M0S管M4的衬底与源极均连接地,栅 极连在一起;MOS管M3的栅极连至MOS管M3的漏极并且连接到恒流源10的一端,恒流源10的 另一端用于连接电源电压VDD; M0S管M4的漏极连接至M0S管M5的漏极;M0S管M5和M0S管M6的 衬底与源极用于连接电源电压VDD,栅极连在一起;M0S管M5的栅极连接至M0S管M5的漏极, M0S管M6的漏极连接至M0S管M7的漏极;电容C1接在施密特整形电路输入端与地之间;施密 特整形电路的输出接第二反相器的输入端,第二反相器的输出端即为输出的控制信号。 M0S管M1、M0S管M3为增强型PM0S管,M0S管M2、M0S管M4为增强型NM0S管,电阻R1与电阻R4的 阻值相等。
[0029] 本实用新型的工作原理是:请参见图2、图3所示,图3是本抗干扰低电压检测装置 的波形图。
[0030] 电阻分压电路用来产生输入比较器正极的电压。逻辑组合电路中的第一反相器的 输出用来控制电容的充放电。电容两端产生的电压经过整形电路整形后输出控制信号与此 同时施密特整形电路的输出用来控制Ml和M2的开启以便设定恢复电压。当设定VIN使得VI 低于VREF时,VDD通过10和M7对电容C1充电,但在规定时间内当VIN升高使得VI高于VREF时, 电容马上放电,时间重新计。当设定VIN使得VI低于VREF时,VDD通过10和M7对电容C1充电, 但在规定时间内VIN没能升高使得VI高于VREF时,V0UT为低电平并且电容继续充电直到VIN 升高到恢复电压时,V0UT恢复高电平,电容放电,时间重新计。
[0031] 上述电阻分压电路包括电阻1?1、1?2、1?3、1?4。1?1的两端跨接着冊3管[,当¥01]1'为高 电平的时候Ml开启,R1被短路,当V0UT为低电平时,Ml关闭,R1参与分压。R4两端跨接着M0S 管M2,当V0UT为低电平的时候M2开启,R4被短路,当V0UT为高电平时,M2关闭,R4参与分压。 [0032] 由于R1与R4的阻值相同:当V0UT = 1时,V1=VREF所需的VIN为:
[0034]当 V0UT = 0 时,VI =VREF 所需的 VIN 为:
[0036] 两者相比为(R1=R4):
[0038] 这样使得开启电压与恢复电压的比值只与电阻R3、R4有关。只有R3、R4的阻值固 定,这两电压的比值就固定。
[0039] 上述实施例子说明本实用新型之用,而非对本实用新型的限制,相关技术领域的 技术人员,在不脱离本实用新型的精神和范围的情况下,还可以做出各种变换或变化。比如 将M1、M5、M6换成增强型匪0S管,112、1〇1417换成增强型?1103管,并变换其栅源漏的连接 等,因此所有等同的技术方案也应属于本实用新型的范畴。
[0040] 以上所述仅为本实用新型的优选实施例,并非因此限制本实用新型的专利范围, 凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运 用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。
【主权项】
1. 一种抗干扰低电压检测装置,其特征在于:包括基准电压电路、电阻分压电路、逻辑 组合电路、整形电路、恢复电压设定电路和电容充放电电路;电阻分压电路、恢复电压设定 电路、逻辑组合电路、电容充放电电路和整形电路依次电联接;基准电压电路与逻辑组合电 路电连接; 基准电压电路用于产生基准电压;电阻分压电路用于产生输入比较器正极的电压;逻 辑组合电路用于控制电容充放电电路的电容;整形电路用于对电容充放电电路中电容两端 的电压进行整形,并且其输出用来控制恢复电压设定电路的启动;恢复电压设定电路用于 设定恢复电压的大小;电容充放电电路用于控制电容的充电和放电。2. 根据权利要求1所述的抗干扰低电压检测装置,其特征在于: 电阻分压电路包括电阻Rl、电阻R2、电阻R3和电阻R4;恢复电压设定电路包括MOS管Ml 和MOS管M2;逻辑组合电路包括比较器和第一反相器;电容充放电电路包括恒流源IO、M0S管 M4、M0S管M5、M0S管M6、M0S管M7和电容Cl;整形电路包括施密特整形电路和第二反相器; 基准电压电路所产生的基准电压接入比较器的负极;电阻分压电路中的电阻Rl、电阻 R2、电阻R3、电阻R4依次串连;电阻Rl另一端用于连接输入电压VIN,电阻R4的另一端接 地;电阻Rl的两端跨接着恢复电压设定电路中的MOS管Ml ;M0S管Ml的衬底和源极接 极接在电阻Rl与电阻R2之间;MOS管Ml和MOS管M2的栅极一起接施密特整形电路的输出端; 电阻R4两端跨接着MOS管M2,M0S管M2漏极接在电阻R3与电阻R4之间;MOS管M2的衬底和源 极接地;电阻R2与电阻R3之间的分压接入比较器的正极,比较器的输出接第一反相器的输 入端,第一反相器的输出端接MOS管M7的栅极;MOS管M3和MOS管M4的衬底与源极均连接地, 栅极连在一起;MOS管M3的栅极连至MOS管M3的漏极并且连接到恒流源IO的一端,恒流源IO 的另一端用于连接电源电压VDD; MOS管M4的漏极连接至MOS管M5的漏极;MOS管M5和MOS管M6 的衬底与源极用于连接电源电压VDD,栅极连在一起;MOS管M5的栅极连接至MOS管M5的漏 极,MOS管M6的漏极连接至MOS管M7的漏极;电容C1接在施密特整形电路输入端与地之间;施 密特整形电路的输出接第二反相器的输入端,第二反相器的输出端即为输出的控制信号。3. 根据权利要求2所述的抗干扰低电压检测装置,其特征在于:M0S管M1、M0S管M3为增 强型PMOS管,MOS管M2、M0S管M4为增强型NMOS管,电阻Rl与电阻R4的阻值相等。
【文档编号】G01R19/00GK205594056SQ201620143142
【公开日】2016年9月21日
【申请日】2016年2月26日
【发明人】姚方舟, 韩志刚, 吴杰, 郭玲博
【申请人】上海太矽电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1