一种高分辨率时钟检测方法和装置制造方法

文档序号:6262345阅读:175来源:国知局
一种高分辨率时钟检测方法和装置制造方法
【专利摘要】本发明公开了一种高分辨率时钟检测方法和装置,该方案利用根据接收的外部参考时钟信号而生成的多个不同相位的内部参考时钟信号分别对输入的脉冲信号进行监控,并根据监控结果确定出最先监控到脉冲信号产生上升沿的内部参考时钟信号,然后再根据确定出的内部参考时钟信号和预先指定的工作时钟信号之间的时间延迟值,对脉冲信号产生上升沿时的时间值进行校准,从而在不提高外部参考时钟信号频率的基础上,有效的提高了测量分辨率,避免了现有技术中在频率较低的参考时钟下无法实现较高的测量分辨率的缺陷。
【专利说明】一种高分辨率时钟检测方法和装置
【技术领域】
[0001]本发明涉及时间测量【技术领域】,尤其涉及一种高分辨率时钟检测方法和装置。
【背景技术】
[0002]在时间测量【技术领域】,精确到分、秒的精度已经可以满足人们的日常需求,但是在一些特殊应用领域,比如工业自动化、通信网络和电力传输等,对时间测量的精度提出了越来越高的要求。
[0003]目前,时间测量的最简单的方法是脉冲计数法,即利用参考时钟CLK对脉冲信号(比如秒脉冲信号)产生上升沿的时间进行测量,这种方法的测量分辨率主要取决于参考时钟的频率的高低,即想要实现较高的测量分辨率,只能相应的提高参考时钟的频率。比如,在IGHZ的频率下才能达到Ins的测量分辨率,然而要实现稳定的频率为IGHZ的参考时钟和相应的高速电路是相当困难的,并且误差也非常大,使得单纯的提高参考时钟的频率来提高测量分辨率的该方案很不可行。
[0004]另外,目前还有一种基于游标卡尺原理,利用由两列细微差别的延迟单元建立的差分延迟线来实现较高的测量分辨率的测量方法,该方法主要用于测量时间间隔,并且由于利用延迟单元和布线资源,因此实现复杂度比较高。
[0005]因此,目前还没有一种时间测量方法能够在频率较低的参考时钟下实现较高的测
量分辨率。

【发明内容】

[0006]本发明实施例提供一种高分辨率时钟检测方法和装置,用以解决现有技术中在频率较低的参考时钟下无法实现较高的测量分辨率的问题。
[0007]本发明实施例采用以下技术方案:
[0008]一种高分辨率时钟检测方法,包括:
[0009]根据接收的外部参考时钟信号,生成多个不同相位的内部参考时钟信号;所述内部参考时钟信号的频率与所述外部参考时钟信号的频率相同;
[0010]在生成的每个内部参考时钟信号下,分别对输入的脉冲信号进行监控,确定与每个内部参考时钟信号分别对应的监控状态信号在所述脉冲信号产生上升沿时的当前电平值集合;
[0011]根据预先设置的与每个内部参考时钟信号分别对应的监控状态信号的电平值集合和最先监控到所述脉冲信号产生上升沿的内部参考时钟信号这二者的对应关系,确定与所述当前电平值集合对应的内部参考时钟信号;
[0012]根据确定出的内部参考时钟信号与预先指定的工作时钟信号之间的时间延迟值,对所述脉冲信号产生上升沿时的时间值进行校准;其中,所述工作时钟信号为多个内部参考时钟信号中的任意一个;所述时间值是对工作在所述工作时钟信号下的计数器进行采样得到的。[0013]可选的,所述内部参考时钟信号的个数根据初始测量分辨率和目的测量分辨率的比值确定,且任意两个内部参考时钟信号之间的时间延迟值是所述目的测量分辨率的整数倍。
[0014]可选的,初始测量分辨率和目的测量分辨率的比值为偶数;则
[0015]根据接收的外部参考时钟信号,生成多个不同相位的内部参考时钟信号,具体包括:
[0016]根据接收的外部参考时钟信号,生成指定个数的不同相位的第一内部参考时钟信号;所述指定个数为初始测量分辨率和目的测量分辨率的比值的二分之一;所述第一内部参考时钟信号的频率与所述外部参考时钟信号的频率相同;
[0017]对所述第一内部参考时钟信号进行反向处理,得到与所述第一内部参考时钟信号分别对应的第二内部参考时钟信号;
[0018]将所述第一内部参考时钟信号和所述第二内部参考时钟信号作为内部参考时钟信号输出。
[0019]可选的,在生成的每个内部参考时钟信号下,分别对输入的脉冲信号进行监控,确定所述当前电平值集合,具体包括:
[0020]在每个内部参考时钟信号的上升沿下,分别对所述脉冲信号的上升沿进行监控,确定所述脉冲信号产生上升沿时与每个内部参考时钟信号对应的监控状态信号;
[0021]利用所述工作时钟信号对确定的所述监控状态信号进行同步处理,得到同步后的监控状态信号;
[0022]根据同步后的监控状态信号的当前电平值,确定所述当前电平值集合。
[0023]一种高分辨率时钟检测装置,包括:
[0024]内部参考时钟信号生成单元,用于根据接收的外部参考时钟信号,生成多个不同相位的内部参考时钟信号;所述内部参考时钟信号的频率与所述外部参考时钟信号的频率相同;
[0025]当前电平值集合确定单元,用于在内部参考时钟信号生成单元生成的每个内部参考时钟信号下,分别对输入的脉冲信号进行监控,确定与每个内部参考时钟信号分别对应的监控状态信号在所述脉冲信号产生上升沿时的当前电平值集合;
[0026]内部参考时钟信号确定单元,用于根据预先设置的与每个内部参考时钟信号分别对应的监控状态信号的电平值集合和最先监控到所述脉冲信号产生上升沿的内部参考时钟信号这二者的对应关系,确定与当前电平值集合确定单元确定的所述当前电平值集合对应的内部参考时钟信号;
[0027]时间值校准单元,用于根据内部参考时钟信号确定单元确定出的内部参考时钟信号与预先指定的工作时钟信号之间的时间延迟值,对所述脉冲信号产生上升沿时的时间值进行校准;其中,所述工作时钟信号为多个内部参考时钟信号中的任意一个;所述时间值是对工作在所述工作时钟信号下的计数器进行采样得到的。
[0028]可选的,所述内部参考时钟信号的个数根据初始测量分辨率和目的测量分辨率的比值确定,且任意两个内部参考时钟信号之间的时间延迟值是所述目的测量分辨率的整数倍。
[0029]可选的,初始测量分辨率和目的测量分辨率的比值为偶数;则[0030]内部参考时钟信号生成单元,具体包括:
[0031]第一生成模块,用于根据接收的外部参考时钟信号,生成指定个数的不同相位的第一内部参考时钟信号;所述指定个数为初始测量分辨率和目的测量分辨率的比值的二分之一;所述第一内部参考时钟信号的频率与所述外部参考时钟信号的频率相同;
[0032]第二生成模块,用于对第一生成模块生成的所述第一内部参考时钟信号进行反向处理,得到与所述第一内部参考时钟信号分别对应的第二内部参考时钟信号;
[0033]内部参考时钟信号输出模块,用于将第一生成模块生成的所述第一内部参考时钟信号和第二生成模块生成的所述第二内部参考时钟信号作为内部参考时钟信号输出。
[0034]可选的,当前电平值集合确定单元,具体包括:
[0035]监控状态信号确定模块,用于在每个内部参考时钟信号的上升沿下,分别对所述脉冲信号的上升沿进行监控,确定所述脉冲信号产生上升沿时与每个内部参考时钟信号对应的监控状态信号;
[0036]同步模块,用于利用所述工作时钟信号对监控状态信号确定模块确定的所述监控状态信号进行同步处理,得到同步后的监控状态信号;
[0037]当前电平值集合确定模块,用于根据同步模块同步后的监控状态信号的当前电平值,确定所述当前电平值集合。
[0038]本发明实施例的有益效果如下:
[0039]本发明实施例利用根据接收的外部参考时钟信号而生成的多个不同相位的内部参考时钟信号分别对输入的脉冲信号进行监控,并根据监控结果确定出最先监控到脉冲信号产生上升沿的内部参考时钟信号,然后再根据确定出的内部参考时钟信号和预先指定的工作时钟信号之间的时间延迟值,对脉冲信号产生上升沿时的时间值进行校准,从而在不提高外部参考时钟信号频率的基础上,有效的提高了测量分辨率,避免了现有技术中在频率较低的参考时钟下无法实现较高的测量分辨率的缺陷。
【专利附图】

【附图说明】
[0040]图1为本发明实施例提供的一种高分辨率时钟检测方法的实现示意图;
[0041]图2为本发明实施例提供的一种用于实现上述方法的高分辨率时钟检测系统实现框图;
[0042]图3为本发明实施例提供的第奇数个监控单元的电路实现框图;
[0043]图4为本发明实施例提供的第偶数个监控单元的电路实现框图;
[0044]图5为本发明实施例提供的N=8时的监控单元内部各个信号的时序图;
[0045]图6为本发明实施例提供的系统时间采样单元的实现框图;
[0046]图7为本发明实施例提供的跨数据时钟域数据采集子单元的电路实现框图;
[0047]图8为本发明实施例提供的监控辨别子单元的实现电路框图;
[0048]图9为本发明实施例提供的一种高分辨率时钟检测装置的结构示意图。
【具体实施方式】
[0049]为了解决现有技术中在频率较低的参考时钟下无法实现较高的测量分辨率的问题,本发明实施例提供一种高分辨率时钟检测方案。该方案利用根据接收的外部参考时钟信号而生成的多个不同相位的内部参考时钟信号分别对输入的脉冲信号进行监控,并根据监控结果确定出最先监控到脉冲信号产生上升沿的内部参考时钟信号,然后再根据确定出的内部参考时钟信号和预先指定的工作时钟信号之间的时间延迟值,对脉冲信号产生上升沿时的时间值进行校准,从而在不提闻外部参考时钟?目号频率的基础上,有效的提闻了测量分辨率,避免了现有技术中在频率较低的参考时钟下无法实现较高的测量分辨率的缺陷。
[0050]以下结合说明书附图对本发明的实施例进行说明,应当理解,此处所描述的实施例仅用于说明和解释本发明,并不用于限制本发明。并且在不冲突的情况下,本说明中的实施例及实施例的特征可以互相结合。
[0051]本发明实施例提供一种高分辨率时钟检测方法,如图1所示为该方法的实现流程图,该方法可应用于可编程逻辑器件(Field Programmable Gate Array, FPGA)芯片上,主要包括下述步骤:
[0052]步骤11,根据接收的外部参考时钟信号,生成多个不同相位的内部参考时钟信号;其中,生成的多个不同相位的内部参考时钟信号的频率与外部参考时钟信号的频率相同;
[0053]具体的,内部参考时钟信号的个数可以根据初始测量分辨率和目的测量分辨率的比值确定,且任意两个内部参考时钟信号之间的时间延迟值应该是所述目的测量分辨率的整数倍。其中,测量分辨率即测量精度,初始测量分辨率是直接利用外部参考时钟信号进行测量得到的测量精度,其取决于外部参考时钟信号的频率的大小,而目的测量分辨率则是用户想要达到的测量精度,可以根据用户需求自行设定;而任意两个内部参考时钟信号之间的时间延迟值则是利用该两个内部参考时钟信号的相位差来确定的。
[0054]比如输入的外部参考时钟信号的频率为125MHz,则初始测量分辨率为8ns,而用户设定目的测量分辨率为1ns,则需要根据该频率为125MHz的外部参考时钟信号生成8个频率同样为125MHz、但相位互不相同的内部参考时钟信号。
`[0055]可选的,当初始测量分辨率和目的测量分辨率的比值为偶数时,还可以按照如下方法生成内部参考时钟信号:
[0056]首先根据接收的外部参考时钟信号,生成指定个数的不同相位的第一内部参考时钟信号;其中,指定个数为初始测量分辨率和目的测量分辨率的比值的二分之一;生成的第一内部参考时钟信号的频率与外部参考时钟信号的频率相同;然后对生成的第一内部参考时钟信号进行反向处理,得到与第一内部参考时钟信号分别对应的第二内部参考时钟信号;最后将第一内部参考时钟信号和第二内部参考时钟信号作为内部参考时钟信号输出。
[0057]依然以初始测量分辨率为8ns和目的测量分辨率为Ins为例,此时,初始测量分辨率和目的测量分辨率的比值为8,则首先生成4个第一内部参考时钟信号,相位分别为O度,45度、90度和135度;然后将这4个第一内部参考时钟信号进行反向处理,得到与其分别对应的第二内部参考时钟信号,相位分别为180度,-45度,-90度,-135度;最后,将第一内部参考时钟信号和第二内部参考时钟信号作为内部参考时钟信号输出。
[0058]步骤12,在生成的每个内部参考时钟信号下,分别对输入的脉冲信号进行监控,确定与每个内部参考时钟信号分别对应的监控状态信号在该脉冲信号产生上升沿时的当前电平值集合;
[0059]具体的,该步骤中在每个内部参考时钟信号的上升沿下,分别对输入的脉冲信号的上升沿进行监控,先确定该脉冲信号产生上升沿时与每个内部参考时钟信号对应的监控状态信号;然后利用预先指定的工作时钟信号对确定的上述监控状态信号进行同步处理,得到同步后的监控状态信号;最后根据同步后的监控状态信号的当前电平值,确定当前电平值集合。
[0060]其中,预先制定的工作时钟信号可以为生成的多个内部参考时钟信号中的任意一个。
[0061]步骤13,根据预先设置的与每个内部参考时钟信号分别对应的监控状态信号的电平值集合和最先监控到所述脉冲信号产生上升沿的内部参考时钟信号这二者的对应关系,确定与上述当前电平值集合对应的内部参考时钟信号;
[0062]步骤14,根据确定出的内部参考时钟信号与预先指定的工作时钟信号之间的时间延迟值,对上述脉冲信号产生上升沿时的时间值进行校准。
[0063]其中,上述脉冲信号产生上升沿时的时间值是对工作在指定的工作时钟信号下的计数器进行采样得到的。
[0064]本发明实施例利用根据接收的外部参考时钟信号而生成的多个不同相位的内部参考时钟信号分别对输入的脉冲信号进行监控,并根据监控结果确定出最先监控到脉冲信号产生上升沿的内部参考时钟信号,然后再根据确定出的内部参考时钟信号和预先指定的工作时钟信号之间的时间延迟值,对脉冲信号产生上升沿时的时间值进行校准,从而在不提高外部参考时钟信号频率的基础上,有效的提高了测量分辨率,避免了现有技术中在频率较低的参考时钟下无法实现较高的测量分辨率的缺陷。
[0065]下面基于上述原理对本发明提供的高分辨率时钟检测方法做详细介绍。
[0066]如图2所示,为本发明实施例提供的一种用于实现上述方法的高分辨率时钟检测系统实现框图。该系统主要由4个部分组成:锁相环(Phase Locked Loop,PLL)单元,监控单元,系统时间采样单元和系统时间控制器,其中,PLL单元为FPGA芯片中自带的单元,为后续单元产生不同相位的参考时钟信号;监控单元实现在不同相位的内部参考时钟信号下对输入的脉冲信号进行监控;系统时间采样单元根据监控单元监控到的监控结果对系统时间进行校准;系统时间控制器对系统时间进行维护。其中,N为初始测量分辨率和目的测量分辨率的比值,CLK为外部参考时钟信号,而CLKl?CLKN/2为第一内部参考时钟信号,SIGNAL为脉冲信号,RST为复位信号,后续会对该信号的作用进行说明。
[0067]参考图2,PLL单元中生成的N/2个第一内部参考时钟信号,分别输入对应的监控单元中,其中,CLKl输入监控单元I和监控单元2中,CLK2输入监控单元3和监控单元4中,以此类推,CLKN/2输入监控单元N-1和监控单元N中。需要说明的是,该图2中是N为偶数时的高分辨率时钟检测系统实现框图,当N为奇数时,则PLL单元可以直接生成N个内部参考时钟信号,分别输入到对应的监控单元I?N中。
[0068]参考图2,N个监控单元主要实现对SIGNAL信号的上升沿的监控。其中,监控单元共分为两类,第奇数个监控单元为一类,第偶数个监控单元为一类。以监控单元I和监控单元2为例,由于CLKl同时输入监控单元I和监控单元2中,因此在监控单元2中,针对CLKl做反向处理,也就是说,监控单元I中是在CLKl的上升沿下监控SIGNAL信号的上升沿,而监控单元2中是在CLKl的下降沿下监控SIGNAL信号的上升沿。
[0069]如图3和图4所示,分别为第奇数个监控单元的电路实现框图和第偶数个监控单元的电路实现框图。参考图3,该监控单元主要由4个D触发器和2个与非门组成,其中,左上角的第一与非门31和第一 D触发器32实现监控状态信号M的生成,该部分中,第一与非门31的一个输入端输入RST信号,另一个输入端与第一 D触发器32的输出端连接,第一与非门31的输出端与第一 D触发器32的数据输入端连接,而CLK输入第一 D触发器32的时钟输入端,当RST为低电平时,监控单兀处于初始化状态,第一 D触发器32的输出一直为低电平,可以保证在监控到SIGNAL信号的上升沿信号也保持为低电平;左下方的第二 D触发器33、第三D触发器34和第二与非门35构成一个上升沿触发条件生成器,该部分中,SIGNAL信号输入第二 D触发器33的数据输入端,而CLK分别输入第二 D触发器33和第三D触发器34的时钟输入端,第二 D触发器33的输出端与第三D触发器34的数据输入端以及第二与非门35的一个输入端连接,第三D触发器34的输出端与第二与非门35的另一个输入端连接,第二与非门35的输出端与第四D触发器36的使能端连接,当SIGNAL信号发生上升沿时,将生成一个高电平的脉冲;第四D触发器36当检测到高电平时,则锁定当前的监控状态,并输出M_LATCH信号。图4相对于图3来说,只是针对输入的CLK多了一个反相器,在此不再赘述。如图5所示,为N=S时的上述监控单元内部各个信号的时序图,其中,CLK1、CLK2、CLK3和CLK4的相位分别为O度,45度、90度和135度。
[0070]需要说明的是,上述图3和图4中的电路只是本发明实施例中的一个【具体实施方式】,实际应用中,只要是能够实现对SIGNAL信号的上升沿的监控功能的由其他器件组成的电路均可。
[0071]参考图2,系统时间采样单元主要实现在SIGNAL的上升沿时对系统时间进行校准。如图6所示,为系统时间采样单元的实现框图。该单元主要由3个子单元组成:跨时钟域数据采集子单元;监控辨别子单元;系统时间采样处理子单元。该系统时间采样单元工作在CLKl下。本发明实施例中将CLKl为指定的工作时钟信号。
[0072]其中,跨时钟域数据采集子单元主要实现对监控单元输出的M_LATCH信号进行同步处理,由于N个M_LATCH信号是在N/2个时钟域的上、下沿下监控得到的结果,而系统时间采集子单元是工作在CLKl下,因此,必须做同步化处理,使得后续子单元可以根据监控结果作出相应处理。如图7所示,为跨时钟域数据采集子单元的电路实现框图,其中,为了保证N个监控单元已经完成对SIGNAL信号的上升沿监控,并输出M_LATCH信号,本子单元在对SIGNAL信号延迟3个时钟与延迟2个时钟做与非操作,作为同步化处理的使能开关,锁定N个M_LATCH信号,并输出N个M_SYCN信号和I个有效信号M_SYNC_VAL,通知后续单元进行处理。
[0073]参考图6,监控辨别子单元主要用于辨别第几个监控单元最早监控到SIGNAL信号产生上升沿的。如下表I所示,为N=8时的M_SYNC信号所有状态输出表。
[0074]表1:
[0075]
【权利要求】
1.一种高分辨率时钟检测方法,其特征在于,包括: 根据接收的外部参考时钟信号,生成多个不同相位的内部参考时钟信号;所述内部参考时钟信号的频率与所述外部参考时钟信号的频率相同; 在生成的每个内部参考时钟信号下,分别对输入的脉冲信号进行监控,确定与每个内部参考时钟信号分别对应的监控状态信号在所述脉冲信号产生上升沿时的当前电平值集合; 根据预先设置的与每个内部参考时钟信号分别对应的监控状态信号的电平值集合和最先监控到所述脉冲信号产生上升沿的内部参考时钟信号这二者的对应关系,确定与所述当前电平值集合对应的内部参考时钟信号; 根据确定出的内部参考时钟信号与预先指定的工作时钟信号之间的时间延迟值,对所述脉冲信号产生上升沿时的时间值进行校准;其中,所述工作时钟信号为多个内部参考时钟信号中的任意一个;所述时间值是对工作在所述工作时钟信号下的计数器进行采样得到的。
2.如权利要求1所述的方法,其特征在于,所述内部参考时钟信号的个数根据初始测量分辨率和目的测量分辨率的比值确定,且任意两个内部参考时钟信号之间的时间延迟值是所述目的测量分辨率的整数倍。
3.如权利要求2所述的方法,其特征在于,初始测量分辨率和目的测量分辨率的比值为偶数;则 根据接收的外部参考时钟信号,生成多`个不同相位的内部参考时钟信号,具体包括: 根据接收的外部参考时钟信号,生成指定个数的不同相位的第一内部参考时钟信号;所述指定个数为初始测量分辨率和目的测量分辨率的比值的二分之一;所述第一内部参考时钟信号的频率与所述外部参考时钟信号的频率相同; 对所述第一内部参考时钟信号进行反向处理,得到与所述第一内部参考时钟信号分别对应的第二内部参考时钟信号; 将所述第一内部参考时钟信号和所述第二内部参考时钟信号作为内部参考时钟信号输出。
4.如权利要求1所述的方法,其特征在于,在生成的每个内部参考时钟信号下,分别对输入的脉冲信号进行监控,确定所述当前电平值集合,具体包括: 在每个内部参考时钟信号的上升沿下,分别对所述脉冲信号的上升沿进行监控,确定所述脉冲信号产生上升沿时与每个内部参考时钟信号对应的监控状态信号; 利用所述工作时钟信号对确定的所述监控状态信号进行同步处理,得到同步后的监控状态信号; 根据同步后的监控状态信号的当前电平值,确定所述当前电平值集合。
5.一种高分辨率时钟检测装置,其特征在于,包括: 内部参考时钟信号生成单元,用于根据接收的外部参考时钟信号,生成多个不同相位的内部参考时钟信号;所述内部参考时钟信号的频率与所述外部参考时钟信号的频率相同; 当前电平值集合确定单元,用于在内部参考时钟信号生成单元生成的每个内部参考时钟信号下,分别对输入的脉冲信号进行监控,确定与每个内部参考时钟信号分别对应的监控状态信号在所述脉冲信号产生上升沿时的当前电平值集合; 内部参考时钟信号确定单元,用于根据预先设置的与每个内部参考时钟信号分别对应的监控状态信号的电平值集合和最先监控到所述脉冲信号产生上升沿的内部参考时钟信号这二者的对应关系,确定与当前电平值集合确定单元确定的所述当前电平值集合对应的内部参考时钟信号; 时间值校准单元,用于根据内部参考时钟信号确定单元确定出的内部参考时钟信号与预先指定的工作时钟信号之间的时间延迟值,对所述脉冲信号产生上升沿时的时间值进行校准;其中,所述工作时钟信号为多个内部参考时钟信号中的任意一个;所述时间值是对工作在所述工作时钟信号下的计数器进行采样得到的。
6.如权利要求5所述的装置,其特征在于,所述内部参考时钟信号的个数根据初始测量分辨率和目的测量分辨率的比值确定,且任意两个内部参考时钟信号之间的时间延迟值是所述目的测量分辨率的整数倍。
7.如权利要求6所述的装置,其特征在于,初始测量分辨率和目的测量分辨率的比值为偶数;则 内部参考时钟信号生成单元,具体包括: 第一生成模块,用于根据接收的外部参考时钟信号,生成指定个数的不同相位的第一内部参考时钟信号;所述指定个数为初始测量分辨率和目的测量分辨率的比值的二分之一;所述第一内部参考时钟信号的频率与所述外部参考时钟信号的频率相同; 第二生成模块,用于对第一生成模块生成的所述第一内部参考时钟信号进行反向处理,得到与所述第一内部参考时钟信号分别对应的第二内部参考时钟信号; 内部参考时钟信号输出模块,用于将第一生成模块生成的所述第一内部参考时钟信号和第二生成模块生成的所述第二内部参考时钟信号作为内部参考时钟信号输出。
8.如权利要求5所述的装置,其特征在于,当前电平值集合确定单元,具体包括: 监控状态信号确定模块,用于在每个内部参考时钟信号的上升沿下,分别对所述脉冲信号的上升沿进行监控,确定所述脉冲信号产生上升沿时与每个内部参考时钟信号对应的监控状态信号; 同步模块,用于利用所述工作时钟信号对监控状态信号确定模块确定的所述监控状态信号进行同步处理,得到同步后的监控状态信号; 当前电平值集合确定模块,用于根据同步模块同步后的监控状态信号的当前电平值,确定所述当前电平值集合。
【文档编号】G04F10/00GK103558753SQ201310526972
【公开日】2014年2月5日 申请日期:2013年10月30日 优先权日:2013年10月30日
【发明者】郭发长 申请人:福建星网锐捷网络有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1