水下冲击波记录仪的主控电路的制作方法

文档序号:6272692阅读:261来源:国知局
专利名称:水下冲击波记录仪的主控电路的制作方法
技术领域
本发明涉及一种水下冲击波记录仪的主控电路。
背景技术
随着大规模集成电路和单片机的迅速发展,复杂可编程逻辑器件(CPLD)具有使用灵活、可靠性高、功能强大的优点,在电子产品设计中得到了广泛的应用。CPLD可实现在系统编程,重复多次,而且还兼容IEEEl 149.1(JTAG)标准的测试激励端和边界扫描能力,使用CPLD器件进行开发,不仅可以提高系统的集成化程度、可靠性和可扩充性,而且大大缩短产品的设计周期。水下冲击波记录仪电路主要用于测试水下爆炸时冲击波的强弱,通过专用数据处理软件它能够对采集到的冲击波信号的数据进行波形重现。

发明内容
本发明所解决的技术问题是提供一种水下冲击波记录仪的主控电路。为解决上述的技术问题,本发明采取的技术方案:
一种水下冲击波记录仪的主控电路,其特殊之处在于:包括CPLD控制器、A/D转换电路、存储器、振荡电路、接口电路,A/D转换电路、存储器、振荡电路分别与CPLD控制器连接,CPLD控制器连接有电源管理电路、可编程延时电路、触发控制电路,CPLD控制器通过接口电路与计算机并口连接;所述的A/D转换电路与存储器连接。上述的CPLD控制器采用XCR3256型号。上述的A/D转换电路采用AD7470型号。与现有技术相比,本发明采用CPLD器件进行设计,大大提高了系统设计的灵活性,提高了系统的可靠性和集成度,缩短了产品研制的周期,同时还可以降低设计成本,节省PCB板的面积和布线难度,提高了设备可靠性。


图1为本发明的电路框图。
具体实施例方式下面结合附图和具体实施方式
对本发明进行详细说明。参见图1,本发明包括CPLD控制器1、A/D转换电路2、存储器3、振荡电路4、接口电路5,A/D转换电路2、存储器3、振荡电路4分别与CPLD控制器I连接,CPLD控制器I连接有电源管理电路6、可编程延时电路7、触发控制电路8,CPLD控制器I通过接口电路5与计算机并口连接;所述的A/D转换电路2与存储器3连接。上述的CPLD控制器I采用XCR3256型号。上述的A/D转换电路2采用AD7470型号。
权利要求
1.一种水下冲击波记录仪的主控电路,其特征在于:包括CPLD控制器(I)、A/D转换电路(2)、存储器(3)、振荡电路(4)、接口电路(5),A/D转换电路(2)、存储器(3)、振荡电路(4)分别与CPLD控制器(I)连接,CPLD控制器(I)连接有电源管理电路(6)、可编程延时电路(7 )、触发控制电路(8 ),CPLD控制器(I)通过接口电路(5 )与计算机并口连接;所述的A/D转换电路(2)与存储器(3)连接。
2.根据权利要求1所述的一种水下冲击波记录仪的主控电路,其特征在于:所述的CPLD控制器(I)采用XCR3256型号。
3.根据权利要求1所述的一种水下冲击波记录仪的主控电路,其特征在于:所述的A/D转换电路(2)采用AD7470型号。
全文摘要
本发明涉及一种水下冲击波记录仪的主控电路。水下冲击波记录仪电路主要用于测试水下爆炸时冲击波的强弱,通过专用数据处理软件它能够对采集到的冲击波信号的数据进行波形重现。本发明包括CPLD控制器、A/D转换电路、存储器、振荡电路、接口电路,A/D转换电路、存储器、振荡电路分别与CPLD控制器连接,CPLD控制器连接有电源管理电路、可编程延时电路、触发控制电路,CPLD控制器通过接口电路与计算机并口连接;所述的A/D转换电路与存储器连接。本发明采用CPLD器件进行设计,大大提高了系统设计的灵活性,提高了系统的可靠性和集成度,缩短了产品研制的周期,同时还可以降低设计成本,节省PCB板的面积和布线难度,提高了设备可靠性。
文档编号G05B19/05GK103163815SQ20111041778
公开日2013年6月19日 申请日期2011年12月14日 优先权日2011年12月14日
发明者张弘 申请人:西安广融电气有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1