1.一种侦错系统,其特征在于,所述侦错系统包括:
一仿真器,包括:
一第一组接脚,具有一第一接脚与一第二接脚;以及
一第二组接脚,具有一第三接脚与一第四接脚;以及
一印刷电路板,包括:
一待测芯片,包括:
一第一多功能接脚,选择性地支援一侦错功能以及一预设功能之一;以及
一第二多功能接脚,选择性地支援所述侦错功能以及所述预设功能;
至少一周边元件,支援所述预设功能;以及
一切换器,选择性地将所述待测芯片的所述第一多功能接脚与第二多功能接脚耦接于所述仿真器的所述第一组接脚或是所述周边元件;
其中当所述待测芯片的所述第一多功能接脚与第二多功能接脚支援所述侦错功能时,所述切换器将所述待测芯片的所述第一多功能接脚与第二多功能接脚耦接于所述仿真器的所述第一组接脚,以执行所述侦错功能,并将所述仿真器的所述第二组接脚耦接于所述周边元件,以执行所述预设功能。
2.如权利要求1所述的侦错系统,其特征在于,当所述待测芯片的所述第一多功能接脚与第二多功能接脚支援所述预设功能时,所述切换器将所述待测芯片的所述第一多功能接脚与第二多功能接脚耦接于所述周边元件,以执行所述预设功能。
3.如权利要求1所述的侦错系统,其特征在于,所述仿真器为一在线模拟器,以及所述第一接脚为所述在线模拟器的一数据接脚,而所述第二接脚为所述在线模拟器的一时脉接脚。
4.如权利要求1所述的侦错系统,其特征在于,当所述待测芯片的所述第一多功能接脚与第二多功能接脚支援所述侦错功能时,所述待测芯片经由所述第一多功能接脚与第二多功能接脚提供一第一指令至所述仿真器,以设定所述第三接脚与所述第四接脚来支援所述预设功能。
5.如权利要求4所述的侦错系统,其特征在于,所述待测芯片更经由所述第一多功能接脚与第二多功能接脚提供一第二指令至所述仿真器,以设定所述第三接脚或所 述第四接脚为一输入接脚或一输出接脚。
6.如权利要求4所述的侦错系统,其特征在于,当所述第一多功能接脚与第二多功能接脚支援所述侦错功能时,所述待测芯片经由所述第一多功能接脚与第二多功能接脚提供一第一指令至所述仿真器,以设定所述第三接脚与所述第四接脚为一中断接脚。
7.如权利要求4所述的侦错系统,其特征在于,所述预设功能为一通用输入输出功能、一通用非同步收发器功能、一脉波宽度调变功能或是一内部集成电路功能。
8.如权利要求1所述的侦错系统,其特征在于,所述侦错系统还包括:
一处理装置,经由所述仿真器耦接于所述印刷电路板,用以得到并显示所述侦错功能的结果。
9.一种控制方法,其特征在于,所述控制方法适用于一侦错系统,所述侦错系统包括一仿真器以及一印刷电路板,其中所述印刷电路板包括一待测芯片,具有选择性地支援一侦错功能以及一预设功能之一的一第一多功能接脚以及一第二多功能接脚,所述控制方法包括:
当所述待测芯片的所述第一多功能接脚与第二多功能接脚支援所述侦错功能时,经由所述印刷电路板的一切换器将所述待测芯片的所述第一多功能接脚与第二多功能接脚分别耦接于所述仿真器的一第一接脚以及一第二接脚,以执行所述侦错功能,并经由所述印刷电路板的所述切换器将所述仿真器的一第三接脚与一第四接脚耦接于所述周边元件,以执行所述预设功能;以及
当所述待测芯片的所述第一多功能接脚与第二多功能接脚支援所述预设功能时,经由所述印刷电路板的所述切换器将所述待测芯片的所述第一多功能接脚与第二多功能接脚耦接于所述印刷电路板的至少一周边元件,以执行所述预设功能。
10.如权利要求9所述的控制方法,其特征在于,所述仿真器为一在线模拟器,以及所述待测芯片的所述第一接脚为所述在线模拟器的一数据接脚,而所述待测芯片的所述第二接脚为所述在线模拟器的一时脉接脚。
11.如权利要求9所述的控制方法,其特征在于,所述执行所述预设功能的步骤更包括:
经由所述待测芯片的所述第一多功能接脚与第二多功能接脚提供一第一指令至所述仿真器,以设定所述第三接脚与所述第四接脚来支援所述预设功能;以及
经由所述第一多功能接脚与第二多功能接脚提供一第二指令至所述仿真器,以设定所述第三接脚或所述第四接脚为一输入接脚或一输出接脚。
12.如权利要求11所述的控制方法,其特征在于,所述预设功能为一通用输入输出功能、一通用非同步收发器功能、一脉波宽度调变功能或是一内部集成电路功能。
13.如权利要求9所述的控制方法,其特征在于,所述执行所述预设功能的步骤更包括:
经由所述待测芯片的所述第一多功能接脚与第二多功能接脚提供一第一指令至所述仿真器,以设定所述第三接脚与所述第四接脚为一中断接脚。