一种dsp芯片在烧写过程中的cpu复位防止电路的制作方法

文档序号:6344091阅读:1134来源:国知局
专利名称:一种dsp芯片在烧写过程中的cpu复位防止电路的制作方法
技术领域
一种DSP芯片在烧写过程中的CPU复位防止电路技术领域[0001 ] 本实用新型涉及一种CPU复位防止电路,具体指一种DSP芯片在烧写过程中的CPU 复位防止电路。
背景技术
TI公司TMS320F281X系列DSP芯片在设计过程中,其中擦除过程中不能复位DSP 芯片,否则芯片会自动将加密位全部写成0,造成芯片锁死,不能再烧写程序;而对于需要 外部加“看门狗”电路,尤其是对用DSP来“喂狗”的用户来说,此种增加“看门狗”在烧写程 序时使用常规以下两种方式解决1、烧写程序时先不焊接“看门狗”,等程序烧写完成,调试没有问题后再加上硬件 “看门狗”;但这种方式的缺点是当调试后的硬件电路需要重新烧写程序时,需要将“看门 狗”去掉,再次重新烧写程序。2、在上面方法的基础上,将“看门狗”的复位端和DSP芯片复位端之间使用跳线设 计,用跳线来决定是否启用“看门狗”;这种方式虽然解决了直接去掉“看门狗”的麻烦,使 用比较方便,但对于其所应用的产品却不方便拆卸。综上所述,采用常规方式烧写程序存在问题是过程麻烦,同时费时费力,影响工 作效率。发明内容本实用新型要解决的技术问题是提供一种DSP芯片在烧写过程中的CPU复位防止 电路,通过将烧写过程中的JTAG接口上的“喂狗”信号和运行时DSP芯片的“喂狗”信号进 行自动切换,以解决DSP芯片在烧写过程中,采用现有常规方式过程麻烦、费时费力,影响 工作效率的问题。为解决上述技术问题,本实用新型采用的技术方案为一种DSP芯片在烧写过程 中的CPU复位防止电路,包括“看门狗”,CPU和JTAG接口端,“看门狗”输出的复位信号与 CPU电连接,其特征在于还包括异或逻辑控制器,异或逻辑控制器分别接收来自与其连接 的CPU和JTAG接口端的“喂狗”信号后,将“喂狗”信号异或处理后再输入到与其连接的“看 门狗”。上述异或逻辑控制器采用的芯片U4型号为74LVC1G86,包括5个引脚,其中第1引 脚和CPU的芯片U2第3引脚相连接,第2引脚和JTAG接口端的芯片U3第3引脚相连接, 第4引脚和“看门狗”的芯片U4第4引脚相连接,第3引脚接地,第5引脚接+33V电源。本实用新型采用的此种方式,由于DSP芯片烧写时使用的是JTAG接口,JTAG接 口上有一个时钟信号,提供大约为IOMHz的信号输出,在烧写过程中使用此信号来“喂狗”; 同时,在烧写过程中,只要仿真器连接正常,就不会出现“看门狗”复位,要实现烧写过程中 JTAG接口“喂狗”和运行时DSP芯片“喂狗”的自动切换,可将两个信号进行异或逻辑处理, 只要其中一个信号存在,“看门狗”就不会产生复位,因此,本实用新型通过增加一个异或逻辑控制器,通过异或逻辑控制器将两个“喂狗”信号进行异或处理,使其始终有一个信号 存在,防止烧写过程中复位现象的发生。
图1是实用新型原理框图。图2是实用新型电路原理图。图中,1- “看门狗”,2-CPU,3-JTAG接口端,4_异或逻辑控制器。
具体实施方式

以下结合附图对本实用新型进行具体描述。参见图1,本实用新型的CPU复位防止电路,包括“看门狗” 1、CPU 2、JTAG接口端 3和异或逻辑控制器4,所说的“看门狗” UfCPU 2和JTAG接口端3相连接,其中,异或逻 辑控制器4要分别接受来自CPU 2输出的DSP “喂狗”信号和JTAG接口端输出3的JTAG “喂狗”信号后,并将两个“喂狗”信号异或逻辑后将其中一个“喂狗”信号再输入到“看门 狗”,使“看门狗”不会产生“喂狗”复位信号到CPU,防止烧写过程的CPU复位。参见图2,在本实用新型中,所说“看门狗” 1采用的芯片TO为MAX823,包括5个 引脚,第1引脚为复位输出引脚,其中第4引脚为“喂狗”引脚;异或逻辑控制器4采用芯片 U4为74LVC1G86,包括5个引脚;CPU 2采用芯片Ul和芯片U2,芯片Ul为TMS320F2812,包 括163个引脚,芯片U2为74LVM5,包括20个引脚,芯片Ul的第93引脚与芯片U2的第17 引脚相连接JTAG接口端3由JTAG接口和芯片U3组成,JTAG接口包括14个引脚,其中第 2引脚、第13引脚、第14引脚和CPU 2相对应连接,而芯片U3型号为74LV08,包括14个引 脚,其第3引脚、第6引脚、第8引脚、第12 13引脚和CPU 2相对应连接。所述的异或逻辑控制器4的芯片U4型号为74LVC1G86,包括的5个引脚中,第1引 脚与芯片U2的第三引脚相连接,芯片U4的第2引脚芯片U3的第3引脚连接,芯片U4的第3 引脚接地,第5引脚接+33V电源,芯片U4的第4引脚接芯片U5的第4引脚(“喂狗”引脚), 芯片U4的第1引脚和地2引脚分别接收芯片U2的DSP “喂狗”信号和芯片U3的JTAG “喂 狗”信号后将两个“喂狗”信号进行异或处理后保留一个“喂狗”信号通过芯片U4的第4引 脚输入到芯片U5的第4引脚,使芯片U5的第1引脚不能将“看门狗”复位信号发送到芯片 Ul的第160引脚,防止芯片Ul发生复位。本实用新型的复位防止电路,在不烧写程序情况下,JTAG接口端3输出为低电平, CPU 2输出的“喂狗”信号,经过异或逻辑控制器4进行异或处理后,送给“看门狗” 1,实现 CPU 2的“喂狗”工作;当烧写程序时,JTAG接口端3的TCK输出IOMHz方波信号,CPU 2为 高电平信号,经过异或逻辑控制器4进行异或处理后,又送给“看门狗” 1,再次实现JTAG 接口端3的“喂狗”工作,从而完成不管是在什么情况下,始终保持有“喂狗”信号,使“看门 狗”不能产生复位信号到CPU 2。
权利要求1.一种DSP芯片在烧写过程中的CPU复位防止电路,包括“看门狗”(1),CPU (2)和 JTAG接口端(3),“看门狗”(1)输出的复位信号与CPU (2)电连接,其特征在于还包括异 或逻辑控制器(4),所述异或逻辑控制器(4)分别接收来自与其连接的CPU (2)和JTAG接 口端(3)的“喂狗”信号后,将“喂狗”信号异或处理后再输入到与其连接的“看门狗”(1)。
2.根据权利要求1所述的一种DSP芯片在烧写过程中的CPU复位防止电路,,其特征在 于所述异或逻辑控制器(4)采用的芯片U4型号为74LVC1G86,包括5个引脚,其中第1引 脚和CPU (2)的芯片U2第3引脚相连接,第2引脚和JTAG接口端(3)的芯片U3第3引脚 相连接,第4引脚和“看门狗” (1)的芯片U4第4引脚相连接,第3引脚接地,第5引脚接 +33V电源。
专利摘要本实用新型涉及一种DSP芯片在烧写过程中的CPU复位防止电路。DSP芯片烧写程序时,需要加“看门狗”,对用DSP来“喂狗”的用户来说,存在过程麻烦,费时费力等问题。本实用新型的一种DSP芯片在烧写过程中的CPU复位防止电路,包括“看门狗”,CPU和JTAG接口端,“看门狗”输出的复位信号与CPU电连接,还包括异或逻辑控制器,异或逻辑控制器分别接收与其连接的CPU和JTAG接口端的“喂狗”信号后,将“喂狗”信号异或处理后再输入到与其连接的“看门狗”。本实用新型通过异或逻辑控制器将两个“喂狗”信号异或处理,使其始终有一个信号保持在“喂狗”,从而防止“看门狗”将CPU复位,结构连接简单,工作可靠。
文档编号G06F11/00GK201828797SQ20102023616
公开日2011年5月11日 申请日期2010年6月24日 优先权日2010年6月24日
发明者王玉梅 申请人:王玉梅
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1