一种计算机测试ocio功能板卡的制作方法

文档序号:6530903阅读:591来源:国知局
一种计算机测试ocio功能板卡的制作方法
【专利摘要】本实用新型公开了一种计算机测试OCIO功能板卡,包括FPGA、OC输出接口电路、OC输入接口电路和CPCI总线接口,上位机与CPCI总线接口连接,FPGA的数据端口与CPCI总线接口的数据端口连接,FPGA的输出端与OC输出接口电路的输入端连接,FPGA的输入端与OC输入接口电路的输出端连接,OC输出接口电路的输出端与OC转换器的输入端连接,OC输入接口电路的输入端与OC转换器的输出端连接。本实用新型拥有多达192个通道的专用OC接口,具有广泛的兼容性和扩展性,如修改系统FPGA程序等,通过向用户开放资源,用户可以自己搭建需求系统,实现OC信号测试的各类模块与系统测试,能够实现192路OC脉冲输出接口,实现误差小于10us的脉冲输出。
【专利说明】一种计算机测试OCIO功能板卡
【技术领域】
[0001]本实用新型涉及一种测试板卡,尤其涉及一种计算机测试OCIO功能板卡。
【背景技术】
[0002]目前计算机产品日渐增多,需要功能测试治具来测试验证,OCIO功能板卡是基于CPCI接口,针对数传设备OC信号输出测试板卡,是一种用来测试半成品/成品或生产环节中的某一个工序,以此来判断被测对象是否达到了初始设计者目的的机械辅助设备,传统的测试板卡兼容性较差,扩展性不强。
实用新型内容
[0003]本实用新型的目的就在于为了解决上述问题而提供一种结构简单,稳定性好的计算机测试OCIO功能板卡。
[0004]本实用新型通过以下技术方案来实现上述目的:
[0005]本实用新型包括FPGA、0C输出接口电路、OC输入接口电路和CPCI总线接口,上位机与所述CPCI总线接口连接,所述FPGA的数据端口与所述CPCI总线接口的数据端口连接,所述FPGA的输出端与所述OC输出接口电路的输入端连接,所述FPGA的输入端与所述OC输入接口电路的输出端连接,所述OC输出接口电路的输出端与所述OC转换器的输入端连接,所述OC输入接口电路的输入端与所述OC转换器的输出端连接。
[0006]具体地,所述OC输入接口电路为HI8423判决芯片。
[0007]进一步地,所述OC输出接口电路为达林顿管ULN2003芯片。
[0008]具体地,所述FPGA的工作主频为48MHZ。
[0009]本实用新型的有益效果在于:
[0010]本实用新型拥有多达192个通道的专用OC接口,具有广泛的兼容性和扩展性,,实现OC信号测试的各类模块与系统测试,能够实现192路OC脉冲输出接口,实现误差小于IOus的脉冲输出。
【专利附图】

【附图说明】
[0011]图1是本实用新型的结构示意图;
[0012]图2是本实用新型的所述OC输出接口电路的电路图;
[0013]图3是本实用新型的所述OC输入接口电路的电路图;
【具体实施方式】
[0014]下面结合附图对本实用新型作进一步说明:
[0015]如图1所示,本实用新型包括FPGA、0C输出接口电路、OC输入接口电路和CPCI总线接口,上位机与所述CPCI总线接口连接,所述FPGA的数据端口与所述CPCI总线接口的数据端口连接,所述FPGA的输出端与所述OC输出接口电路的输入端连接,所述FPGA的输入端与所述OC输入接口电路的输出端连接,所述OC输出接口电路的输出端与所述OC转换器的输入端连接,所述OC输入接口电路的输入端与所述OC转换器的输出端连接。
[0016]所述FPGA的工作主频为48MHZ,OCIO功能板卡采用DSP+FPGA作为处理核心,DSP采用TI公司的定点处理器DM642-600,最高主频600MHz,实际运行576MHz。FPGA采用ALTERA公司的CycloneII系列的EP2C70F896,FPGA工作主频设计为48MHz。
[0017]如图2所示,所述OC输出接口电路为达林顿管ULN2003芯片,驱动能力达500mA,由于ULN2003速度较慢,脉冲精度约为50uS。
[0018]如图3所示,所述OC输入接口电路为HI8423判决芯片,OC输入输出端口并联在一起,当板卡输出脉冲时,板卡可以检测输出脉冲的宽度,并记录上升沿与下降沿的系统时间。
[0019]上位机通过CPCI总线接口将在板卡内存空间从物理地址映射到用户虚拟地址空间,以实现对PCI资源的控制和板卡上其它资源的控制,同时在API层建立windows消息响应线程,用于及时响应PCI中断请求。
[0020]以上仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围内。
【权利要求】
1.一种计算机测试OCIO功能板卡,包括FPGA,其特征在于:还包括OC输出接口电路、OC输入接口电路和CPCI总线接口,上位机与所述CPCI总线接口连接,所述FPGA的数据端口与所述CPCI总线接口的数据端口连接,所述FPGA的输出端与所述OC输出接口电路的输入端连接,所述FPGA的输入端与所述OC输入接口电路的输出端连接,所述OC输出接口电路的输出端与所述OC转换器的输入端连接,所述OC输入接口电路的输入端与所述OC转换器的输出端连接。
2.根据权利要求1所述的一种计算机测试OCIO功能板卡,其特征在于:所述OC输入接口电路为HI8423判决芯片。
3.根据权利要求1所述的一种计算机测试OCIO功能板卡,其特征在于:所述OC输出接口电路为达林顿管ULN2003芯片。
4.根据权利要求1所述的一种计算机测试OCIO功能板卡,其特征在于:所述FPGA的工作主频为48MHZ。
【文档编号】G06F11/22GK203561983SQ201320736004
【公开日】2014年4月23日 申请日期:2013年11月20日 优先权日:2013年11月20日
【发明者】叶明 , 何建樑, 曾军华 申请人:成都旋极历通信息技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1