一种防止设备开机失败的复位电路及复位方法_2

文档序号:9786916阅读:来源:国知局
电时,一个随机的异常原因造成BCM5331X的CPU的时钟锁相环电路锁定不正确的数据,造成内部的处理器不能从外部的闪存设备中读取任何指令,从而导致CPU挂起的故障。此时需要所述第二复位点路,以令所述处理器2的复位引脚接收所述二次复位信号以进行二次复位,即该设备两次复位后,使CPU设置为正确的锁相环状态,从而使设备进入正常的启动功能状态。所述第一复位单元11包括复位芯片CAT811,所述第一复位单元11还包括电阻Rl以及电阻R2,其中,所述复位芯片CAT811的4引脚接收电源信号,优选的,所述电源信号为3.3V。所述复位芯片CAT811的3引脚通过所述电阻Rl接收所述电源信号,所述复位芯片CAT811的2引脚通过所述电阻R2接收所述电源信号,且所述RESET非引脚输出所述一次复位信号。
[0031]进一步的,所述第二复位单元12包括SN74LV123APW芯片。所述SN74LV123APW芯片的2引脚接收所述复位芯片CAT811发送的所述一次复位信号,且所述SN74LV123APW芯片的16引脚接收所述电源信号,所述SN74LV123APW芯片的15引脚通过一电阻R3接收所述电源信号,所述SN74LV123APW芯片的14引脚通过一电容Cl与所述SN74LV123APW芯片的15引脚电连接,所述SN74LV123APW芯片的13引脚与9引脚电连接,所述SN74LV123APW芯片的10引脚通过一电阻R4接收所述电源信号,所述SN74LV123APW芯片的11引脚通过一电阻R5接收所述电源信号,所述SN74LV123APW芯片的I引脚通过一电阻R6接地,所述SN74LV123APW芯片的2引脚通过一电阻R7接收所述电源信号,所述SN74LV123APW芯片的7引脚通过一电阻R8接收所述电源信号,所述SN74LV123APW芯片的6引脚和8接地,且所述SN74LV123APW芯片的7引脚通过一电容C2接地,所述SN74LV123APW芯片的12引脚通过电阻R9接收所述电源信号,且所述SN74LV123APW芯片的12引脚输出所述二次复位信号。
[0032]于本发明的另一具体实施例中,还提出一种防止设备开机失败的复位方法,应用如图1或图2中所述的防止设备开机失败的复位电路对一处理器进行二次复位。
[0033]综上所述,本发明防止设备开机失败的复位电路及复位方法,包括:第一复位单元以及第二复位单元,所述第一复位单元,用于根据一复位命令,向所述第二复位单元提供一次复位信号;所述第二复位单元,用于根据所述一次复位信号,生成二次复位信号,以令所述处理器根据所述二次复位信号进行两次复位操作以复位。可以防止由于异常原因导致处理器第一次复位挂起而不能正常启动的问题,本发明给出两个复位信号,可以较好的保证处理器的正常复位。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
[0034]上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
【主权项】
1.一种防止设备开机失败的复位电路,其特征在于,用于对处理器进行复位,包括:第一复位单元以及第二复位单元, 所述第一复位单元,用于根据一复位命令,向所述第二复位单元提供一次复位信号;所述第二复位单元,用于根据所述一次复位信号,生成二次复位信号,以令所述处理器根据所述二次复位信号进行两次复位操作以复位。2.根据权利要求1所述的防止设备开机失败的复位电路,其特征在于,所述第一复位单元还用以向外部电子设备提供所述一次复位信号,以供所述外部电子设备根据所述一次复位信号进行一次复位操作以复位。3.根据权利要求1所述的防止设备开机失败的复位电路,其特征在于,所述一次复位信号以及所述二次复位信号的复位持续时间大于30ms。4.根据权利要求1所述的防止设备开机失败的复位电路,其特征在于,所述第一复位单元包括复位芯片CAT811。5.根据权利要求4所述的防止设备开机失败的复位电路,其特征在于,所述第一复位单元还包括电阻Rl以及电阻R2,其中,所述复位芯片CAT811的4引脚接收电源信号,所述复位芯片CAT811的3引脚通过所述电阻Rl接收所述电源信号,所述复位芯片CAT811的2引脚通过所述电阻R2接收所述电源信号,且所述RESET非引脚输出所述一次复位信号。6.根据权利要求5所述的防止设备开机失败的复位电路,其特征在于,所述第二复位单元包括SN74LV123APW芯片。7.根据权利要求6所述的防止设备开机失败的复位电路,其特征在于,所述SN74LV123APW芯片的2引脚接收所述复位芯片CAT811发送的所述一次复位信号,且所述SN74LV123APW芯片的16引脚接收所述电源信号,所述SN74LV123APW芯片的15引脚通过一电阻尺3接收所述电源信号,所述3~741^1234?胃芯片的14引脚通过一电容(:1与所述SN74LV123APW芯片的15引脚电连接,所述SN74LV123APW芯片的13引脚与9引脚电连接,所述SN74LV123APW芯片的10引脚通过一电阻R4接收所述电源信号,所述SN74LV123APW芯片的11引脚通过一电阻R5接收所述电源信号,所述SN74LV123APW芯片的I引脚通过一电阻R6接地,所述SN74LV123APW芯片的2引脚通过一电阻R7接收所述电源信号,所述SN74LV123APW芯片的7引脚通过一电阻R8接收所述电源信号,所述SN74LV123APW芯片的6引脚和8接地,且所述SN74LV123APW芯片的7引脚通过一电容C2接地,所述SN74LV123APW芯片的12引脚通过电阻R9接收所述电源信号,且所述SN74LV123APW芯片的12引脚输出所述二次复位信号。8.根据权利要求7所述的防止设备开机失败的复位电路,其特征在于,所述处理器的型号为BCM5331X,所述处理器的复位引脚接收所述二次复位信号以进行复位。9.一种防止设备开机失败的复位方法,其特征在于,应用如权利要求1?8中任一项所述的防止设备开机失败的复位电路对一处理器进行二次复位。
【专利摘要】本发明提供一种防止设备开机失败的复位电路及复位方法,包括:第一复位单元以及第二复位单元,所述第一复位单元,用于根据一复位命令,向所述第二复位单元提供一次复位信号;所述第二复位单元,用于根据所述一次复位信号,生成二次复位信号,以令所述处理器根据所述二次复位信号进行两次复位操作以复位。可以防止由于异常原因导致处理器第一次复位挂起而不能正常启动的问题,本发明给出两个复位信号,可以较好的保证处理器的正常复位。
【IPC分类】G06F1/24
【公开号】CN105549707
【申请号】CN201510933288
【发明人】张恒
【申请人】上海斐讯数据通信技术有限公司
【公开日】2016年5月4日
【申请日】2015年12月15日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1