串行外设接口spi总线电路以及电子设备的制造方法

文档序号:9053218阅读:900来源:国知局
串行外设接口spi总线电路以及电子设备的制造方法
【技术领域】
[0001]本实用新型涉及电子电路技术领域,具体涉及串行外设接口 SPI总线电路以及电子设备。
【背景技术】
[0002]现有技术的电路中,系统的配置信息和调试升级程序都是离线烧录模式,这种离线烧录模式需要大量的工具设备配合完成烧录,并需要在信息烧录完成后断电再与数据读取设备等连接,操作复杂、成本较高;而在线烧录模式相比离线烧录模式成本低,不需要断电连接,操作简单,但是在线烧录模式存在数据存储和读取的数据冲突问题以及后期调试升级不方便的问题,因此亟需一种能够解决在线烧录模式中数据冲突以及调试升级不方便问题的技术方案。
【实用新型内容】
[0003]本实用新型提供了一种串行外设接口 SPI总线电路以及电子设备以解决在线烧录模式数据冲突以及调试升级不方便的问题。
[0004]为达到上述目的,本实用新型提供了一种串行外设接口 SPI总线电路,该SPI总线电路包括:作为主设备的第一主机和第二主机以及作为从设备的一从机;
[0005]第一主机、第二主机以及一从机上均设有SPI总线接口,第一主机的SPI总线接口、第二主机的SPI总线接口与一从机的SPI总线接口之间连接;
[0006]第一主机上设有控制接口,第二主机上设有控制引脚,第一主机经控制接口向第二主机的控制引脚发送控制指令,以实现第一主机和第二主机分时复用一从机的SPI总线接口。
[0007]可选地,第一主机上还设有用于连接USB连接器的USB接口 ;
[0008]第一主机,用于通过USB接口接收USB连接器传输来的调试升级指令和调试升级程序,并根据调试升级指令将调试升级程序写入从机中。
[0009]可选地,第一主机为微控制单元MCU ;
[0010]第二主机为现场可编程门阵列FPGA ;
[0011]一从机为队列串行外设接口闪存QSPI Flash ;
[0012]第一主机MCU的控制接口为I/O 口 ;
[0013]第二主机FPGA的控制引脚为被动配置模式下的复位引脚。
[0014]可选地,第一主机MCU,在接收到调试升级指令后,经I/O 口向第二主机FPGA的被动配置模式下的复位引脚发送控制指令,使得第二主机FPGA暂停访问从机QSPI Flash ;以及,
[0015]在检测到调试升级程序写入完成的指令后,经I/O 口向第二主机FPGA的被动配置模式下的复位引脚发送控制指令,同时将第一主机的SPI总线接口挂起,使得第二主机FPGA恢复访问从机QSPI Flasho
[0016]可选地,第一主机经I/O 口向第二主机FPGA的被动配置模式下的复位引脚发送将该被动配置模式下的复位引脚置为低电平的控制指令,使得第二主机FPGA暂停访问从机QSPI Flash;以及,
[0017]第一主机经I/O 口向第二主机FPGA的被动配置模式下的复位引脚发送将该被动配置模式下的复位引脚置为高电平的控制指令,同时将第一主机的SPI总线接口挂起,使得第二主机FPGA恢复访问从机QSPI Flash。
[0018]可选地,第一主机MCU,用于将获取的调试升级程序经SPI总线接口写入从机QSPIFlash ;
[0019]从机QSPI Flash,用于存储调试升级程序;
[0020]第二主机FPGA,用于经SPI总线接口从机QSPI Flash中读取调试升级程序。
[0021]根据本实用新型另一个方面,提供了一种电子设备,该电子设备包括:如本实用新型一个方面所述的SPI总线电路。
[0022]本实用新型的有益效果是:本实用新型的技术方案通过将作为主设备的第一主机和第二主机以及作为从设备的一从机通过SPI总线接口连接起来,同时将作为主设备的第一主机和第二主机通过控制接口和控制引脚连接起来,从而可以使第一主机通过控制接口和控制引脚向第二主机发送控制指令,来实现两个主机分时复用一从机的SPI总线接口,解决了程序在线烧录时的数据冲突问题,第一主机或者第二主机均可与从机通信实现数据的传输和存储,另外,在线烧录也省略了离线烧录的烧录设备,节省了成本,增强了系统的稳定性。
【附图说明】
[0023]图1是本实用新型一个实施例的一种SPI总线电路的结构示意图;
[0024]图2是本实用新型又一个实施例的一种SPI总线电路的结构示意图;
[0025]图3是本实用新型一个实施例的一种SPI总线电路实现方法流程图;
[0026]图4是本实用新型一个实施例的一种电子设备的结构示意图。
【具体实施方式】
[0027]本实用新型的核心思想是:针对现有技术中存在的问题,利用串行外设接口SPI (Serial Peripheral Interface)总线的特点,提出了一种基于SPI总线的分时复用机制,解决两主一从系统中存在的数据读取和存储的冲突问题,对数据流向进行有效管理,同时方便系统后期升级和调试。SPI总线是一种高速的、全双工、同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为电路板的布局上节省空间,简单易用。分时复用是指第一时刻由第一主机访问一从机进行数据的写入工作,第二时刻由第二主机访问一从机进行数据的读取工作,两个主机分时复用同一从机,从而避免了数据冲突问题。具体实施时可由第一主机来控制实现访问切换。
[0028]图1是本实用新型一个实施例的一种SPI总线电路的结构示意图,参见图1,本实用新型一个实施例的这种SPI总线电路100包括:
[0029]作为主设备的第一主机101和第二主机102以及作为从设备的一从机103 ;
[0030]第一主机101、第二主机102以及一从机103上均设有SPI总线接口,第一主机101的SPI总线接口、第二主机102的SPI总线接口与一从机103的SPI总线接口之间连接;
[0031]第一主机101上设有控制接口,第二主机102上设有控制引脚,第一主机101经控制接口向第二主机102的控制引脚发送控制指令,以实现第一主机101和第二主机102分时复用一从机103的SPI总线接口。
[0032]在本实施例中,第一主机101为微控制单元M⑶;第二主机102为现场可编程门阵列FPGA ;其中,主机和从机的选择是考虑到是否提供时钟信号,提供SPI串行时钟的SPI设备作为主设备或主机,其他设备则作为SPI从机或从设备。第一主机MCU的控制接口为I/O口 ;第二主机FPGA的控制引脚为被动配置模式下的复位引脚。通常,FPGA器件有三类配置方式:主动配置方式(AS)、被动配置方式(PS)和(JTAG)配置方式,PS(passive serial)模式即被动串行的加载方式,在这个模式下,FPGA被动的等待配置起始信号,然后接受配置文件,完成配置。即每次在FPGA上电时,由外部器件完成FPGA的配置。在本实施例中,将第二主机FPGA的PS Reset引脚即被动配置模式下的复位引脚作为控制引脚,通过该PS Reset引脚接收第一主机MCU的I/O输出的控制指令,确定访问从机的时段。
[0033]一从机103为队列串行外设接口闪存QSPI Flash,QSPI是在SPI接口协议的基础上通过增加队列传输机制而形成的接口协议,SPI只有I个8位的发送数据寄存器,所以每次最多只能准备一个字节的待发送数据,而QSPI拥有16个QSPI传输控制组的传输队列,所以每次最多可以准备16个待传输的数据。通过QSPI用户可以一次性的传输包含多达16个8位或16位数据的传输队列,极大的提高了传输效率。
[0034]需要说明的是,本实用新型一个实施例的采用的是QSPI Flash,但在本实用新型的其他实施例中,可以选择SPI Flash或者其他ROM存储器作为从机,应当根据存储器数据存储容量以及主机的具体使用需求来进行选择,对此不作限制。
[0035]在图1所示的电路中,第一主机MCU通过SPI总线将系统配置信息烧写到从机QSPI Flash中,第二主机FPGA通过SPI总线访问从机QSPI Flash来读取存储器中的系统配置信息,第一主机MCU通过控制第二主机FPGA的控制引脚PS RESET来实现两主机通过SPI总线分时复用访问从机QSPI Flash的SPI总线接口的功能,解决了第一主机和第二主机同时访问从机的数据冲突问题,也节省了硬件成本并提高了系统的稳定性。
[0036]图2是本实用新型又一个实施例的一种SPI总线电路的结构示意图;参见图2,这种SPI总线电路100包括:作为主设备的第一主机101和第二主机102以及作为从设备的一从机103 ;
[0037]第一主机101上还设有用于连接USB连接器的USB接口 ;
[0038]第一主机101用于通过USB接口接收USB连接器传输来的调
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1