C型usb接口控制电路的制作方法

文档序号:9974445阅读:329来源:国知局
C型usb接口控制电路的制作方法
【技术领域】
[0001]本实用新型涉及USB技术领域,尤其涉及一种C型USB接口控制电路。
【背景技术】
[0002]C型USB接口(UBS TYPE-C)是USB-1F组织于2014年发布的,用于统一原有USBtype-A和USB type_B接口的新型接口,其优点是,迷你小巧、正反相同、双向可接,可集电源、音频、视频、数据传输于一身。为了实现这些优势特性,C型USB接口通常需要一颗内置有微处理器的集成芯片,通过USB TYPE-C连接线中的CC (Configurat1n Channel)线,来与连接的对端设备进行握手和身份识别,以决定双方在供电和数据传输上属于主设备还是从设备。但是,传统的微处理器芯片在实现USB TYPE-C接口标准的时候,都有个弊端,当设备处于完全掉电状态,即标准中所规定的Dead Battery模式时,无法对CC接口的状态进行控制,可能会因此导致设备在电池电量低时,无法被对端USB TYPE-C设备,例如适配器等供电方识别,从而完全失效。例如,移动电源产品,电池电压低于USB TYPE-C接口控制芯片的正常工作电压后就再也无法充电。
【实用新型内容】
[0003]本实用新型所要解决的技术问题在于,提供一种C型USB接口控制电路,以便能方便地实现C型USB接口在完全掉电状态下的CC线正常工作。
[0004]为解决上述技术问题,本实用新型提供如下技术方案:一种C型USB接口控制电路,包括内置有微处理器的集成芯片,集成芯片的第一管脚PINl通过一第二电阻R2连接至C型USB接口的CC线,集成芯片的第二管脚PIN2通过第一电阻Rl连接至集成芯片的VDD端,所述第一管脚和第二管脚之间还设置有一个在微处理器正常工作时关闭而在微处理器不能正常工作时导通的受控电子开关,所述受控电子开关的三个端脚分别连接第一管脚、第二管脚和集成芯片的公共接地端VSS。
[0005]进一步地,所述受控电子开关为NMOS管Ql,所述NMOS管Ql的漏极、栅极和源极分别对应连接第一管脚、第二管脚和集成芯片的公共接地端VSS。
[0006]本实用新型还提供如下另一种技术方案:一种C型USB接口控制电路,包括内置有微处理器的集成芯片,微处理器的第一管脚PINl通过一第二电阻R2连接至C型USB接口的CC线,微处理器的第二管脚PIN2通过第一电阻Rl连接至集成芯片的VDD端,所述第一管脚和第二管脚之间还设置有一个在微处理器正常工作时关闭而在微处理器不能正常工作时导通的受控电子开关,所述受控电子开关的三个端脚分别连接第一管脚、第二管脚和集成芯片的公共接地端VSS,所述第一电阻R1、第二电阻R2及受控电子开关均集成于所述集成芯片内部。
[0007]进一步地,所述受控电子开关为NMOS管Ql,所述NMOS管Ql的漏极、栅极和源极分别对应连接第一管脚、第二管脚和集成芯片的公共接地端VSS。
[0008]采用上述技术方案后,本实用新型至少具有如下有益效果:本实用新型在系统供电电压正常时,由微处理器负责控制C型USB接口的CC线,完成与对端USB TYPE-C设备的通信;当系统供电电压不正常,微处理器无法正常工作时,由VDD端通过与第一电阻、受控电子开关和第二电阻的配合对C型USB接口的CC逻辑进行控制。让对端C型USB设备能正确识别CC逻辑。从而可以有效保证C型USB接口的CC线正常工作,尤其是在完全掉电状态下仍然能正常工作。
【附图说明】
[0009]图1是本实用新型C型USB接口控制电路的一种实施例的电路结构示意图。
[0010]图2是本实用新型C型USB接口控制电路另一种实施例的电路结构示意图。
【具体实施方式】
[0011 ] 需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互结合,下面结合附图和具体实施例对本实用新型作进一步详细说明。
[0012]如图1所示,本实用新型提供一种C型USB接口控制电路,包括内置有微处理器的集成芯片,集成芯片的第一管脚PINl通过一第二电阻R2连接至C型USB接口的CC线,集成芯片的第二管脚PIN2通过第一电阻Rl连接至集成芯片的VDD端,所述第一管脚PINl和第二管脚PIN2之间还设置有一个在微处理器正常工作时关闭而在微处理器不能正常工作时导通的受控电子开关,所述受控电子开关的三个端脚分别连接第一管脚、第二管脚和集成芯片的公共接地端VSS。在实际制造时,可以采用MOS管或其他能够实现通断控制的模块开关或者模块。在如图1所示的具体实施例中,所述受控电子开关为NMOS管Q1,所述NMOS管Ql的漏极、栅极和源极分别对应连接第一管脚、第二管脚和集成芯片的公共接地端VSS。
[0013]而在如图2所示的另一个实施例中,其与图1所示实施例的主要区别在于:所述第一电阻R1、第二电阻R2及受控电子开关均集成于所述集成芯片内部,相应地,对接线进行了微调:由微处理器的第一管脚PINl通过一第二电阻R2连接至C型USB接口的CC线,由微处理器的第二管脚PIN2通过第一电阻Rl连接至集成芯片的VDD端,所述第一管脚和第二管脚之间还设置有一个在微处理器正常工作时关闭而在微处理器不能正常工作时导通的受控电子开关,所述受控电子开关的三个端脚分别连接第一管脚、第二管脚和集成芯片的公共接地端VSS ο本实施例通过将各电子元器件均集成至同一集成芯片内部,其产品集成度更高,更加方便制造和使用。
[0014]在具体使用时,当设备的供电电压VDD能够保证微处理器正常工作时,第一管脚PINl根据微处理器内部指令管理C型USB接口的CC线与对端设备的通信和电平控制,第二管脚PIN2输出低电平,关闭NMOS管Q1,避免NMOS管Ql影响CC线的通信及电平控制。当设备的供电VDD无法保证集成芯片内部的微处理器正常工作时,第一管脚PINl和第二管脚PIN2为高阻态,微处理器对CC通信和电平的控制将失效。集成芯片外部通过一个直接由系统电源VDD通过第一电阻Rl控制NMOS管Ql,保证第一管脚PINl电位为低电平,经过第二电阻R2给C型USB接口的CC线一个固定的电气特征,从而令对端的C型USB接口设备正确的识别CC。Ql可以置于集成芯片内部,也可以置于集成电路外部。
[0015]尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解的是,在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种等效的变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同范围限定。
【主权项】
1.一种C型USB接口控制电路,包括内置有微处理器的集成芯片,其特征在于,集成芯片的第一管脚PINl通过一第二电阻R2连接至C型USB接口的CC线,集成芯片的第二管脚PIN2通过第一电阻Rl连接至集成芯片的VDD端,所述第一管脚和第二管脚之间还设置有一个在微处理器正常工作时关闭而在微处理器不能正常工作时导通的受控电子开关,所述受控电子开关的三个端脚分别连接第一管脚、第二管脚和集成芯片的公共接地端VSS。2.如权利要求1所述的C型USB接口控制电路,其特征在于,所述受控电子开关为NMOS管Q1,所述NMOS管Ql的漏极、栅极和源极分别对应连接第一管脚、第二管脚和集成芯片的公共接地端VSS。3.一种C型USB接口控制电路,包括内置有微处理器的集成芯片,其特征在于,微处理器的第一管脚PINl通过一第二电阻R2连接至C型USB接口的CC线,微处理器的第二管脚PIN2通过第一电阻Rl连接至集成芯片的VDD端,所述第一管脚和第二管脚之间还设置有一个在微处理器正常工作时关闭而在微处理器不能正常工作时导通的受控电子开关,所述受控电子开关的三个端脚分别连接第一管脚、第二管脚和集成芯片的公共接地端VSS,所述第一电阻R1、第二电阻R2及受控电子开关均集成于所述集成芯片内部。4.如权利要求3所述的C型USB接口控制电路,其特征在于,所述受控电子开关为NMOS管Q1,所述NMOS管Ql的漏极、栅极和源极分别对应连接第一管脚、第二管脚和集成芯片的公共接地端VSS。
【专利摘要】本实用新型涉及一种C型USB接口控制电路,包括内置有微处理器的集成芯片,集成芯片的第一管脚PIN1通过一第二电阻R2连接至C型USB接口的CC线,集成芯片的第二管脚PIN2通过第一电阻R1连接至集成芯片的VDD端,所述第一管脚和第二管脚之间还设置有一个在微处理器正常工作时关闭而在微处理器不能正常工作时导通的受控电子开关,所述受控电子开关的三个端脚分别连接第一管脚、第二管脚和集成芯片的公共接地端VSS。本实用新型在系统供电电压不正常,微处理器无法正常工作时,由VDD端与第一电阻、受控电子开关和第二电阻的配合对C型USB接口的CC逻辑进行控制,让对端C型USB设备能正确识别CC逻辑。从而可保证C型USB接口的CC线在完全掉电状态下仍然能正常工作。
【IPC分类】G06F13/40
【公开号】CN204883704
【申请号】CN201520633673
【发明人】刘小灵
【申请人】深圳市乐得瑞科技有限公司
【公开日】2015年12月16日
【申请日】2015年8月21日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1