用于bt40的接口电路的制作方法

文档序号:9304137阅读:405来源:国知局
用于bt40的接口电路的制作方法
【技术领域】
[0001]本发明涉及一种接口电路,尤其是一种用于BT40的接口电路,具体地说是一种便于扩展和应用的BT40接口电路,属于蓝牙芯片的技术领域。
【背景技术】
[0002]蓝牙4.0 (BT40)技术和之前版本的蓝牙技术相比,最显著的优点是大幅降低了待机功耗,用一颗纽扣电池即可使用超过一年时间,因此也被称为低功耗蓝牙(BLE:Bluetooth Low Energy)。目前,现有的BT40芯片有的包含S0C,也有不带微处理器的,但无论采用何种形式均存在结构较为复杂,不利于使用时的功能扩展。

【发明内容】

[0003]本发明的目的是克服现有技术中存在的不足,提供一种BT40的接口电路,其结构紧凑,便于与外置的芯片进行功能扩展,提高适应范围,安全可靠。
[0004]按照本发明提供的技术方案,所述用于BT40的接口电路,包括用于实现基带处理能力的基带处理控制器;所述基带处理控制器上设置用于与外部扩展连接的扩展连接端口,所述扩展连接端口包括用于数据配置的SPI串口以及用于中断处理的中断接口。
[0005]所述基带处理控制器上的SPI串口包括选择线SPI_SS端口、主输出从输入MOSI端口、主输入从输出MISO端口以及时钟SPI_CLK端口,中断端口包括Eventjnt端口以及用于唤醒的Wakeup_int端口。
[0006]所述基带处理控制器还分别与用于发射的GFSK发射电路以及用于接收的GFSK接收电路,基带处理控制器还与用于进行频率控制的模拟PLL电路以及RF频率综合器连接,模拟PLL电路以及RF频率综合器均与GFSK发射电路、GFSK接收电路连接。
[0007]所述GFSK发射电路的输出端、GFSK接收电路的输入端与多路选择开关连接,所述多路选择开关的选择控制端与基带处理控制器连接。
[0008]本发明的优点:基带处理控制器通过SPI串口以及中断端口与外部的微控制器连接通讯,能最大程度地简化接口电路,便于BT40芯片的扩展与封装,提高适应范围,安全可
A+-.与巨O
【附图说明】
[0009]图1为本发明的结构框图。
[0010]附图标记说明:100-基带处理控制器、101-电源输出电路、102-GFSK发射电路、103-RF频率综合器、104-多路选择开关、105-GFSK接收电路、106-第一晶振电路、107-接地端口、108-第二晶振电路以及109-模拟PLL电路。
【具体实施方式】
[0011]下面结合具体附图和实施例对本发明作进一步说明。
[0012]如图1所示:为了便于与外置的芯片进行功能扩展,提高适应范围,本发明包括用于实现基带处理能力的基带处理控制器100 ;所述基带处理控制器100上设置用于与外部扩展连接的扩展连接端口,所述扩展连接端口包括用于数据配置的SPI串口以及用于中断处理的中断接口。
[0013]具体地,基带处理控制器100能实现蓝牙的数字基带处理能力、数据存储以及状态机等能力,基带处理控制器100的具体结构为本技术领域人员所熟知,,此处不再赘述。所述基带处理控制器100上的SPI串口包括选择线SPI_SS端口、主输出从输入MOSI端口、主输入从输出Miso端口以及时钟SPI_CLK端口,中断端口包括Eventjnt端口以及用于唤醒的Wakeupjnt端口。具体实施时,基带处理控制器100通过SPI串口以及中断接口与外部的控制器或外部设备通讯,能最大程度地简化BT40的接口硬件,有利于实现BT40芯片的功能扩展,适应后续的协议升级和各种应用场景的开发。
[0014]进一步地,所述基带处理控制器100还分别与用于发射的GFSK发射电路102以及用于接收的GFSK接收电路105,基带处理控制器100还与用于进行频率控制的模拟PLL电路109以及RF频率综合器103连接,模拟PLL电路109以及RF频率综合器103均与GFSK发射电路102、GFSK接收电路105连接。
[0015]所述GFSK发射电路102的输出端、GFSK接收电路105的输入端与多路选择开关104连接,所述多路选择开关104的选择控制端与基带处理控制器100连接。
[0016]本发明实施例中,接口电路还包括电源输出电路101,电源输出电路101能提供所述接口电路的工作电源,接口电路内还有接地端口 107。GFSK发射电路102、GFSK接收到电路105在RF频率综合器103以及模拟PLL电路109作用下,实现GFSK调制信号的发送与接收,GFSK发射电路102、GFSK接收电路105、RF频率综合器103、模拟PLL109的具体结构形式以及工作过程均为本技术领域人员所熟知,此处不再赘述。
[0017]具体实施时,为了实现GFSK调制信号的发送或接受,由基带处理控制器100控制多路选择开关104进行选择确定,基带处理控制器100还分别与第一晶振电路106以及第二晶振电路108连接,同时,RF频率综合器103、模拟PLL电路109也分别与第一晶振电路106以及第二晶振电路108连接,具体配合工作过程为本技术领域人员所熟知,此处不再赘述。
[0018]基带处理控制器100还包括重启RST_n端口、波特率时钟BRCLK端口,第二晶振电路108还形成XTALO端口、XTALl端口,通过重启RST_n端口、波特率时钟BRCLK端口,第二晶振电路108还形成XTALO端口、XTALl端口能实现与外部的控制进行有效的连接与控制。
[0019]本发明基带处理控制器100通过SPI串口以及中断端口与外部的微控制器连接通讯,能最大程度地简化接口电路,便于BT40芯片的扩展与封装,提高适应范围,安全可靠。
【主权项】
1.一种用于BT40的接口电路,包括用于实现基带处理能力的基带处理控制器(100);其特征是:所述基带处理控制器(100)上设置用于与外部扩展连接的扩展连接端口,所述扩展连接端口包括用于数据配置的SPI串口以及用于中断处理的中断接口。2.根据权利要求1所述的用于BT40的接口电路,其特征是:所述基带处理控制器(100)上的SPI串口包括选择线SPI_SS端口、主输出从输入MOSI端口、主输入从输出MISO端口以及时钟SPI_CLK端口,中断端口包括Eventjnt端口以及用于唤醒的Wakeupjnt端□ O3.根据权利要求1所述的用于BT40的接口电路,其特征是:所述基带处理控制器(100)还分别与用于发射的GFSK发射电路(102)以及用于接收的GFSK接收电路(105),基带处理控制器(100)还与用于进行频率控制的模拟PLL电路(109)以及RF频率综合器(103)连接,模拟PLL电路(109)以及RF频率综合器(103)均与GFSK发射电路(102)、GFSK接收电路(105)连接。4.根据权利要求3所述的用于BT40的接口电路,其特征是:所述GFSK发射电路(102)的输出端、GFSK接收电路(105)的输入端与多路选择开关(104)连接,所述多路选择开关(104)的选择控制端与基带处理控制器(100)连接。
【专利摘要】本发明涉及一种接口电路,尤其是一种用于BT40的接口电路,具体地说是一种便于扩展和应用的BT40接口电路,属于蓝牙芯片的技术领域。按照本发明提供的技术方案,所述用于BT40的接口电路,包括用于实现基带处理能力的基带处理控制器;所述基带处理控制器上设置用于与外部扩展连接的扩展连接端口,所述扩展连接端口包括用于数据配置的SPI串口以及用于中断处理的中断接口。本发明基带处理控制器通过SPI串口以及中断端口与外部的微控制器连接通讯,能最大程度地简化接口电路,便于BT40芯片的扩展与封装,提高适应范围,安全可靠。
【IPC分类】G05B19/042
【公开号】CN105022325
【申请号】CN201510509116
【发明人】徐卫军
【申请人】江苏钜芯集成电路技术有限公司
【公开日】2015年11月4日
【申请日】2015年8月18日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1