降低同时切换输出的弹跳反应的差动总线电路的制作方法

文档序号:6703375阅读:172来源:国知局
专利名称:降低同时切换输出的弹跳反应的差动总线电路的制作方法
技术领域
本实用新型涉及一种总线电路,且特别是有关于一种可降低同时切换输出(Simultaneous Switch Output;SSO)的弹跳反应的差动总线电路。
背景技术
在电子装置被广泛使用的今日社会,各种电子装置之间传送数据与信息已经是一种常用且重要的技术。而这些传送数据与信息的技术一般可被分为有线传输与无线传输两大类。如一般大众所熟知者,无线传输技术大多利用射频电波或红外线等来进行数据的传输;而有线传输技术则大致可归纳为电缆传输与总线传输两种。
请参照图1,其绘示的是在已知中所使用的全差动总线的电路图。其中,控制讯号100通过两个反相器110与112来对控制栅120的开/闭控制,同时控制讯号100也通过反相器114来对控制栅122的开/闭控制。当数据进行传输时,可由控制栅120与122所控制的两条通路130与132来进行,然而控制栅120与122是分别由两个反相的控制讯号100控制,因此在同一时间只会有一条通路130或132导通。而所传递的数据在接收端142会根据比较器140,以通路130与132所接收到的电位的高低来决定。因此当使用全差动总线的时候,至少会有一通路提供作为电流路径给接收端142,所以电流几乎会是一个固定值。因此,对于全差动总线来说,不会受到若有多个电压由高到低或由低到高时,所产生同时切换输出(SSO)的影响,而在切换初有特别高或特别低的电压产生,而出现所谓电源弹跳(Bounce)或接地弹跳。
然而,全差动总线虽然可以得到较佳品质,但在一般需要多数个并排使用情况下,不但在每一接收端需要使用至少两个通路提供作为电流路径,且其上对应的组件成本亦是必须考虑的问题。为了解决这个问题,就有人研发出一种准差动总线(pseudo-differential bus)。请参照图2,其绘示了已知所使用的准差动总线的电路图。其中,控制讯号200在经过两个反相器210与212之后,再进一步来对控制栅220的开/闭控制。而所传递的数据根据接收端的比较器240,以比较参考电压VREF与由通路230所接收的电压的高低来决定。此种电路设计很明显的可以同时减少接收端使用过多通路与过多的组件成本,但是在整体通路上的电流变化幅度与全差动电路相比,则显得极度的不稳定。因此,准差动总线很容易会受到SSO的影响,而产生电源弹跳或接地弹跳。
实用新型内容因此,本实用新型的目的就是在提供一种降低同时切换输出的弹跳反应的差动总线电路,其可以在不增加过多通路与过多的组件的状况下,有效降低电源弹跳或接地弹跳情形,来达到信号较佳的品质。
为了实现上述与其它的目的,本实用新型提出一种降低同时切换输出的弹跳反应的差动总线电路,耦接于一传输端与一接收端之间,包括数个控制栅组、数个通路以及至少一共享虚电流通路。其中每一控制栅组包含两个控制栅,而这些控制栅则由该传输端来分别接受互为反相的二控制讯号控制,所述控制栅一端连接一电源;每一通路一端对应连接到所述控制栅组中的一个控制栅的另一端,每一通路另一端连接到接收端,并同时经一第一负载后,再耦接至接地端;以及共享虚电流通路一端对应连接到所述控制栅组中的另一个控制栅的另一端,另一端经耦接并联的多个第二负载后,再耦接至接地端。
在本实用新型的一个较佳实施例中,所述第一负载为电阻,而所述第二负载则为二极管。
由于本实用新型所提供的电路是将一半的电流通路汇聚在一起成为共同虚电流通路,而共同虚电流通路的导通率又与另一半通路的导通率互补。因此,就整体而言,当通路数越多的时候,其电源端与接地端就越不会受到SSO的影响。即使在最坏的条件下,本实用新型所提供的电路也只会出现如同准差动总线一般的状况。
为使本实用新型的上述和其它目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并结合附图详细说明如下。


图1所绘示的是已知所使用的全差动总线的电路图;图2所绘示的是已知所使用的仿差动总线的电路图;图3所绘示的是根据本实用新型的一较佳实施例的降低同时切换输出的弹跳反应的差动总线电路图;以及图4所绘示的是根据本实用新型的另一较佳实施例的降低同时切换输出的弹跳反应的差动总线电路图。
附图标记说明100,200,300-308控制讯号110-114,210,212,310-318反相器120,122,220,320-329控制栅130,132,230,330-338通路140,240,370-378比较器142接收端150,152,250,350-358电阻340虚电流通路360-368负载具体实施方式
请参照图3,其绘示的是根据本实用新型一较佳实施例的降低同时切换输出的弹跳反应的差动总线电路图。在传输端包括多个控制讯号300-308,在中间的部分包括数个控制栅组(由控制栅320~329所构成)、数个通路330~340,以及在接收端部分包括数个比较器370~378。
其中控制讯号300-308,每一个经由两个管道连接到对应的控制栅组(例如在此为两个),在此我们以控制讯号308为例作进一步说明,控制讯号308的两个管道分别使用单数个反相器与偶数个反相器,如图是由两个反相器316~317与反相器318作用,来产生互为反相的控制讯号308,然后分别输入到对应的控制栅组(图中为控制栅328与控制栅329)的栅极端,由于输入控制栅328与控制栅329的栅极端为反相的控制讯号,所以相同性质的控制栅328与控制栅329在同一时间内只有一个维持导通。相同的其它控制讯号300-308传送到对应的控制栅组,亦有相同的运作,即在两个控制栅分别接受反相的控制讯号时,只有一个控制栅维持导通状态。
而中间的控制栅组部分(由控制栅320~329所构成),是以电源VDD来提供差动总线的输出电力,而控制栅320-329则分别接受相对应的控制讯号300-308的控制,以藉此决定是否让电源VDD所提供的输出电力通过与其相对应的通路330-338或共享虚电流通路340。在图中所显示的控制栅组包括有三组,分别由控制栅328与控制栅329、控制栅326与控制栅324以及控制栅322与控制栅320三组所构成,其对应接收控制讯号308、302以及300所送出两个互为反相的讯号,且这三组的控制栅一端共同连接到一电源VDD,另一端则分别连接到通路330~340,其中控制栅328连接到通路338,控制栅324连接到通路332,控制栅320连接到通路330,另外控制栅329、控制栅326、控制栅322则共同连接到通路340,在此通路340为共享虚电流通路,以提供另一条电流路径,所以电流会维持一个固定值,而不会产生同时切换输出(SSO)的电源弹跳或接地弹跳,当然上述共享虚电流通路并不一定如图所示限定只有通路340一个,可以依实际的需要加以扩充为多个,在此不再多述。此外通路330~338的另一端则分别可通过对应电阻350~358后,再接至接地端。至于共享虚电流通路340则通过多个负载360-368,在此例如由多个并联的二极管或具有降压作用的电阻性负载,来降低电源弹跳或接地弹跳影响。
至于在接收端部分的比较器370~378,其中一个输入端分别连接到对应通路330~338的另一端,如图所示通路330连接到比较器370、通路334连接到比较器372、通路338连接到比较器378,比较器370~378的另一输入端则输入参考电压VREF1-VREFn,一般在运作时参考电压VREF1-VREFn使用相同大小电压,例如如图4所示可直接由共享虚电流通路340的另一端连接到370~378的另一输入端,来提供相同的电压。接收端的比较器370~378根据控制栅组部分(由控制栅320~329所构成)与相对应的通路330-338或共享虚电流通路340所传送过来的电压,与参考电压VREF1-VREFn进行比较,而取得所要传送的数据。
上述降低同时切换输出的弹跳反应的差动总线电路在运作时,首先控制讯号300-308通过反相器310~318的排列组合,分别来产生互为反相的控制讯号300-308,然后输入到对应控制栅320~329的栅极,由于反相控制讯号作用下,使得具有两个控制栅的控制栅组,在同一时间内只有一个维持导通,因此相对应的通路330-338或共享虚电流通路340至少提供一条电流路径,因此电流直可维持一固定值,所以可以有效降低电源弹跳或接地弹跳情形,来达到信号较佳的品质,另一方面由于共享虚电流通路340,在多数个总线并排使用下,亦不会产生大幅增加通路与过多的组件的成本问题。
在本实施例中为了取得最大的平衡效果,是将一条通路对应至一条共享虚电流通路,并将相对应的通路与共享虚电流通路以反相的控制讯号加以控制。然而,本领域的技术人员应当了解通路与共享虚电流通路的对应非必定为一比一才能使差动总线成功的动作,亦可适时增加共享虚电流通路数目或对应通路的比例。举例而言,可以有几个虚电流通路一直保持开启以减少电源切换时候的电流改变所造成的电流变化比率。换句话说,在每一个控制栅组中并非一定要有两个控制栅;同样的,每一个通路组也不一定同时含括有等量的通路与虚电流通路。只要能达到最佳降低电源弹跳或接地弹跳情形,共享虚电流通路与控制栅数目都可做适当的变化。
虽然本实用新型已以一较佳实施例披露如上,然其并非用以限定本实用新型,本领域技术人员,在不脱离本实用新型的精神和范围的前提下,可作若干的更动与润饰,因此本实用新型的保护范围视后附的权利要求所界定。
权利要求1.一种降低同时切换输出的弹跳反应的差动总线电路,耦接于一传输端与一接收端之间,包括多个控制栅组,每一控制栅组包含两个控制栅由该传输端来分别接受互为反相的二控制讯号控制,所述控制栅一端连接一电源;多个通路,每一通路一端对应连接到所述控制栅组中的一个控制栅的另一端,每一通路另一端连接到接收端,并同时经一第一负载后,再耦接至接地端;以及至少一共享虚电流通路,一端对应连接到所述控制栅组中的另一个控制栅的另一端,另一端经耦接并联的多个第二负载后,再耦接至接地端。
2.如权利要求1所述的降低同时切换输出的弹跳反应的差动总线电路,其中所述第一负载为电阻。
3.如权利要求1所述的降低同时切换输出的弹跳反应的差动总线电路,其中所述第二负载为二极管。
4.如权利要求1所述的降低同时切换输出的弹跳反应的差动总线电路,还包括多个比较器,所述比较器的一输入端连接到对应的所述通路另一端,另一输入端则对应接收多个参考电压。
5.如权利要求4所述的降低同时切换输出的弹跳反应的差动总线电路,其中该参考电压为相同电压。
6.一种降低同时切换输出的弹跳反应的差动总线电路,耦接于一传输端与一接收端之间,包括多个控制栅,所述控制栅由该传输端来分别接受相对应的一控制讯号控制;多个通路,每一通路一端电性连接至所述控制栅中的一第一部份,另一端则电性耦接至该接收端;以及至少一虚电流路径,一端电性连接至所述控制栅中的一第二部分,另一端则电性耦接至该接收端且通过一负载而接地。
7.如权利要求6所述的降低同时切换输出的弹跳反应的差动总线电路,其中该负载由多个二极管并联而成。
8.如权利要求6所述的降低同时切换输出的弹跳反应的差动总线电路,其中相对应的该控制讯号包含互为反相的所述控制讯号。
9.如权利要求6所述的降低同时切换输出的弹跳反应的差动总线电路,其中该第二部分的所述控制栅中的一部份永远开启。
专利摘要一种降低同时切换输出的弹跳反应的差动总线电路,其是由数个控制栅组、数个通路以及至少一个共享虚电流通路所构成。控制栅组可包含两个控制栅以分别接受互为反相的二控制讯号的控制。这些通路一端电性耦接控制栅中的一部分,另一端分别经过第一负载再电性耦接至接地端。而共享虚电流通路的一端电性耦接这些控制栅中的另一部分,另一端则经由多个并联的第二负载,再耦接至接地端。
文档编号G08C19/00GK2620891SQ03243249
公开日2004年6月16日 申请日期2003年4月3日 优先权日2003年4月3日
发明者颜敬贤 申请人:威盛电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1