可抑制外界高频噪声的芯片结构的制作方法

文档序号:6943308阅读:209来源:国知局
专利名称:可抑制外界高频噪声的芯片结构的制作方法
技术领域
本发明涉及电磁兼容性领域,尤其涉及一种能够抑制特定频率范围内的电磁干扰 的芯片结构。
背景技术
随着无线通讯技术的发展和电路工作频率的提高,电磁干扰现象越来越严重,电 磁兼容性(Electro Magnetic Compatibility,EMC)的设计也越来越重要。一般情况下,电 磁兼容性的设计大多是在电路板上进行改进,在芯片的外围设置滤波电路,这些电路通常 由磁珠、电容、电感、电阻等器件构成。但是,当用于高频噪声抑制时,会导致成本的增加,电 路板面积也变得更大。特别在某些应用场合,面积的控制比较关键,此时,这种方法就无法 满足要求。因此,需要考虑如何改进芯片的结构,而不是在芯片的外围设置滤波电路。现有技术中,图1所示为普通的芯片供电焊盘弓丨线结构示意图,焊盘VDD与GND之 间设有防静电保护电路,不可避免地在VDD与GND之间产生了一个寄生电容。类似地,在其 它焊盘和GND之间,或者,在其它焊盘和VDD之间(对于共VDD的防静电保护电路结构),也 会产生寄生电容。图2所示为芯片供电电路结构框图,VDD焊盘通过防静电保护电路ESD与GND焊盘 相连。VDD焊盘处存在的高频噪声EMI将通过连接线注入内部电路,降低芯片的工作性能。即便是在芯片内设置了滤波器,如图3所示,噪声仍然会通过与芯片的地焊盘连 接的引线流入电路板,以形成回路。对于常见的线径25um,长约0. 8mm-2mm的引线,寄生 电感大约为0. 5nH到2nH,在2. 4GHz频率下,它的阻抗约为9ohm-33ohm。而一般的防静电 保护电路,从焊盘到衬底至少会有2pF-3pF的寄生电容,在2. 4GHz频率下,它的阻抗约为 33ohm-22ohm。如图3所示,2. 4GHz的噪声信号会很容易通过防静电保护电路中的寄生电 容,到达芯片的地焊盘,然后再通过引线流入电路板。在此过程中,噪声被引入芯片的地焊 盘,芯片的地就变成了一个“脏的地”,由此,与“脏的地”连接的内部电路的性能将会下降。而如果在防静电保护电路之前加入低通滤波器,那么对防静电保护电路的快速放 电会产生很大的影响,使得高压静电不能在极短时间内得到释放,从而会影响防静电保护 电路的效果,甚至导致防静电保护电路功能失效。因此,如果能够对芯片结构进行改进,使之对高频噪声具有良好的抑制作用,将能 简化芯片的外围电路,有效减小电路所占的面积。

发明内容
本发明目的是提供一种改进的芯片结构,以有效抑制高频噪声,从而改进芯片的 电磁兼容性。为达到上述目的,本发明采用的技术方案是一种可抑制外界高频噪声的芯片结 构,设有至少2个地焊盘(PAD),其中一个地焊盘与芯片的内部电路相连接,称为“干净地”(clean ground),其它的地焊盘与有高频干扰源的焊盘的防静电保护电路相连接,称 为“脏的地” (dirty ground);所述“干净地”和“脏的地”之间设有隔离电阻;在所述有高频干扰源的焊盘与内部电路之间设有滤波电路。上述技术方案中,所述隔离电阻由所述“干净地”和“脏的地”之间的空白区构成。上述技术方案中,所述防静电保护电路的寄生电容与“脏的地”引线上的寄生电感 的谐振频率落在噪声频率附近。也可以在所述防静电保护电路上并联有电容,防静电保护电路的寄生电容和并联 的电容的等效电容与“脏的地”引线上的寄生电感的谐振频率落在噪声频率附近。上述技术方案中,所述滤波电路由串接在有高频干扰源的焊盘与内部电路之间的 电阻、跨接在电阻和“干净地”之间的电容、“干净地”引线上的寄生电感构成。所述滤波电路的谐振频率落在噪声频率附近,构成对高频噪声的陷波电路。当某些输出焊盘上有高频干扰源时,优选的技术方案,设有3个地焊盘,其中第一 个地焊盘与芯片的内部电路相连接,第二个地焊盘与有高频干扰源的输入焊盘的防静电保 护电路相连接,第三个地焊盘与有高频干扰源的输出焊盘的防静电保护电路相连接。上述技术方案中的地也可以是参考电平,此时,可以采用的技术方案是,一种可抑 制外界高频噪声的芯片结构,设有至少2个参考电平焊盘,其中一个参考电平焊盘与芯片的内部电路相连接, 称为“干净电平”,其它的参考电平焊盘与有高频干扰源的焊盘的防静电保护电路相连接, 称为“脏的电平”;所述“干净电平”和“脏的电平”之间设有隔离电阻;在所述有高频干扰源的焊盘与内部电路之间设有滤波电路。其中的参考电平也可以是供电,具体视芯片内部连接结构而定。由于上述技术方案运用,本发明与现有技术相比具有下列优点1.本发明提供了一种有效的高频滤波电路,通过额外增加一个“干净的”地焊盘, 以及电阻、电容、邦定线上的寄生电感组成的滤波结构,达到在某一频率上有较好的滤波效 果;将可能引入高频干扰的焊盘的防静电保护电路结构只与“脏的地”相连,并把“干净地” 与“脏的地”分离开,可以比较好地将高频干扰隔离开。2.当存在有噪声的输出焊盘时,为了避免其它焊盘上的噪声注入输出焊盘,本发 明可以设置2个或更多的“脏的地”,进一步保证了芯片的性能,具有良好的电磁兼容性。


图1是现有技术中普通的芯片供电焊盘引线结构示意图;图2是现有技术中芯片供电电路结构框图;图3是背景技术中带有内部滤部电路的芯片电路框图;图4是本发明实施例中一种芯片电路结构示意图;图5是实施例中一种芯片结构的布局及引线结构示意图。
具体实施例方式下面结合附图及实施例对本发明作进一步描述实施例图4所示为本发明实施例的芯片电路结构示意图,在通常的芯片结构中,增加一 个焊盘第二地3a,在干扰源1与内部电路5之间加入一个由电阻Ru、电容C2、引线上的寄生 电感LeND1构成的滤波电路3,并且,内部电路5连接至第二地3a,VDD焊盘的防静电保护电 路(ESD)连接至第一地2b,并在第一地2b与第二地3a之间设置一个隔离电阻4。通过在 防静电保护电路结构旁并联一个大小合适的电容,或者调节防静电保护电路的寄生电容大 小,使CESD(或者(-与^并联的等效电容)与k■的谐振频率落在噪声频率附近。在谐振 频率时,振荡回路的阻抗理论值为零,即从干扰源1到电路板之间具有一个通过第一地2b 的低阻抗通路。而由于Rw与RpaM的存在,使得从干扰源1通过第二地3a到电路板是一个 高阻抗通路。从而大部分噪声电流从第一地2b上通过,而第二地3a上的噪声被大大削弱。 以下,称第一地2b为“脏的地”,第二地3a为“干净地”。参见图4,滤波电路3还有另外一个功能通过调节电容C2的大小,使C2与的 谐振频率在噪声频率附近,那么滤波电路3变成一个在噪声频率处的理想的陷波电路,可 以极大抑制在点3b处的噪声。所以,在图4中,不论是在内部的第二地3a,还是在干扰源1到内部电路5的接入 点3b,特定频率的高频噪声都被大大抑制了。参见图4,对于无干扰源的焊盘7,其防静电保护电路6连接到“干净地” 3a上。类似地,可以设置多个本结构,以分别抑制来自不同焊盘的高频噪声。可以有两种 情况1.多个有干扰源的焊盘通过防静电保护电路连接到一个“脏的地”,内部电路连接到 一个“干净地”。2.如果有一些有噪声的输出焊盘,为了避免其它焊盘上的噪声注入输出焊 盘,需要设置连接有噪声的输出焊盘的另一个“脏的地”。这两种情况同样是本发明的应用 实例。图5为本发明实施例的布局及引线结构示意图。其中隔离电阻是通过在“脏的地” 与“干净地”之间留一段空白区实现的,在该空白区不设置任何接触孔,只是通过衬底将“脏 的地”与“干净地”连接起来,以形成寄生电阻,其阻值大小可以通过空白区的宽度来调节。比如对于通常的电路及引线结构引线线径25um,引线长约1. 5mm,防静电保护 电路的寄生电容大约是2. 5pF,放置不同大小的滤波电容,对1GHz的噪声,从干扰源到地只 有-3dB到-6dB的衰减。而在本发明的芯片中,取&为100ohm,Rp■为100ohm,C2* 10pF, 在“干净地”的衰减大约是_21dB到_24dB,而在点3b更可以达到_40dB以上的衰减。可 见,本发明能有效抑制高频噪声。
权利要求
一种可抑制外界高频噪声的芯片结构,其特征在于设有至少2个地焊盘,其中一个地焊盘与芯片的内部电路相连接,称为“干净地”,其它的地焊盘与有高频干扰源的焊盘的防静电保护电路相连接,称为“脏的地”;所述“干净地”和“脏的地”之间设有隔离电阻;在所述有高频干扰源的焊盘与内部电路之间设有滤波电路。
2.根据权利要求1所述的可抑制外界高频噪声的芯片结构,其特征在于所述隔离电 阻由所述“干净地”和“脏的地”之间的空白区构成。
3.根据权利要求1所述的可抑制外界高频噪声的芯片结构,其特征在于所述防静电 保护电路的寄生电容(CESD)与“脏的地”引线上的寄生电感(1^ )的谐振频率落在噪声频 率附近。
4.根据权利要求1所述的可抑制外界高频噪声的芯片结构,其特征在于所述防静电 保护电路上并联有电容(q),防静电保护电路的寄生电容(CESD)和并联的电容(Q)的等效 电容与“脏的地”引线上的寄生电感(。■)的谐振频率落在噪声频率附近。
5.根据权利要求1所述的可抑制外界高频噪声的芯片结构,其特征在于所述滤波电 路由串接在有高频干扰源的焊盘与内部电路之间的电阻(Rj、跨接在电阻(‘)和“干净 地”之间的电容(C2)、“干净地”引线上的寄生电感(L^J构成。
6.根据权利要求5所述的可抑制外界高频噪声的芯片结构,其特征在于所述滤波电 路的谐振频率落在噪声频率附近,构成对高频噪声的陷波电路。
7.根据权利要求1所述的可抑制外界高频噪声的芯片结构,其特征在于设有3个地 焊盘,其中第一个地焊盘与芯片的内部电路相连接,第二个地焊盘与有高频干扰源的输入 焊盘的防静电保护电路相连接,第三个地焊盘与有高频干扰源的输出焊盘的防静电保护电 路相连接。
8.—种可抑制外界高频噪声的芯片结构,其特征在于设有至少2个参考电平焊盘,其中一个参考电平焊盘与芯片的内部电路相连接,称为 “干净电平”,其它的参考电平焊盘与有高频干扰源的焊盘的防静电保护电路相连接,称为 “脏的电平”;所述“干净电平”和“脏的电平”之间设有隔离电阻;在所述有高频干扰源的焊盘与内部电路之间设有滤波电路。
全文摘要
本发明公开了一种可抑制外界高频噪声的芯片结构,其特征在于设有至少2个地焊盘,其中一个地焊盘与芯片的内部电路相连接,称为“干净地”,其它的地焊盘与有高频干扰源的焊盘的防静电保护电路相连接,称为“脏的地”;所述“干净地”和“脏的地”之间设有隔离电阻;在所述有高频干扰源的焊盘与内部电路之间设有滤波电路。本发明通过额外增加一个“干净的”地焊盘,以及电阻、电容、邦定线上的寄生电感组成的滤波结构,达到在某一频率上有较好的滤波效果,有效抑制了高频噪声。
文档编号H01L23/60GK101834170SQ201010146898
公开日2010年9月15日 申请日期2010年4月15日 优先权日2010年4月15日
发明者李秉纬 申请人:苏州扩达微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1