消除短路导通的驱动电路及其开关电源的制作方法

文档序号:7418244阅读:129来源:国知局
消除短路导通的驱动电路及其开关电源的制作方法
【专利摘要】本实用新型公开了一种消除短路导通的驱动电路及其开关电源。带有消除短路导通驱动电路的开关电源,包括输入端电路、输出端电路、脉宽调制信号产生电路和消除短路导通的驱动电路,消除短路导通的驱动电路包括第一或非门、第一反相器、第二反相器、第三反相器、所述第一驱动管上管PMOS管、第一与非门、第四反相器、第五反相器、第六反相器和第一驱动管下管NMOS管。利用本实用新型提供的消除短路导通的驱动电路能消除驱动管短路导通。
【专利说明】消除短路导通的驱动电路及其开关电源

【技术领域】
[0001]本实用新型涉及驱动电路,尤其涉及用于开关电源的驱动电路。

【背景技术】
[0002]在开关电源运行过程中会出现驱动电路上管和下管导通时间重叠的机会,这时会有大电流经过输入电压直接从驱动上管和驱动下管流到地,形成短路导通现象,烧坏驱动管,为了对这种现象进行消除,就设计了消除短路导通的驱动电路。


【发明内容】

[0003]本实用新型旨在解决现有技术的不足,提供一种用于开关电源的消除短路导通的驱动电路。
[0004]带有消除短路导通驱动电路的开关电源,包括输入端电路、输出端电路、脉宽调制信号产生电路和消除短路导通的驱动电路:
[0005]所述输入端电路是连接输入电压;
[0006]所述输出端电路是把所得到的电压输出;
[0007]所述脉宽调制信号产生电路是产生脉宽调制信号;
[0008]所述消除短路导通的驱动电路是为了消除驱动管上管和下管短路导通。
[0009]所述消除短路导通的驱动电路包括第一或非门、第一反相器、第二反相器、第三反相器、所述第一驱动管上管PMOS管、第一与非门、第四反相器、第五反相器、第六反相器和第一驱动管下管NMOS管:
[0010]所述第一或非门的一输入端接所述脉宽调制信号产生电路输出的PWM信号,另一输入端接所述第六反相器的输出端和所述第一驱动管下管NMOS管的栅极,输出端接所述第一反相器的输入端;
[0011]所述第一反相器的输入端接所述第一或非门的输出端,输出端接所述第二反相器的输入端;
[0012]所述第二反相器的输入端接所述第一反相器的输出端,输出端接所述第三反相器的输入端;
[0013]所述第三反相器的输入端接所述第二反相器的输出端,输出端接所述第一与非门的一输入端和所述第一驱动管上管PMOS管的栅极;
[0014]所述第一驱动管上管PMOS管的栅极接所述第三反相器的输出端和所述第一与非门的一输入端,源极接所述输入电路的桥堆输出,漏极接所述输入电路的钳位部分和变压器的原边线圈和所述第一驱动管下管NMOS管的漏极;
[0015]所述第一与非门的一输入端接接所述脉宽调制信号产生电路输出的PWM信号,另一输入端接所述第三反相器的输出端和所述第一驱动管上管PMOS管的栅极,输出端接所述第四反相器的输入端;
[0016]所述第四反相器的输入端接所述第一与非门的输出端,输出端接所述第五反相器的输入端;
[0017]所述第五反相器的输入端接所述第四反相器的输出端,输出端接所述第六反相器的输入端;
[0018]所述第六反相器的输入端接所述第五反相器的输出端,输出端接所述一或非门的一输入端和所述第一驱动管下管NMOS管的栅极;
[0019]所述第一驱动管下管NMOS管的栅极接所述第六反相器的输出端和所述第一或非门的一输入端,源极接地,漏极接所述输入电路的钳位部分和变压器的原边线圈和所述第一驱动管上管PMOS管的漏极。
[0020]当所述脉宽调制信号产生电路输出的PWM信号为高电平时,所述第一或非门输出为低电平,再经过所述第一反相器、所述第二反相器、所述第三反相器三个反相器进行驱动,到达所述第一驱动管上管PMOS管的栅极为高电平,关闭所述第一驱动管上管PMOS管,这一信号还需要经过所述第一与非门、第四反相器、第五反相器、第六反相器这四个门延迟时间才能达到所述第一驱动管下管NMOS管的栅极,到达所述第一驱动管下管NMOS管的栅极的信号为高电平,使得所述第一驱动管下管NMOS管导通,这一导通是在所述第一驱动管上管PMOS管关闭后经过四个门延迟时间后发生的,完全避开了所述第一驱动管上管PMOS管的导通时间,这样就不会使得上下管同时导通,消除了短路导通。
[0021]当所述脉宽调制信号产生电路输出的PWM信号为低电平时,所述第一与非门输出为高电平,再经过所述第四反相器、所述第五反相器、所述第六反相器三个反相器进行驱动,到达所述第一驱动管下管NMOS管的栅极为低电平,关闭所述第一驱动管下管NMOS管,这一信号还需要经过所述第一或非门、第一反相器、第二反相器、第三反相器这四个门延迟时间才能达到所述第一驱动管上管PMOS管的栅极,到达所述第一驱动管上管PMOS管的栅极的信号为低电平,使得所述第一驱动管上管PMOS管导通,这一导通是在所述第一驱动管下管NMOS管关闭后经过四个门延迟时间后发生的,完全避开了所述第一驱动管下管NMOS管的导通时间,这样就不会使得上下管同时导通,消除了短路导通。

【专利附图】

【附图说明】
[0022]图1为本实用新型的带有消除短路导通的驱动电路的开关电源的电路图。

【具体实施方式】
[0023]以下结合附图对本实用新型内容进一步说明。
[0024]带有消除短路导通驱动电路的开关电源,如图1所示,包括输入端电路100、输出端电路200、脉宽调制信号产生电路300和消除短路导通的驱动电路400:
[0025]所述输入端电路100是连接输入电压;
[0026]所述输出端电路200是把所得到的电压输出;
[0027]所述脉宽调制信号产生电路300是产生脉宽调制信号;
[0028]所述消除短路导通的驱动电路400是为了消除驱动管上管和下管短路导通。
[0029]所述消除短路导通的驱动电路400包括第一或非门401、第一反相器402、第二反相器403、第三反相器404、所述第一驱动管上管PMOS管405、第一与非门406、第四反相器407、第五反相器408、第六反相器409和第一驱动管下管NMOS管410:
[0030]所述第一或非门401的一输入端接所述脉宽调制信号产生电路300输出的PWM信号,另一输入端接所述第六反相器409的输出端和所述第一驱动管下管NMOS管410的栅极,输出端接所述第一反相器402的输入端;
[0031]所述第一反相器402的输入端接所述第一或非门401的输出端,输出端接所述第二反相器403的输入端;
[0032]所述第二反相器403的输入端接所述第一反相器402的输出端,输出端接所述第三反相器404的输入端;
[0033]所述第三反相器404的输入端接所述第二反相器403的输出端,输出端接所述第一与非门406的一输入端和所述第一驱动管上管PMOS管405的栅极;
[0034]所述第一驱动管上管PMOS管405的栅极接所述第三反相器404的输出端和所述第一与非门406的一输入端,源极接所述输入电路100的桥堆输出,漏极接所述输入电路100的钳位部分和变压器的原边线圈和所述第一驱动管下管NMOS管410的漏极;
[0035]所述第一与非门406的一输入端接接所述脉宽调制信号产生电路300输出的PWM信
[0036]号,另一输入端接所述第三反相器404的输出端和所述第一驱动管上管PMOS管405的栅极,输出端接所述第四反相器407的输入端;
[0037]所述第四反相器407的输入端接所述第一与非门406的输出端,输出端接所述第五反相器408的输入端;
[0038]所述第五反相器408的输入端接所述第四反相器407的输出端,输出端接所述第六反相器409的输入端;
[0039]所述第六反相器409的输入端接所述第五反相器408的输出端,输出端接所述一或非门401的一输入端和所述第一驱动管下管NMOS管410的栅极;
[0040]所述第一驱动管下管NMOS管410的栅极接所述第六反相器409的输出端和所述第一或非门401的一输入端,源极接地,漏极接所述输入电路100的钳位部分和变压器的原边线圈和所述第一驱动管上管PMOS管405的漏极;
[0041]当所述脉宽调制信号产生电路300输出的PWM信号为高电平时,所述第一或非门401输出为低电平,再经过所述第一反相器402、所述第二反相器403、所述第三反相器404三个反相器进行驱动,到达所述第一驱动管上管PMOS管405的栅极为高电平,关闭所述第一驱动管上管PMOS管405,这一信号还需要经过所述第一与非门406、第四反相器407、第五反相器408、第六反相器409这四个门延迟时间才能达到所述第一驱动管下管NMOS管410的栅极,到达所述第一驱动管下管NMOS管410的栅极的信号为高电平,使得所述第一驱动管下管NMOS管410导通,这一导通是在所述第一驱动管上管PMOS管405关闭后经过四个门延迟时间后发生的,完全避开了所述第一驱动管上管PMOS管405的导通时间,这样就不会使得上下管同时导通,消除了短路导通。
[0042]当所述脉宽调制信号产生电路300输出的PWM信号为低电平时,所述第一与非门406输出为高电平,再经过所述第四反相器407、所述第五反相器408、所述第六反相器409三个反相器进行驱动,到达所述第一驱动管下管NMOS管410的栅极为低电平,关闭所述第一驱动管下管NMOS管410,这一信号还需要经过所述第一或非门401、第一反相器402、第二反相器403、第三反相器404这四个门延迟时间才能达到所述第一驱动管上管PMOS管405的栅极,到达所述第一驱动管上管PMOS管405的栅极的信号为低电平,使得所述第一驱动管上管PMOS管405导通,这一导通是在所述第一驱动管下管NMOS管410关闭后经过四个门延迟时间后发生的,完全避开了所述第一驱动管下管NMOS管410的导通时间,这样就不会使得上下管同时导通,消除了短路导通。
【权利要求】
1.带有消除短路导通驱动电路的开关电源,包括输入端电路、输出端电路、脉宽调制信号产生电路和消除短路导通的驱动电路,其特征在于所述消除短路导通的驱动电路包括第一或非门、第一反相器、第二反相器、第三反相器、所述第一驱动管上管PMOS管、第一与非门、第四反相器、第五反相器、第六反相器和第一驱动管下管NMOS管: 所述第一或非门的一输入端接所述脉宽调制信号产生电路输出的PWM信号,另一输入端接所述第六反相器的输出端和所述第一驱动管下管NMOS管的栅极,输出端接所述第一反相器的输入端; 所述第一反相器的输入端接所述第一或非门的输出端,输出端接所述第二反相器的输入端; 所述第二反相器的输入端接所述第一反相器的输出端,输出端接所述第三反相器的输入端; 所述第三反相器的输入端接所述第二反相器的输出端,输出端接所述第一与非门的一输入端和所述第一驱动管上管PMOS管的栅极; 所述第一驱动管上管PMOS管的栅极接所述第三反相器的输出端和所述第一与非门的一输入端,源极接所述输入电路的桥堆输出,漏极接所述输入电路的钳位部分和变压器的原边线圈和所述第一驱动管下管NMOS管的漏极; 所述第一与非门的一输入端接接所述脉宽调制信号产生电路输出的PWM信号,另一输入端接所述第三反相器的输出端和所述第一驱动管上管PMOS管的栅极,输出端接所述第四反相器的输入端; 所述第四反相器的输入端接所述第一与非门的输出端,输出端接所述第五反相器的输入端; 所述第五反相器的输入端接所述第四反相器的输出端,输出端接所述第六反相器的输入端; 所述第六反相器的输入端接所述第五反相器的输出端,输出端接所述一或非门的一输入端和所述第一驱动管下管NMOS管的栅极; 所述第一驱动管下管NMOS管的栅极接所述第六反相器的输出端和所述第一或非门的一输入端,源极接地,漏极接所述输入电路的钳位部分和变压器的原边线圈和所述第一驱动管上管PMOS管的漏极。
【文档编号】H02M1/32GK204244064SQ201420724059
【公开日】2015年4月1日 申请日期:2014年11月27日 优先权日:2014年11月27日
【发明者】王文建 申请人:浙江商业职业技术学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1