一种充电电路及供电终端的制作方法

文档序号:12486237阅读:来源:国知局

技术特征:

1.一种充电电路,其特征在于,包括:应用处理器AP、占空比产生电路DutyGen、第一驱动电路DRV1、第二驱动电路DRV2和电压调节电路,所述电压调节电路包括第一电压调节单元和第二电压调节单元,所述应用处理器AP接收耳机的电池电压和供电终端的电池电压,并通过比较耳机的电池电压和供电终端的电池电压输出模式信号;在所述供电终端的电池电压大于耳机的电池电压时,所述模式信号为第一电平,在所述供电终端的电池电压小于耳机的电池电压时,所述模式信号为第二电平;

所述占空比产生电路DutyGen在模式信号为第一电平时输出降压信号至第一驱动电路DRV1,所述第一驱动电路DRV1根据所述降压信号驱动所述第一电压调节单元将供电终端的电池电压降低后输出充电电压;

所述占空比产生电路DutyGen在模式信号为第二电平时输出升压信号至第二驱动电路DRV2,所述第二驱动电路DRV2根据所述升压信号驱动所述第二电压调节单元将供电终端的电池电压升高后输出充电电压。

2.如权利要求1所述的充电电路,其特征在于,所述应用处理器AP分别与USB接口的数据线D+、USB接口的数据线D-相连以及供电终端的电量计相连;所述占空比产生电路DutyGen与所述应用处理器AP相连,用于接收所述应用处理器AP输出的模式信号、供电终端的电池电压以及耳机的电池电压。

3.如权利要求1所述的充电电路,其特征在于,所述第一驱动电路DRV1的使能端与所述应用处理器AP相连,用于接收模式信号;所述第一驱动电路DRV1的数据端与占空比产生电路DutyGen相连;

在所述第一驱动电路DRV1使能端有效时,所述第一驱动电路DRV1通过数据端接收降压信号,并驱动所述第一电压调节单元将供电终端的电池电压降低后输出充电电压;

在所述第一驱动电路DRV1使能端无效时,所述第一驱动电路DRV1控制所述第一电压调节单元截止。

4.如权利要求1所述的充电电路,其特征在于,所述第二驱动电路DRV2的使能端与反相器INV1相连,所述反相器INV1与所述应用处理器AP,用于接收模式信号,所述第二驱动电路DRV2的数据端与占空比产生电路DutyGen的相连;

在所述第二驱动电路DRV2使能端有效时,所述第二驱动电路DRV2通过数据端接收升压信号,并驱动所述第二电压调节单元将供电终端的电池电压升高后输出充电电压;

在所述第二驱动电路DRV2使能端有效时,所述第二驱动电路DRV2控制所述第二电压调节单元截止。

5.如权利要求1所述的充电电路,其特征在于,所述第一电压调节单元包括:第一PMOS管MP1、第一NMOS管MN1和第一电感L1,所述第二电压调节单元包括:第二PMOS管MP2、第二NMOS管MN2和第二电感L2;

所述MP1的栅极与所述第一驱动电路DRV1的第一输出端相连,所述MN1的栅极与第一驱动电路DRV1的第二输出端相连,所述MP1的衬底与所述第一驱动电路DRV1的第三输出端相连,所述MP1的源极与所述MN1的漏极相连并连接至所述L1的第一端,所述MN1的衬底和源极接地;

所述MN2的栅极与所述第二驱动电路DRV2的第一输出端相连,所述MP2的栅极与所述第二驱动电路DRV2的第二输出端相连,所述MP2的衬底与所述第二驱动电路DRV2的第三输出端相连,所述MN2的衬底和源极接地,所述MN2的漏极和MP2的漏极相连并连接至所述L2的第一端,所述L2的第二端与所述MP1的漏极相连并连接至供电终端的电源端CHG,所述MP2的源极与所述L1的第二端相连并连接至USB接口的电源端USBP。

6.如权利要求5所述的充电电路,其特征在于,在模式信号为第一电平时,所述第一驱动电路DRV1通过控制第一输出端和第二输出端交替导通MP1和MN1,所述第一驱动电路DRV1的第三输出端输出CHG信号,所述第二驱动电路DRV2控制MP2和MN2截止,所述第二驱动电路DRV2的第三输出端输出CHG信号;

在模式信号为第二电平时,所述第二驱动电路DRV1通过控制其第一输出端和第二输出端交替导通MP2和MN2,所述第二驱动电路DRV2的第三输出端输出USBP信号,所述第一驱动电路DRV1控制MP1和MN1截止,所述第一驱动电路DRV1的第三输出端输出USBP信号。

7.如权利要求1所述的充电电路,其特征在于,在模式信号为第一电平时,所述占空比产生电路DutyGen按下式产生降压信号的占空比:降压信号的占空比=(EPBAT+VDROP)/MPBAT,输出的所述充电电压为所述降压信号的占空比与所述供电终端的电池电压的乘积;

在模式信号为第二电平时,所述占空比产生电路DutyGen按下式产生升压信号的占空比:升压信号的占空比=1-MPBAT/(EPBAT+VDROP),输出的所述充电电压为所述升压信号的占空比与所述供电终端的电池电压的乘积;

其中,EPBAT为耳机的电池电压,MPBAT为供电终端的电池电压,VDROP为预设电压。

8.如权利要求7所述的充电电路,其特征在于,所述VDROP由耳机充电控制电路能工作的最小电压差决定。

9.如权利要求7所述的充电电路,其特征在于,所述VDROP取值范围为30mV~500mV。

10.一种供电终端,其特征在于,包括如权利要求1至9任一所述的充电电路、电量计和电池,所述电量计与所述应用处理器AP相连,所述电池与所述电压调节电路相连。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1