电源控制电路与脉冲信号侦测电路及脉冲信号侦测方法与流程

文档序号:20210407发布日期:2020-03-31 10:54阅读:323来源:国知局
电源控制电路与脉冲信号侦测电路及脉冲信号侦测方法与流程

本发明涉及一种电源控制电路与脉冲信号侦测电路及脉冲信号侦测方法,特别是指一种用于返驰式电源供应电路的电源控制电路与脉冲信号侦测电路及脉冲信号侦测方法。



背景技术:

图1显示一种现有技术的返驰式电源供应电路1,其包含功率变压器10、电源控制电路501、功率晶体管qp以及同步整流晶体管qsr。其中电源控制电路501用以控制返驰式电源供应电路1,电源控制电路501包含一次侧控制电路80、二次侧控制电路90、以及脉波变压器20。一次侧控制电路80用以产生一切换信号vs,切换信号vs用以控制功率晶体管qp以切换功率变压器10而将输入电压vin转换为输出电压vo。二次侧控制电路90用以产生同步整流控制信号vg,以控制一同步整流晶体管qsr的导通与关断。

脉波变压器20以隔离式(非直接电性接触)的传输方式,在一次侧控制电路80与二次侧控制电路90之间传送同步信号,以使切换信号vs与同步整流控制信号vg实现同步切换。脉波变压器20用以将同步信号自一次侧控制电路80传送至二次侧控制电路90,或将同步信号由二次侧控制电路90传送至一次侧控制电路80,且一次侧控制电路80根据同步信号中的同步脉冲信号而产生切换信号vs,或二次侧控制电路90根据同步信号中的同步脉冲信号而产生同步整流控制信号vg;进而避免功率晶体管qp与同步整流晶体管qsr同时导通。若功率晶体管qp与同步整流晶体管qsr同时导通,将造成电路损坏。其中,同步脉冲信号示意切换信号vs或同步整流控制信号vg的切换状态。

由于同步信号中同步脉冲信号发生的时间点,需要精准地被接收端(一次侧控制电路80或二次侧控制电路90)所侦测,因此确认侦测到同步脉冲信号发生时间点的脉冲信号侦测电路,是电源控制电路501中,非常重要的电路设计。图2a显示现有技术的同步信号中的其中一种同步脉冲信号,此同步脉冲信号因为其正脉冲持续的期间相对较长,较容易被侦测到,也较容易与噪声区隔,其脉冲信号侦测电路设计较为简单;但要传送此同步脉冲信号,脉波变压器20的线圈需有相对较高的电感值,其尺寸较大,制造成本较高。

如果要将脉波变压器20缩小到可以整合为一集成电路,或整合至一次侧控制电路80或二次侧控制电路90的集成电路中,以降低电源控制电路501尺寸与制造成本;则其脉波变压器20的线圈有相对较低的电感值,其所产生的同步脉冲信号如图2b所示,此同步脉冲信号因为其正脉冲持续的期间相对较短,较不容易被侦测到,也较不容易与噪声区隔,其脉冲信号侦测电路设计较为复杂。

有鉴于此,本发明提出一种能够精确侦测同步脉冲信号发生的时间点,又不需要脉波变压器20的线圈有相对较高的电感值,可以采用尺寸相对较小的脉波变压器20,而可以整合于一次侧控制电路80与二次侧控制电路90的集成电路中,以降低整体电路的尺寸与制造成本。



技术实现要素:

一种电源控制电路,用以控制一返驰式电源供应电路,该电源控制电路包含:一一次侧控制电路,用以产生一切换信号以控制一功率晶体管,而切换一功率变压器的一次侧绕组,进而将一输入电压转换为一输出电压;一二次侧控制电路,用以产生一同步整流控制信号,以控制一同步整流晶体管的导通与关断,而切换该功率变压器的一二次侧绕组;一脉波变压器,与该一次侧控制电路及该二次侧控制电路耦接,用以根据该切换信号或该同步整流控制信号,以隔离式的传输方式,对应产生一同步信号;以及一脉冲信号侦测电路,与该脉波变压器耦接,用以接收该同步信号,并自该同步信号中侦测一同步脉冲信号,以产生一状态切换信号,其中该同步脉冲信号用以示意该切换信号或该同步整流控制信号的一切换状态;其中该脉冲信号侦测电路于一侦测期间,根据该同步信号具有一高于一正阈值电压的一正脉冲与一低于一负阈值电压的一负脉冲,而确认侦测到该同步脉冲信号,进而产生该状态切换信号。

在一较佳实施例中,其中该脉冲信号侦测电路包括:一第一比较电路,与该脉波变压器耦接,用以根据该同步信号与该正阈值电压,而产生一第一比较信号;一第二比较电路,与该脉波变压器耦接,用以根据该同步信号与该负阈值电压,而产生一第二比较信号;以及一判断电路,与该第一比较电路及该第二比较电路耦接,用以于该第一比较信号示意该同步信号的该正脉冲高于该正阈值电压后的一后侦测期间内,该第二比较信号示意该同步信号的该负脉冲低于该负阈值电压时,决定该同步脉冲信号出现,而产生该状态切换信号示意该切换信号或该同步整流控制信号的该切换状态;其中,该后侦测期间相关于该侦测期间。

在一较佳实施例中,该脉冲信号侦测电路还包括一第一计时电路,与该第一比较电路耦接,用以计时该第一比较信号示意该同步信号的该正脉冲持续高于该正阈值电压一第一持续期间,并于该第一持续期间高于一第一期间阈值时,产生一第一确认信号,输入该判断电路,使该判断电路根据该第一确认信号,决定该正脉冲高于该正阈值电压;其中,该侦测期间是自该第一比较信号示意该同步信号的该正脉冲高于该正阈值电压的一起始时点至该后侦测期间的一结束时点的一期间。

在一较佳实施例中,该脉冲信号侦测电路还包括一第二计时电路,与该第二比较电路耦接,用以计时该第二比较信号示意该同步信号的该负脉冲持续低于该负阈值电压的一第二持续期间,并于该第二持续期间高于一第二期间阈值时,产生一第二确认信号,输入该判断电路,使该判断电路根据该第二确认信号,决定该负脉冲低于该负阈值电压。

在一较佳实施例中,该判断电路包括:一后计时电路,与该第一比较电路耦接,用以计时该后侦测期间,而产生一后计时信号;以及一同步脉冲判断电路,与该后计时电路及该第二比较电路耦接,用以根据该后计时信号与该第二比较信号,决定该同步脉冲信号出现,而产生该状态切换信号。

在前述实施例中,该判断电路较佳地还包括一非交叠计时电路,与该第一比较电路及该同步脉冲判断电路耦接,用以于该正脉冲高于该正阈值电压后,且该正脉冲下降至不高于该正阈值电压后,计时一段非交叠期间,而产生一非交叠信号,该同步脉冲判断电路还根据该非交叠信号,于该非交叠期间之后,根据该第二比较信号示意该负脉冲低于该负阈值电压时,决定该同步脉冲信号出现。

就另一个观点言,本发明也提供了一种脉冲信号侦测电路,用以于一侦测期间,侦测一同步信号中是否具有一高于一正阈值电压的一正脉冲与一低于一负阈值电压的一负脉冲,而确认侦测到一同步脉冲信号,该脉冲信号侦测电路包含:一第一比较电路,用以根据该同步信号与该正阈值电压,而产生一第一比较信号;一第二比较电路,用以根据该同步信号与该负阈值电压,而产生一第二比较信号;以及一判断电路,与该第一比较电路及该第二比较电路耦接,用以于该第一比较信号示意该同步信号的该正脉冲高于该正阈值电压后的一后侦测期间内,该第二比较信号示意该同步信号的该负脉冲低于该负阈值电压时,决定该同步脉冲信号出现,而产生一状态切换信号以示意确认侦测到该同步脉冲信号;其中,该后侦测期间相关于该侦测期间。

在一较佳实施例中,该脉冲信号侦测电路,还包括一第一计时电路,与该第一比较电路耦接,用以计时该第一比较信号示意该同步信号的该正脉冲持续高于该正阈值电压一第一持续期间,并于该第一持续期间高于一第一期间阈值时,产生一第一确认信号,输入该判断电路,使该判断电路根据该第一确认信号,决定该正脉冲高于该正阈值电压;其中,该侦测期间是自该第一比较信号示意该同步信号的该正脉冲高于该正阈值电压的一起始时点至该后侦测期间的一结束时点的一期间。

在一较佳实施例中,该脉冲信号侦测电路还包括一第二计时电路,与该第二比较电路耦接,用以计时该第二比较信号示意该同步信号的该负脉冲持续低于该负阈值电压的一第二持续期间,并于该第二持续期间高于一第二期间阈值时,产生一第二确认信号,输入该判断电路,使该判断电路根据该第二确认信号,决定该负脉冲低于该负阈值电压。

在一较佳实施例中,该判断电路包括:一后计时电路,与该第一比较电路耦接,用以计时该后侦测期间,而产生一后计时信号;以及一同步脉冲判断电路,与该后计时电路及该第二比较电路耦接,用以根据该后计时信号与该第二比较信号,决定该同步脉冲信号出现,而产生该状态切换信号。

在前述实施例中,该判断电路还包括一非交叠计时电路,与该第一比较电路及该同步脉冲判断电路耦接,用以于该正脉冲高于该正阈值电压后,且该正脉冲下降至不高于该正阈值电压后,计时一段非交叠期间,而产生一非交叠信号,该同步脉冲判断电路还根据该非交叠信号,于该非交叠期间之后,根据该第二比较信号示意该负脉冲低于该负阈值电压时,决定该同步脉冲信号出现。

在一较佳实施例中,该同步脉冲信号,用以示意一切换信号或一同步整流控制信号的一切换状态,其中该切换信号用以控制一功率晶体管,而切换一功率变压器的一次侧绕组,进而将一输入电压转换为一输出电压,而该同步整流控制信号用以控制一同步整流晶体管的导通与关断,而切换该功率变压器的一二次侧绕组,且一电源控制电路根据该状态切换信号产生该切换信号或该同步整流控制信号,使该功率晶体管与该同步整流晶体管不同时导通,其中一脉波变压器,根据该切换信号或该同步整流控制信号,以隔离式的传输方式,对应产生该同步信号,而传送至该脉冲信号侦测电路。

就另一个观点言,本发明也提供了一种脉冲信号侦测方法,用以于一侦测期间,侦测一同步信号中是否具有一高于一正阈值电压的一正脉冲与一低于一负阈值电压的一负脉冲,而确认侦测到一同步脉冲信号,该脉冲信号侦测方法包含:比较该同步信号与该正阈值电压,而产生一第一比较信号;比较该同步信号与该负阈值电压,而产生一第二比较信号;以及于该第一比较信号示意该同步信号的该正脉冲高于该正阈值电压后的一后侦测期间内,该第二比较信号示意该同步信号的该负脉冲低于该负阈值电压时,决定该同步脉冲信号出现,而产生该状态切换信号示意该切换信号或该同步整流控制信号的该切换状态;其中,该后侦测期间相关于该侦测期间。

在一较佳实施例中,该脉冲信号侦测方法,还包括:计时该第一比较信号示意该同步信号的该正脉冲持续高于该正阈值电压一第一持续期间,并于该第一持续期间高于一第一期间阈值时,产生一第一确认信号,并根据该第一确认信号,决定该正脉冲高于该正阈值电压;其中,该侦测期间是自该第一比较信号示意该同步信号的该正脉冲高于该正阈值电压的一起始时点至该后侦测期间的一结束时点的一期间。

在一较佳实施例中,该脉冲信号侦测方法,还包括:计时该第二比较信号示意该同步信号的该负脉冲持续低于该负阈值电压的一第二持续期间,并于该第二持续期间高于一第二期间阈值时,产生一第二确认信号,并根据该第二确认信号,决定该负脉冲低于该负阈值电压。

在一较佳实施例中,该决定该同步脉冲信号出现的步骤包括:计时该后侦测期间,而产生一后计时信号;以及根据该后计时信号与该第二比较信号,决定该同步脉冲信号出现,而产生该状态切换信号。

在前述实施例中,该决定该同步脉冲信号出现的步骤较佳地还包括:于该正脉冲高于该正阈值电压后,且该正脉冲下降至不高于该正阈值电压后,计时一段非交叠期间,而产生一非交叠信号;以及根据该非交叠信号,于该非交叠期间之后,根据该第二比较信号示意该负脉冲低于该负阈值电压时,决定该同步脉冲信号出现。

在一较佳实施例中,该同步脉冲信号用以示意一切换信号或一同步整流控制信号的一切换状态,该切换信号用以控制一功率晶体管,而切换一功率变压器的一次侧绕组,进而将一输入电压转换为一输出电压,该同步整流控制信号用以控制一同步整流晶体管的导通与关断,而切换该功率变压器的一二次侧绕组,且一电源控制电路根据该状态切换信号产生该切换信号与该同步整流控制信号,使该功率晶体管与该同步整流晶体管不同时导通。

以下通过具体实施例详加说明,应当更容易了解本发明的目的、技术内容、特点及其所实现的功效。

附图说明

图1显示一种现有技术返驰式电源供应电路1的示意图。

图2a与图2b显示现有技术中,同步信号中的其中两种同步脉冲信号。

图3显示本发明的电源控制电路的一种实施例示意图。

图4显示本发明的脉冲信号侦测电路的一种实施例示意图。

图5显示本发明的脉冲信号侦测电路的另一种实施例示意图。

图6显示本发明的脉冲信号侦测电路的又一种实施例示意图。

图7显示本发明的脉冲信号侦测电路的一种实施例示意图。

图8显示本发明的脉冲信号侦测电路的另一种实施例示意图。

图9显示本发明的脉冲信号侦测电路的一种具体实施例示意图。

图10显示本发明的脉冲信号侦测电路的另一种具体实施例示意图。

图11显示对应于本发明的电源控制电路的实施例的波形示意图。

具体实施方式

本发明中的附图均属示意,主要意在表示各电路间的耦接关系,以及各信号波形之间的关系,至于电路、信号波形与频率则并未依照比例绘制。

请参阅图3,图中所示为本发明的电源控制电路的一种实施例(电源控制电路502),并同时参阅图11所示的波形示意图。如图3所示,返驰式电源供应电路2包含功率变压器10、电源控制电路502、功率晶体管qp以及同步整流晶体管qsr。其中电源控制电路502用以控制返驰式电源供应电路2,而将输入电压vin转换为输出电压vo。电源控制电路502包含一次侧控制电路80、二次侧控制电路90、脉波变压器20、以及脉冲信号侦测电路30。

电源控制电路502中,一次侧控制电路80用以产生切换信号vs以控制功率晶体管qp,而切换功率变压器10的一次侧绕组w1,进而将输入电压vin转换为输出电压vo。二次侧控制电路90用以产生同步整流控制信号vg,以控制同步整流晶体管qsr的导通与关断,而切换功率变压器10的二次侧绕组w2。在本实施例中,脉波变压器20用以根据同步整流控制信号vg,以隔离式的传输方式,例如但不限于如图所示,以电磁感应方式,对应产生同步信号sy,而传送至脉冲信号侦测电路30。需说明的是,脉波变压器20不限于如图所示,产生同步信号sy于功率变压器10的一次侧。当脉冲信号侦测电路30位于功率变压器10的二次侧,与二次侧控制电路90耦接时,脉波变压器20可根据切换信号vs,以隔离式的传输方式,对应产生同步信号sy于功率变压器10的二次侧,而传送至与二次侧控制电路80耦接的脉冲信号侦测电路30。

脉冲信号侦测电路30与脉波变压器20耦接,用以接收同步信号sy。在本实施例中,脉冲信号侦测电路30位于功率变压器10的一次侧,与一次侧控制电路80耦接,并自同步信号sy中侦测同步脉冲信号,以产生状态切换信号。其中同步脉冲信号用以示意同步整流控制信号vg的切换状态。在另一种实施例中,当脉冲信号侦测电路30位于功率变压器10的二次侧,与二次侧控制电路90耦接时,同步脉冲信号用以示意切换信号vs的切换状态。其中脉冲信号侦测电路30于侦测期间tdp,根据同步信号具有高于正阈值电压vtp的正脉冲与低于负阈值电压vtn的负脉冲,而确认侦测到同步脉冲信号pls,进而产生状态切换信号pdp。其中,侦测期间tdp为一预设的期间,可以根据脉波变压器20的设计来决定侦测期间tdp。

在现有技术中,脉波变压器20需要较高的电感值,以传送如图2a所示的同步脉冲信号,使得接收同步脉冲信号的一次侧控制电路80或二次侧控制电路90可识别出此同步脉冲信号;或是采用尺寸较小的脉波变压器20,而传送如图2b所示的同步脉冲信号,则接收同步脉冲信号的一次侧控制电路80或二次侧控制电路90需要较为复杂的抗噪声电路设计,才可识别出同步脉冲信号。无论上述哪一种方式,都会增加电源控制电路501的制造成本。

而根据本发明,利用脉波变压器20中的电感,在以隔离式(非直接电性接触)的传输方式,产生同步信号sy的同步脉冲信号pls时,必然产生电流回流的现象,因此在正脉冲后,会产生负脉冲,根据此现象,而侦测同步信号sy的同步脉冲信号pls。其中,脉冲信号侦测电路30,例如在侦测到高于正阈值电压vtp的正脉冲时,计时一段侦测期间tdp,而于侦测期间tdp,根据同步信号sy中的具有高于正阈值电压vtp的正脉冲与低于负阈值电压vtn的负脉冲,而确认侦测到同步脉冲信号pls,进而产状态切换信号pdp。如此一来,相较于现有技术,既可以采用尺寸较小的脉波变压器20,而产生如图2b所示的同步脉冲信号,且接收同步信号sy的脉冲信号侦测电路30,根据本发明,并不需要较为复杂的抗噪声电路设计,即可识别出同步脉冲信号,降低了制造成本;而且,根据本发明的脉波变压器20可以整合于一集成电路芯片中,达到尺寸微缩的优点。

请参阅图4,图中所示为本发明的脉冲信号侦测电路的一种实施例(脉冲信号侦测电路30),并同时参阅图11所示的波形示意图。在本实施例中,脉冲信号侦测电路30包括第一比较电路301、第二比较电路302、以及判断电路303。第一比较电路301与脉波变压器20耦接,用以根据同步信号sy与正阈值电压vtp,而产生第一比较信号cmp1。第二比较电路302与脉波变压器20耦接,用以根据同步信号sy与负阈值电压vtn,而产生第二比较信号cmp2。

第一比较电路301与第二比较电路302有各种实施方式,举例而言,第一比较电路301或第二比较电路302可包含比较器,用以比较同步信号sy与正(负)阈值电压vtp(vtn),并根据比较结果,决定同步信号sy是否高(低)于正(负)阈值电压vtp(vtn),而产生第一(二)比较信号cmp1(cmp2)。此外,第一比较电路301或第二比较电路302例如也可以包含三极交流开关(tri-electrodeacswitch,triac),并根据正阈值电压vtp或负阈值电压vtn设定三极交流开关的触发电压,因此只需要一个输入端接收同步信号sy即可。需说明的是,只要可以作为判断同步信号sy是否高(低)于正(负)阈值电压vtp(vtn),而产生第一(二)比较信号cmp1(cmp2)的电路,都可以作为第一(二)比较电路301(302)的实施方式。

判断电路303与第一比较电路301及第二比较电路302耦接,用以于第一比较信号cmp1示意同步信号sy的正脉冲高于正阈值电压vtp后的后侦测期间内,且第二比较信号cmp2示意同步信号sy的负脉冲低于负阈值电压vtn时,决定同步脉冲信号出现,而产生状态切换信号pdp,以示意切换信号vs或同步整流控制信号vg的切换状态。需说明的是,请参阅图11,后侦测期间例如可以为以下三种期间:

自第一比较信号cmp1示意同步信号sy的正脉冲高于正阈值电压vtp的起始时点t1至侦测期间tdp的结束时点t2的期间,也就是侦测期间tdp本身;

自第一比较信号cmp1示意同步信号sy的正脉冲下降至不高于正阈值电压vtp的时点t3,至侦测期间tdp的结束时点t2的期间,也就是后侦测期间tlp;

自第一比较信号cmp1示意同步信号sy的正脉冲持续高于正阈值电压vtp一段第一期间阈值后的时点4,至侦测期间tdp的结束时点t2的期间,也就是后侦测期间tlp’。

请参阅图5,图中所示为本发明的脉冲信号侦测电路的另一种实施例(脉冲信号侦测电路31),并同时参阅图11所示的波形示意图。如图5所示,脉冲信号侦测电路31包括第一比较电路311、第二比较电路312、判断电路313、第一计时电路314以及第二计时电路315。

相较于图4所示的实施例,在本实施例中,脉冲信号侦测电路31还包含第一计时电路314与第二计时电路315。其中,第一计时电路314与第一比较电路311耦接,用以计时第一比较信号cmp1示意同步信号sy的正脉冲持续高于正阈值电压vtp第一持续期间tlsp,并于第一持续期间tlsp高于第一期间阈值tthp时,产生第一确认信号pdtm,输入判断电路313,使判断电路313根据第一确认信号pdtm,决定正脉冲高于正阈值电压vtp。其中,所谓侦测期间tdp,是自第一比较信号cmp1示意同步信号sy的正脉冲高于正阈值电压vtp的起始时点t1至后侦测期间tlp的结束时点t2的期间。

第二计时电路315与第二比较电路312耦接,用以计时第二比较信号cmp2示意同步信号sy的负脉冲持续低于负阈值电压vtn的第二持续期间tlsn,并于第二持续期间tlsn高于第二期间阈值tthn时,产生第二确认信号ndtm,输入判断电路313,使判断电路313根据第二确认信号ndtm,决定负脉冲低于负阈值电压vtn。需说明的是,第一计时电路314与第二计时电路315都为具有计时功能的电路,有各种实施方式,其为本领域技术人员所熟知,在此不予赘述。

请参阅图6,图中所示为本发明的脉冲信号侦测电路的又一种实施例(脉冲信号侦测电路32),并同时参阅图11所示的波形示意图。在本实施例中,脉冲信号侦测电路32包括第一比较电路321、第二比较电路322、以及判断电路323。在本实施例中,判断电路323包括:后计时电路3231与同步脉冲判断电路3232。其中,后计时电路3231与第一比较电路321耦接,用以计时后侦测期间tlp,而产生后计时信号sdp。需说明的是,后计时电路3231为具有计时功能的电路,有各种实施方式,其为本领域技术人员所熟知,在此不予赘述。同步脉冲判断电路3232与后计时电路3231及第二比较电路322耦接,用以根据后计时信号sdp与第二比较信号cmp2,决定同步脉冲信号pls出现,而产生状态切换信号pdp。同步脉冲判断电路3232例如但不限于为包括逻辑电路,以根据后计时信号sdp与第二比较信号cmp2,决定同步脉冲信号pls出现。

请参阅图7,图中所示为本发明的脉冲信号侦测电路的再一种实施例(脉冲信号侦测电路33),并同时参阅图11所示的波形示意图。在本实施例中,脉冲信号侦测电路33包括第一比较电路331、第二比较电路332以及判断电路333。在本实施例中,判断电路333包括:后计时电路3331、同步脉冲判断电路3332与非交叠计时电路3333。

其中,后计时电路3331与第一比较电路331耦接,用以计时后侦测期间tlp,而产生后计时信号sdp。需说明的是,后计时电路3331为具有计时功能的电路,有各种实施方式,其为本领域技术人员所熟知,在此不予赘述。

本实施例与图6所示实施例的不同之处在于,在本实施例中,判断电路333还包含非交叠计时电路3333,用以确认同步脉冲信号pls中的正脉冲信号与负脉冲信号至少相隔一段预设期间(在本实施例中为非交叠阈值tthnov)。非交叠计时电路3333与第一比较电路331及同步脉冲判断电路3332耦接,用以于正脉冲高于正阈值电压vtp后,且在正脉冲下降至不高于正阈值电压vtp后,也就是从正脉冲结束之后,计时一段非交叠期间tnov,并于非交叠期间tnov超过非交叠阈值tthnov时,产生非交叠信号snov。同步脉冲判断电路3332与后计时电路3331、第二比较电路332及非交叠计时电路3333耦接,用以非交叠期间tnov之后,根据后计时信号sdp、第二比较信号cmp2与非交叠信号snov,决定同步脉冲信号pls是否出现,而产生状态切换信号pdp。同步脉冲判断电路3332例如但不限于为包括逻辑电路,以根据后计时信号sdp、第二比较信号cmp2与非交叠信号snov,决定同步脉冲信号pls是否出现。

请参阅图8,图中所示为本发明的脉冲信号侦测电路的另一种实施例(脉冲信号侦测电路34),并同时参阅图11所示的波形示意图。如图8所示,脉冲信号侦测电路34包括第一比较电路341、第二比较电路342、判断电路343、第一计时电路344以及第二计时电路345;其中,判断电路343包括:后计时电路3431、同步脉冲判断电路3432与非交叠计时电路3433。

本实施例与图7所示实施例的不同之处在于,在本实施例中,脉冲信号侦测电路34还包含第一计时电路344与第二计时电路345。第一计时电路344与第二计时电路345的操作,与图5所示的第一计时电路314与第二计时电路315的操作相同,分别用以计时第一比较信号cmp1与第二比较信号cmp2,并据以分别产生第一确认信号pdtm与第二确认信号ndtm。

在本实施例中,后计时电路3431与第一计时电路344耦接,用以计时后侦测期间tlp’,而产生后计时信号sdp’。非交叠计时电路3433与第一计时电路344耦接,用以于正脉冲高于正阈值电压vtp后,且第一比较信号cmp1示意同步信号的正脉冲持续高于正阈值电压vtp第一持续期间tlsp,并于第一持续期间tlsp高于第一期间阈值tthp时,计时一段非交叠期间tnov’,并于非交叠期间tnov’超过非交叠阈值tthnov’时,产生非交叠信号snov’。

在本实施例中,同步脉冲判断电路3432与后计时电路3431、第二计时电路345及非交叠计时电路3433耦接,用以根据后计时信号sdp’、第二确认信号ndtm与非交叠信号snov’,于非交叠期间tnov’之后,根据第二确认信号ndtm示意负脉冲持续低于负阈值电压vtn超过第二期间阈值tthm时,决定同步脉冲信号pls出现,而产生状态切换信号pdp’。

请参阅图9,图中所示为本发明的脉冲信号侦测电路的一种具体实施例(脉冲信号侦测电路35),并同时参阅图11所示的波形示意图。如图9所示,脉冲信号侦测电路35包括第一比较电路351、第二比较电路352、判断电路353、第一计时电路354以及第二计时电路355;其中,判断电路353包括:后计时电路3531、同步脉冲判断电路3532与非交叠计时电路3533。

在本实施例中,第一计时电路354例如包含定时器3541与栓锁电路3542(其例如但不限于如图所示的d型正反器)。d正反器具有输入引脚d、输出引脚q、清除引脚clr与频率引脚,其为本领域技术人员所熟知,在此不予赘述。第一计时电路354与第一比较电路351耦接,用以计时第一比较信号cmp1示意同步信号sy的正脉冲持续高于正阈值电压vtp第一持续期间tlsp,并于第一持续期间tlsp高于第一期间阈值tthp时,产生第一确认信号pdtm。后计时电路3531计时后侦测期间tlp’,而产生后计时信号sdp’,输入同步脉冲判断电路3532。需说明的是,栓锁电路3542不限于如图所示的d型正反器,也可以为其他类型的栓锁电路。

同步脉冲判断电路3532例如包含逻辑电路35321(如图所示的与门)、栓锁电路35322(其例如但不限于如图所示的d型正反器)与逻辑电路35323(如图所示的与门)。逻辑电路35321与后计时电路3531及第二计时电路355耦接,用以根据后计时信号sdp’与第二确认信号ndtm,输出信号以输入栓锁电路35322(d型正反器)的频率引脚。逻辑电路35323与非交叠计时电路3533及第一计时电路354耦接,用以根据非交叠信号snov’与第一确认信号pdtm,输出信号以输入栓锁电路35322(d型正反器)的清除引脚clr。栓锁电路35322根据逻辑电路35321的输出信号、栓锁电路35312的输出信号(第一确认信号pdtm)与逻辑电路35323的输出信号,决定同步脉冲信号pls出现,而产生状态切换信号pdp。需说明的是,逻辑电路35321与35323不限于如图所示的与门,也可为其他逻辑门。

非交叠计时电路3533例如包含定时器35331与逻辑电路35332(其例如但不限于如图所示的非门)。非交叠计时电路3533与第一计时电路354耦接,用以于正脉冲高于正阈值电压vtp后,且第一比较信号cmp1示意同步信号的正脉冲持续高于正阈值电压vtp第一持续期间tlsp,并于第一持续期间tlsp高于第一期间阈值tthp时,计时一段非交叠期间tnov’,并于非交叠期间tnov’超过非交叠阈值tthnov’时,产生非交叠信号snov’。

请参阅图10,图中所示为本发明的脉冲信号侦测电路的一种具体实施例(脉冲信号侦测电路36),并同时参阅图11所示的波形示意图。如图10所示,脉冲信号侦测电路36包括第一比较电路361、第二比较电路362、判断电路363、第一计时电路364以及第二计时电路365;其中,判断电路363包括:后计时电路3631、同步脉冲判断电路3632与非交叠计时电路3633。

在本实施例中,第一计时电路364例如包含定时器3641与栓锁电路3642(其例如但不限于如图所示的d型正反器)。d正反器具有输入引脚d、输出引脚q、清除引脚clr与频率引脚,其为本领域技术人员所熟知,在此不予赘述。第一计时电路364与第一比较电路361耦接,用以计时第一比较信号cmp1示意同步信号sy的正脉冲持续高于正阈值电压vtp第一持续期间tlsp,并于第一持续期间tlsp高于第一期间阈值tthp时,产生第一确认信号pdtm。后计时电路3631计时后侦测期间tlp’,而产生后计时信号sdp’,输入同步脉冲判断电路3632。需说明的是,栓锁电路3642不限于如图所示的d型正反器,也可以为其他类型的栓锁电路。

同步脉冲判断电路3632例如包含逻辑电路36321(如图所示的与门)、栓锁电路36322(其例如但不限于如图所示的d型正反器)与逻辑电路36323(如图所示的与门)。逻辑电路36321与后计时电路3631及第二计时电路365耦接,用以根据后计时信号sdp’与第二确认信号ndtm,输出信号以输入栓锁电路36322(d型正反器)的频率引脚。逻辑电路36323与非交叠计时电路3633及第一计时电路364耦接,用以根据非交叠信号snov’与逻辑电路36332的输出信号,输出信号以输入栓锁电路36322(d型正反器)的清除引脚clr。栓锁电路36322根据逻辑电路36321的输出信号、栓锁电路3642的输出信号(第一确认信号pdtm)与逻辑电路36332的输出信号,决定同步脉冲信号pls出现,而产生状态切换信号pdp。

非交叠计时电路3633例如包含定时器36331与逻辑电路36332(其例如但不限于如图所示的非门)。非交叠计时电路3633与第一计时电路364耦接,用以于正脉冲高于正阈值电压vtp后,且第一比较信号cmp1示意同步信号的正脉冲持续高于正阈值电压vtp第一持续期间tlsp,并于第一持续期间tlsp高于第一期间阈值tthp时,计时一段非交叠期间tnov’,并于非交叠期间tnov’超过非交叠阈值tthnov’时,产生非交叠信号snov’。

以上已针对较佳实施例来说明本发明,但以上所述,仅为使本领域技术人员易于了解本发明的内容,并非用来限定本发明的权利范围。所说明的各个实施例,并不限于单独应用,也可以组合应用,举例而言,两个或以上的实施例可以组合运用,而一实施例中的部分组成也可用以取代另一实施例中对应的组成部件。此外,在本发明的相同精神下,本领域技术人员可以想到各种等效变化以及各种组合,举例而言,本发明所称“根据某信号进行处理或运算或产生某输出结果”,不限于根据该信号的本身,也包含于必要时,将该信号进行电压电流转换、电流电压转换、及/或比例转换等,之后根据转换后的信号进行处理或运算产生某输出结果。由此可知,在本发明的相同精神下,本领域技术人员可以想到各种等效变化以及各种组合,其组合方式很多,在此不一一列举说明。因此,本发明的范围应涵盖上述及其他所有等效变化。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1