信号频率改变电路及其频率改变方法

文档序号:7526330阅读:804来源:国知局
专利名称:信号频率改变电路及其频率改变方法
技术领域
本发明涉及一种半导体集成电路,尤其涉及一种信号频率改变电路及其频率改变 方法。
背景技术
半导体集成电路需要其频率高于从外部控制器所提供的时钟信号的频率的时钟 信号,以便测试其工作。半导体测试设备没有提供具有高频率以便测试半导体集成电路的适当时钟信号。因此,在半导体集成电路内部提供了信号频率改变电路,用于把从外部提供的时 钟信号的频率例如改变为两倍频率那么高。图1是依照在现有技术中公知的一个例子的信号频率改变电路1的电路图,并且 图2是依照在现有技术中公知的另一例子的信号频率改变电路10的框图。如图1所示,依照现有技术的信号频率改变电路1包括延迟器件‘DLY’和异或门 iXORl'ο在图1中所示出的信号频率改变电路1对时钟信号‘CLK’和延迟器件‘DLY’的输 出信号‘A’执行XOR操作,以便生成其频率为时钟信号‘CLK’频率两倍的输出信号‘OUT’。如图2所示,依照现有技术的另一实施例的信号频率改变电路10包括计数器11、 振荡器12和逻辑电路13。在图2所示出的信号频率改变电路10中,振荡器12生成与时钟信号‘CLK’相比 具有更高频率的振荡信号(OSC),以及计数器11进行计数并且输出振荡信号‘05C’。而且, 逻辑电路13使用计数器11的输出来生成其周期与时钟信号‘CLK’的一个周期的一半相对 应的输出信号‘OUT’,即其频率为时钟信号‘CLK’频率的两倍。尽管依照现有技术的信号频率改变电路1的结构简单,不过由于输出信号‘OUT’ 的占空度依照延迟器件‘DLY’而显著地波动,这增加了出现占空度错误的概率,所以可能出 现问题。例如,时钟信号‘CLK’的占空度错误可能由于在输出信号‘OUT’的上升沿中的抖 动而出现。此外,由于依照振荡器12的工作而增加了电流消耗,并且依照计数器11的输出信 号的位数的增加而增加了电路面积,所以依照现有技术的信号频率改变电路10可能会有 问题。

发明内容
这里描述了能够使占空度错误最小化并且减少电流消耗的信号频率改变电路及其频率改变方法。在一个实施例中,依照实施例的信号频率改变电路包括延迟线,配置为对应于延 迟控制信号把时钟信号延迟第一延迟时间以便生成延迟信号,并且把时钟信号延迟小于第 一延迟时间的第二延迟时间以便生成预频率改变时钟信号;检测器,配置为使用延迟信号 来检测时钟信号的具体相位以便生成锁相完成信号;控制器,配置为使用在锁相完成信号 的激活时间点之前所提供的时钟信号来顺序地移位延迟控制信号和多路复用控制信号;多 路复用部件,配置为响应于多路复用控制信号来选择并输出预频率改变时钟信号之一;和 输出部件,配置为使用时钟信号和多路复用部件的输出信号来生成其频率被改变为不同于 时钟信号的频率的频率改变时钟信号。在另一实施例中,依照实施例的信号频率改变电路包括延迟线,包括均具有逻辑 器件的链结构的多个延迟单元,通过响应于延迟控制信号而被激活的延迟单元来延迟时钟 信号以便生成延迟信号,并且输出在多个延迟单元的逻辑器件的链结构中与单位延迟时间 的一半对应的逻辑器件的输出信号来作为预频率改变时钟信号;检测器,使用延迟信号来 检测时钟信号的具体相位并且生成锁相完成信号;控制器,使用在锁相完成信号的激活时 间点之前所提供的时钟信号来顺序地移位延迟控制信号和多路复用控制信号;多路复用部 件,响应于多路复用控制信号来选择并输出预频率改变时钟信号之一;和输出部件,使用时 钟信号和多路复用部件的输出信号来生成其频率被改变为不同于时钟信号的频率的频率 改变时钟信号。在又一实施例中,信号频率改变电路的频率改变方法是具有多个延迟单元的信号 频率改变电路的频率改变方法,所述延迟单元把输入信号延迟单位延迟时间并输出。信号 频率改变电路的频率改变方法包括通过经由多个延迟单元延迟外部时钟信号来生成第一 延迟信号,并且通过经由多个延迟单元中的每个把外部时钟信号延迟与单位延迟时间相比 减少预定比率的延迟时间来生成第二延迟信号;以及在第二延迟信号当中选择与预定相位 差在外部时钟信号和第一延迟信号之间生成的时间点相对应的第二延迟信号,并且通过组 合所选的第二延迟信号和外部时钟信号来改变外部时钟信号的频率。下面在“具体实施方式
”中描述这些及其它特征、方面和实施例。


结合附图来描述特征、方面和实施例,其中图1是依照现有技术一个例子的信号频率改变电路1的电路图;图2是依照现有技术另一例子的信号频率改变电路10的框图;图3是依照实施例的信号频率改变电路100的框图;图4是图3的延迟线120的电路图;图5是图3的控制器150的电路图;图6是图3的控制器150的输出波形图;和图7是依照实施例的信号频率改变电路100的输出波形图。
具体实施例方式以下,将参考附图详细描述优选实施例。图3是依照实施例的信号频率改变电路100的框图。如图3所示,依照实施例的信号频率改变电路100包括输入部件110、延迟线120、 检测器130、分频器140、控制器150、多路复用部件160和输出部件170。
输入部件110包括第一与门‘AND11,和第二与门‘AND12,由于电源电压‘VDD’被施加到第一输入端子,所以向第一与门‘AND11’提供通过 第二输入端子输入到延迟线120的时钟信号‘CLK’作为第一输入信号‘CLKI’。第二与门‘AND12’可以响应于锁相完成信号‘LOCK’来向检测器130传送或中断时 钟信号‘CLK’。换句话说,当在高电平使锁相完成信号‘LOCK’去激活时,第二与门‘AND12’ 把第二输入信号‘CLKI2’传送到检测器130作为时钟信号‘CLK’。当在低电平激活锁相完 成信号‘LOCK’时,第二与门‘AND12’通过把第二输入信号‘CLKI2’锁定到低电平来中断向 检测器130输入时钟信号‘CLK’。依照电路设计方案可以有选择地使用第一与门‘AND11’(其是虚设器件)。换句话 说,优选地是,时钟信号‘CLK’输入到延迟线120时的时间点与时钟信号‘CLK’输入到检测 器130时的时间点相匹配。因此,为了匹配时钟信号‘CLK’的输入时间点,第一与门‘AND11’ 被配置为具有与第二与门‘AND12’的延迟时间相同的信号延迟时间。因而,就时间点而言, 第一输入信号‘CLKI’和第二输入信号‘CLKI2’可以被认为是相同的信号。延迟线120接收第一输入信号‘CLKI’和延迟控制信号‘SEL<0:n>’,并且输出延迟 信号‘CLK0’和预频率改变时钟信号‘Μ<0:η>’。延迟信号‘CLK0’是通过延迟线120把第一输入信号‘CLKI’延迟对应于延迟控制 信号‘SEL<0:n>’的时间的信号。检测器130优选可以被配置为触发电路,并且响应于复位信号‘RST’被初始化。检测器130按照延迟信号‘CLK0’的上升沿来检测第二输入信号‘CLKI2,的下降 沿,以便在低电平激活锁相完成信号‘LOCK’。分频器140划分第二输入信号‘CLKI2,以便生成划分的时钟信号‘CLK_DIV’。控制器150使用划分的时钟信号‘CLK_DIV’来生成延迟控制信号‘SEL<0:n>’和 多路复用控制信号‘c<0:n>’。多路复用部件160响应于多路复用控制信号‘C<0:n>’来选择并输出预频率改变 时钟信号‘Μ<0:η>’之一。例如,当多路复用控制信号‘C<n>’被激活时,多路复用部件160 选择并输出预频率改变时钟信号‘M<n>’。输出部件170包括复制物延迟部件171和异或门‘X0R11’。复制物延迟部件171是延迟器件,其被配置为具有按照建模延迟时间的延迟时 间,所述建模延迟时间用于建模实施例的信号频率改变电路的内部延迟时间。即,从输入第 一输入信号‘CLKI’到生成多路复用部件160的输出信号的延迟时间。复制物延迟部件171 把第一输入信号‘CLKI’延迟建模延迟时间,以便生成输出信号‘CLK_RD’。异或门‘X0R11,对复制物延迟部件171的输出信号‘CLK_RD,和多路复用部件160 的输出信号执行异或操作,以便输出频率改变时钟信号‘CLKFC’。图4是图3的延迟线120的电路图。
如图4所示,延迟线120包括与非门‘ND10,和多个延迟单元‘DC0到DCn,。由于经由延迟线120的延迟信号‘CLK0’相对于第一输入信号‘CLKI’具有反向的 相位,于是与非门‘ND10’被配置为把延迟信号‘CLK0’的相位再次反向,以便恢复原始相 位。 延迟控制信号‘SEL<0:n>’被逐位输入到多个延迟单元‘DC0到DCn’,并且预频率 改变时钟信号‘Μ<0:η>’分别从多个延迟单元‘DC0到DCn’中的每个被逐位输出。延迟控 制信号‘SEL<0:n>’是用于确定多个延迟单元‘DC0到DCn’中的每个是否被激活的信号。多个延迟单元‘DC0到DCn’优选可以被配置为相同的。除别的以外,回顾一个延迟 单元‘DC0’的配置,它基本上具有与非门链结构。换句话说,延迟单元被配置为链结构的多 个与非门iNDll到ND13,和反相器iIViro第一输入信号iCLKI'被施加到与非门iNDll' 的两个输入端子之一并且延迟控制信号‘SEL<0>’被施加到其另一个。由于延迟单元‘DC0’ 被设置为默认工作状态,所以施加电源电压‘VDD’作为延迟控制信号‘SEL<0>’。与非门 iNDll'的输出信号由于多路复用控制信号‘C<0>’被输出。实施例是用于改变并输出时钟信号‘CLK’的频率的电路。特别地是,所述实施例 被配置为输出频率改变时钟信号‘CLKFC’,其频率为时钟信号‘CLK’的频率的两倍。为了使频率改变时钟信号‘CLKFC’具有为时钟信号‘CLK’频率两倍的频率,预频 率改变时钟信号‘M<0>’的延迟时间应当被设置为单位延迟时间的一半,即延迟单元‘DC0’ 的延迟时间的一半。因此,在用于配置延迟单元‘DC0,的多个与非门‘ND11到ND13,当中 具有对应于单位延迟时间一半的延迟时间的任何一个与非门中,输出预频率改变时钟信号 ‘M<0>’。在图4的实施例中,描述了与非门‘ND11’的输出信号被输出作为预频率改变时钟 信号‘M<0>’的例子。如上所述,所述实施例可以在预频率改变时钟信号‘M<0>’的延迟时间对应于单位 延迟时间一半时,通过改变延迟单元‘DC0,的电路即控制多个与非门‘ND11至ND13,的大 小,来输出其它与非门‘ND12和ND13’的输出作为预频率改变时钟信号‘M<0>’。当然,延迟 单元被配置为除与非门之外的其它逻辑器件的情况被预想为遵循上述原理。从而,预频率改变时钟信号‘Μ<0:η>’具有与在多个延迟单元‘DC0到DCn,当中 被激活的延迟单元的总延迟时间的一半相对应的延迟时间。例如,预频率改变时钟信号 ‘M<n>’具有对应于多个延迟单元‘DC0到DCn’全部的延迟时间一半的延迟时间。图5是图3的控制器150的电路图。如图5所示,控制器150包括移位寄存器151和延迟控制信号生成器152。移位寄存器151可以包括多个反相器‘IV21和IV22,、与非门‘ND21,和多个触发 电路‘FF0到FFn,。延迟控制信号生成器152可以由多个NOR门‘NR30_0到NR30_n-l,和多个反相器 ‘IV30_0 到 IV30_n-2,来配置。图6是图3的控制器150的输出波形图。如图6所示,移位寄存器151响应于划分的时钟信号‘CLK_DIV’来变换电源电压 iVDD'的电平,以便生成多路复用控制信号‘C<0:n>’。当在高电平激活多路复用控制信号 ‘C<0:n>’的最高有效位‘C<n>’时,移位寄存器151中断划分的时钟信号‘CLK_DIV’的输 入,以便停止电源电压‘VDD’变换操作。
延迟控制信号生成器152按照位的序列、以两位来组合多路复用控制信号 ‘C<0:n-1>’,以便生成延迟控制信号‘SEL<l:n>’,如图6所示。然而,通过多路复用控制信 号‘C<0>’的组合来生成延迟控制信号‘SEL<1>’。例如,地电压‘VSS’和多路复用控制信号 ‘C<0>’被异或以便生成延迟控制信号‘SEL<1>’,并且多路复用控制信号‘C<0>’和后续序 列的多路复用控制信号‘C<1>’被异或以便生成延迟控制信号‘SEL<2>’。下面将描述如上配置的依照实施例的信号频率改变电路100的工作。锁相完成信号‘LOCK’是在初始工作状态中在高电平未被激活的状态。因此,从第 二与门‘AND12’输出的第二输入信号‘CLKI2’被输入到检测器130和分频器140。图4的延迟线120把第一输入信号‘CLKI,延迟按照延迟控制信号‘SEL<0:n>,的 初始值被激活的延迟单元(例如,iDCO')的延迟时间并且输出延迟信号‘CLK0’。此时,延 迟控制信号‘SEL<0:n>’的初始值只激活在所有信号位中的‘SEL<0>’。如图6所示,图5的控制器150按照从分频器140所生成的划分的时钟信号 ‘CLK-DIV’来顺序地移位多路复用控制信号‘C<0:n>’和延迟控制信号‘SEL<0:n>’。同时,检测器130按照从延迟线120所输出的延迟信号‘CLK0’的上升沿来检测第 二输入信号‘CLKI2,的下降沿。增加按照顺序激活的延迟控制信号‘SEL<0:n>’被激活的延迟单元的数目,从而增 加延迟线120的延迟时间。图7是依照实施例的信号频率改变电路100的输出波形图。如图7所示,逐渐地增加延迟信号‘CLK0’的延迟时间,并且检测器130在预定的 时间点检测第二输入信号‘CLKI2’的下降沿以便在低电平激活锁相完成信号‘LOCK’。由于在低电平激活锁相完成信号‘LOCK’,所以第二与门‘AND12’把第二输入信号 ‘CLKI2’锁定在低电平,由此中断时钟信号‘CLK’向检测器130和分频器140的输入。由于在低电平锁定第二输入信号‘CLKI2’,所以检测器130把锁相完成信号 ‘LOCK’维持在低电平,并且控制器150停止多路复用控制信号‘C<0:n>’和延迟控制信号 ‘SEL<0:n>,的移位操作。例如,假定控制器150处于激活多路复用控制信号‘C<4>’的状态,并且假定延迟 控制信号‘SEL<4>’处于在低电平激活锁相完成信号‘LOCK’的时间点,于是多路复用控制 信号‘C<5:n>,和延迟控制信号‘SEL<5:n>,不被激活。多路复用部件160响应于激活的多路复用控制信号‘C<4>’而在预频率改变时钟 信号‘Μ<0:η>’当中选择并输出预频率改变时钟信号‘M<4>’。此时,通过在激活的延迟单元‘DC0到DC4’当中的延迟单元‘DC4’所输出的预频 率改变时钟信号‘M<4>’的延迟时间与响应于延迟控制信号‘SEL<4>’的激活而经由延迟单 元‘DC0到DC4’的第一输入信号‘CLKI’的延迟时间的一半相对应。输出部件170的异或门‘X0R11,对预频率改变时钟信号‘M<4>,和通过复制物延 迟部件171被延迟建模延迟时间的第一输入信号执行异或操作,以便输出频率改变时钟信 号‘CLKFC’,如图7所示。此时,预频率改变时钟信号‘M<4>’和复制物延迟部件171的输出 信号‘CLK_RD’的相位差对应于输出信号‘CLK_RD’周期的1/4。因此,当预 频率改变时钟信 号‘M<4>’和输出信号‘CLK_RD’被异或时,那么可以生成其频率为时钟信号‘CLK’的频率 两倍的频率改变时钟信号‘CLKFC’。
如图7所示,可以理解,在于低电平去激活锁相完成信号‘LOCK’之后,可以生成频 率改变时钟信号‘CLKFC’,其具有为第一输入信号‘CLKI’两倍的频率以及恒定的占空度。
本发明使用了通过延迟线120和检测器130来检测第一输入信号‘CLKI’和延迟 信号‘CLK0’具有刚好彼此相反的相位时的时间点的方案。因此,可以生成频率改变时钟信 号‘CLKFC’,其具有为时钟信号频率两倍的频率并且具有统一的占空度,而不考虑时钟信号 ‘CLK,的频率。尽管以上实施例描述了用于把输入信号的频率改变为两倍那么高的频率的实施 例,不过实施例并不局限于此。上述实施例的工作原理为预频率改变时钟信号‘M<0>’的 延迟时间应当被设置为单位延迟时间的一半,即延迟单元‘DC0’的延迟时间的一半,以便频 率改变时钟信号‘CLKFC’具有为时钟信号频率两倍的频率。根据上述实施例可以理解,可 以通过改变延迟线120的设计而使用不同的倍数(例如,三倍,四倍等)来改变输入信号的 频率。虽然上面已经描述了特定的实施例,不过应当理解所描述的实施例仅仅是为了举 例。据此,不应当根据所描述的实施例来限制这里所描述的设备和方法。相反,这里所描述 的设备和方法应当仅仅鉴于当结合以上描述和附图时的所附权利要求来加以限定。
权利要求
一种信号频率改变电路,包括延迟线,配置为响应于延迟控制信号把时钟信号延迟第一延迟时间以便生成延迟信号,并且把时钟信号延迟小于第一延迟时间的第二延迟时间以便生成预频率改变时钟信号;检测器,配置为使用延迟信号来检测时钟信号的具体相位以便生成锁相完成信号;控制器,配置为使用在锁相完成信号的激活时间点之前所提供的时钟信号来顺序地移位所述延迟控制信号和多路复用控制信号;多路复用部件,配置为响应于多路复用控制信号来选择并输出预频率改变时钟信号之一;和输出部件,配置为通过使用时钟信号和多路复用部件的输出信号来生成其频率被改变为不同于时钟信号的频率的频率改变时钟信号。
2.如权利要求1所述的信号频率改变电路,其中所述第二延迟时间对应于所述第一延 迟时间的一半。
3.如权利要求1所述的信号频率改变电路,其中所述延迟线包括多个延迟单元,所述 多个延迟单元中的每个具有多个逻辑器件的链结构,并且输出与所述第二延迟时间相对应 的信号的多个逻辑器件之一的输出信号被生成作为呈链结构的预频率改变时钟信号的信 号位。
4.如权利要求1所述的信号频率改变电路,其中所述检测器被配置为使用延迟信号的 上升沿来检测时钟信号的下降沿,以便激活锁相完成信号。
5.如权利要求4所述的信号频率改变电路,其中所述检测器包括触发电路,所述触发 电路被配置来使得时钟信号被输入到输入端子、延迟信号被输入到时钟信号端子以及锁相 完成信号被输出到输出端子。
6.如权利要求1所述的信号频率改变电路,其中所述控制器被配置为响应于多路复用 控制信号的最高有效位的激活来停止移位多路复用控制信号。
7.如权利要求1所述的信号频率改变电路,其中所述控制器包括移位寄存器,配置为通过响应于时钟信号而变换电源电压的电平来生成多路复用控制 信号;和延迟控制信号生成器,配置为通过按照位的序列以两位组合多路复用控制信号来生成 延迟控制信号。
8.如权利要求7所述的信号频率改变电路,其中所述移位寄存器被配置为当多路复用 控制信号的最高有效位未被激活时接收时钟信号。
9.如权利要求7所述的信号频率改变电路,其中所述延迟控制信号生成器被配置为通 过按照位的序列以两位组合多路复用控制信号的除了最低有效位之外的其余位来生成延 迟控制信号。
10.如权利要求1所述的信号频率改变电路,其中所述输出部件被配置为通过组合所 述多路复用部件的输出信号和把时钟信号延迟从输入时钟信号到生成所述多路复用部件 的输出信号的延迟时间的信号来生成频率改变时钟信号。
11.如权利要求1所述的信号频率改变电路,其中所述输出部件包括复制物延迟部件,配置为接收时钟信号;和逻辑器件,配置为通过对所述复制物延迟部件的输出和所述多路复用部件的输出进行 异或来生成频率改变时钟信号。
12.如权利要求1所述的信号频率改变电路,进一步包括用于在锁相完成信号的去激 活周期期间向所述检测器和所述控制器提供时钟信号的输入部件。
13.如权利要求1所述的信号频率改变电路,进一步包括用于划分时钟信号并且把划 分的时钟信号提供给所述控制器的分频器。
14.一种信号频率改变电路,包括延迟线,包括多个延迟单元,每个延迟单元具有逻辑器件的链结构,其中所述延迟线被 配置为通过响应于延迟控制信号而被激活的延迟单元来延迟时钟信号以便生成延迟信号, 并且所述延迟线输出多个延迟单元的链结构中与单位延迟时间的一半相对应的逻辑器件 的输出信号来作为预频率改变时钟信号;检测器,配置为使用延迟信号来检测时钟信号的具体相位并且生成锁相完成信号;控制器,配置为使用在锁相完成信号的激活时间点之前所提供的时钟信号来顺序地移 位延迟控制信号并且移位多路复用控制信号;多路复用部件,配置为响应于多路复用控制信号来选择并输出预频率改变时钟信号之 一;和输出部件,配置为通过使用时钟信号和所述多路复用部件的输出信号来生成其频率被 改变为不同于时钟信号的频率的频率改变时钟信号。
15.如权利要求14所述的信号频率改变电路,其中所述检测器被配置为通过使用延迟 信号的上升沿来检测时钟信号的下降沿,以便激活锁相完成信号。
16.如权利要求15所述的信号频率改变电路,其中所述检测器包括触发电路,所述触 发电路被配置来使得时钟信号被输入到输入端子、延迟信号被输入到时钟信号端子以及锁 相完成信号被输出到输出端子。
17.如权利要求14所述的信号频率改变电路,其中所述控制器被配置为响应于多路复 用控制信号的最高有效位的激活而停止移位多路复用控制信号。
18.如权利要求14所述的信号频率改变电路,其中所述控制器包括移位寄存器,配置为通过响应于时钟信号而变换电源电压的电平来生成多路复用控制 信号;和延迟控制信号生成器,配置为通过按照位的序列以两位组合多路复用控制信号来生成 延迟控制信号。
19.如权利要求18所述的信号频率改变电路,其中所述移位寄存器被配置为当多路复 用控制信号的最高有效位被去激活时接收时钟信号。
20.如权利要求18所述的信号频率改变电路,其中所述延迟控制信号生成器被配置为 通过按照位的序列组合多路复用控制信号的除最低有效位之外的其余位来生成延迟控制信号。
21.如权利要求14所述的信号频率改变电路,其中所述输出部件被配置为通过组合所 述多路复用部件的输出信号和把时钟信号延迟从输入时钟信号到生成所述多路复用部件 的输出信号的延迟时间的信号来生成频率改变时钟信号。
22.如权利要求14所述的信号频率改变电路,其中所述输出部件包括复制物延迟部件,配置为接收时钟信号;和逻辑器件,配置为通过对所述复制物延迟部件的输出和所述多路复用部件的输出进行 异或来生成频率改变时钟信号。
23.如权利要求14所述的信号频率改变电路,进一步包括用于在锁相完成信号的去激 活周期期间向所述检测器和所述控制器提供时钟信号的输入部件。
24.如权利要求14所述的信号频率改变电路,进一步包括用于划分时钟信号并且把划 分的时钟信号提供给所述控制器的分频器。
25.一种具有多个延迟单元的信号频率改变电路的频率改变方法,所述多个延迟单元 把输入信号延迟单位延迟时间并输出,该方法包括通过经由所述多个延迟单元延迟外部时钟信号来生成第一延迟信号,并且通过经由所 述多个延迟单元中的每个把外部时钟信号延迟与所述单位延迟时间相比减少预定比率的 延迟时间来生成第二延迟信号;以及在第二延迟信号当中选择与预定相位差在外部时钟信号和第一延迟信号之间生成的 时间点相对应的第二延迟信号,并且通过组合所选的第二延迟信号和外部时钟信号来改变 外部时钟信号的频率。
26.如权利要求25所述的信号频率改变电路的频率改变方法,其中所述预定相位差是 时钟信号的周期的一半的相位差。
27.如权利要求25所述的信号频率改变电路的频率改变方法,其中按照所述预定比率 减少的延迟时间是对应于所述单位延迟时间的一半的延迟时间。
28.如权利要求25所述的信号频率改变电路的频率改变方法,其中通过使外部时钟信 号的频率增为两倍来改变外部时钟信号的频率。
29.如权利要求25所述的信号频率改变电路的频率改变方法,其中通过组合把外部时 钟信号延迟建模延迟时间的信号和所选的第二延迟信号来进行所选的第二延迟信号和外 部时钟信号的组合,以及所述建模延迟时间是从输入外部时钟信号到选择第二延迟信号的延迟时间。
全文摘要
给出了一种信号频率改变电路及其频率改变方法。所述信号频率改变电路包括延迟线、检测器、控制器、多路复用部件和输出部件。延迟线对应于延迟控制信号把时钟信号延迟第一延迟时间以便生成延迟信号,并且把所述时钟信号延迟短于第一延迟时间的第二延迟时间以便生成预频率改变时钟信号。检测器生成锁相完成信号。控制器顺序地移位延迟控制信号和多路复用控制信号。多路复用部件选择并输出预频率改变时钟信号之一。输出部件生成频率改变时钟信号。
文档编号H03L7/00GK101867357SQ20091015924
公开日2010年10月20日 申请日期2009年8月10日 优先权日2009年4月15日
发明者郑椿锡 申请人:海力士半导体有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1