一种无源射频识别上电复位电路及无源射频识别标签的制作方法

文档序号:7510148阅读:188来源:国知局
专利名称:一种无源射频识别上电复位电路及无源射频识别标签的制作方法
技术领域
本发明属于射频领域,尤其涉及一种无源射频识别上电复位电路及无源射频识别标签。
背景技术
射频识别(Radio Frequency Identification, RFID)是一种非接触式的自动识别技术,其可以应用于仓库管理、身份识别、交通运输、食品医疗、动物管理等多种领域,由于其广泛的应用,RFID技术在近年来越来越受到重视。RFID标签主要分为无源标签和有源标签两种类型,无源式被动射频识别标签系统的能量来自读写器发射的射频能量,无须内置电源,通过天线接收到射频信号,在内部经过整流及稳压电路产生稳定的电源,在电源上电的过程中,上电复位电路检测并判断电源电压是否、达到启动电压,当电源电压达到启动电压时输出复位信号,以对数字电路以及其他工作电路实现复位、启动。图I所示为现有的上电复位电路的结构,包括N型MOS管M1、N型MOS管M2、电容 Cl I、反相器NOTl I、延迟器Dll以及异或门XORll ;其中,N型MOS管Ml的栅极和漏极同时与电源电压VDDA连接,N型MOS管Ml的源极与N型MOS管M2的漏极连接,N型MOS管M2的栅极与N型MOS管M2的漏极连接,N型 MOS管M2的源极通过电容Cll接地,N型MOS管M2与电容Cll的连接点为节点J,N型MOS 管M2的源极同时与反相器NOTll的输入端连接,反相器NOTll的输出端同时与延迟器Dll 的输入端、异或门XORl I的一端连接,反相器NOTl I与延迟器Dl I、异或门XORl I的连接点为节点K1,延迟器Dll的输出端与异或门XORll的另一端连接,异或门XORll的输出端为上电复位信号的输出端,用于输出复位信号。在上述结构中,N型MOS管Ml与N型MOS管M2形成了两个单向导通器件,当电源电压VDDA大于N型MOS管Ml与N型MOS管M2的阈值电压之和时,N型MOS管Ml和N型 MOS管M2导通,电源电压VDDA对电容Cll充电,电容Cll的电压通过反向以及延迟处理后作为复位信号POR输出。在动态快速上电过程中,由于反相器NOTll输出端,即节点Kl的输出电压VKl因反相器NOTll输入端没有确定的电平驱动,因此电压VKl的变化延迟于电源电压VDDA的变化,即在上电瞬间节点Kl的电压VKl不能很好的跟随电源电压VDDA,而始终与电源电压 VDDA存在一定压差,详见图2中的信号波形,在图2中,SI为电源电压VDDA随时间变化的波形,S2为节点Kl的电压VKl随时间变化的波形,S3为通过现有技术产生的复位信号POR 随时间变化的波形。在图2中可以明显看出,在电源电压VDDA已上升到高电平的临界值后,此时节点 Kl上的电压VKl依然还处于低电平的范围,此时经过反向、延迟后输出一个约为1.087V假脉冲复位信号FA,该假脉冲FA的幅值比较高,在电源电压VDDA为I. 8V时,最高幅值可以达到I. 3V,远高于数字电路以及其他工作电路中MOS管导通所需的阈值电压,从而导致系统在电源并没有上电完成时非正常启动,造成系统运行不稳定。图3所示为现有另一种形式的上电复位电路的结构,包括P型MOS管M3、P型MOS 管M4、P型MOS管M5、电容C12、反相器N0T12、延迟器D12以及异或门X0R12 ;其中,P型MOS管M3的源极和P型MOS管M4的源极同时与电源电压VDDA连接,P 型MOS管M3的栅极与其漏极连接,P型MOS管M3的漏极又与P型MOS管M5的源极连接, P型MOS管M5的栅极与其漏极同时接地,P型MOS管M4的栅极与P型MOS管M3的栅极连接,P型MOS管M4的漏极通过电容C12接地,P型MOS管M4的漏极还与反相器N0T12的输入端连接,反相器N0T12的输出端同时与延迟器D12的输入端、异或门X0R12的第二输入端连接,延迟器D12的输出端与异或门X0R12的第一输入端连接,异或门X0R12输出端为上电复位信号的输出端,用于输出复位信号。上述结构中,P型MOS管M3和P型MOS管M4构成了对电容C12充电的镜像电流源。充电后电容C12的电压通过反向以及延迟处理后作为复位信号POR输出。此处与第一个现有技术实例相比,仅仅是对延迟电容C12的充电方式稍有不同,在动态快速上电过程中,电源电压没有足够高,反相器N0T12的输入端是处于未被驱动的状态,因而没有确定的电平输入,导致反相器N0T12的输出端不受输入端的控制电压,使得反相器N0T12的输出电压没有确定的跟随电源电压,始终与电源电压存在一定的电压差,经过由反相器组成的延迟器D12以及异或门X0R12之后,最终产生了一个不期望出现的假脉冲信号。在图4中可以明显看出,波形S5即输出的复位信号POR同样有着短暂的不能跟随波形S4即复位电路输入的电源电压上升的问题,从而导致了假脉冲的产生。
由于现有的上电复位电路中,均具有上述的假脉冲信号,在VDDA为I. 8V的情况下假脉冲信号的幅值变化范围通常在O. 3V^1. 5V之间,然而,在RFID系统中,经常出现由于忽略上述假脉冲而错误的触发数字电路,从而直接导致了射频识别标签的灵敏度降低,因此将上电翻转电平调高,无法在低电源电压条件下实现上电复位,功耗很大。然而目前,随着RFID标签的低功耗需求,在极弱场条件下进入工作状态是射频标签产品的竞争性所在,而且深亚微米芯片制造工艺可以生产出阈值电压很低的数字逻辑器件,即意味着允许系统在很低的电源电压下完成数字逻辑功能。然而由于极弱场的缘故,低功耗的RFID系统中上电复位电压比传统的复位电压更低,在此情形下,现有的上电复位电路结构容易产生假脉冲,以导致系统由于被假脉冲触发而误进入工作模式的,而此时的电源并没有满足上电复位电路的触发条件,进而使得射频标签的灵敏度降低,甚至造成系统运行不稳定。

发明内容
本发明实施例的目的在于提供一种无源射频识别上电复位电路,旨在解决上电复位时由于出现假脉冲信号而导致系统非正常复位的问题。本发明实施例是这样实现的,一种无源射频识别上电复位电路,所述电路包括检测单元,所述检测单元的输入端与电源管理模块的输出端连接,用于对所述电源管理模块输出待测的电源电压的幅值进行检测,输出电源检测信号和跟随控制信号;跟随控制单元,所述跟随控制单元的第一输入端与所述电源管理模块的输出端连接,所述跟随控制单元的第二输入端与所述检测单元的第一输出端连接,所述跟随控制单元的控制端与所述检测单元的第二输出端连接,用于根据所述跟随控制信号生成跟随所述电源检测信号和所述电源电压的电源跟随信号;延时单元,所述延时单元的输入端与所述跟随控制单元的输出端连接,所述延时单元的输出端与数字电路连接,用于对所述电源跟随信号进行延迟及去毛刺处理,生成复位信号。本发明实施例的另一目的在于提供一种采用上述无源射频识别上电复位电路的无源射频识别标签。本发明实施例在上电的过程中,通过使电源跟随信号紧紧跟随电源电压,有效抑制了假脉冲信号的产生,进而有效地避免了由于存在假脉冲信号而导致上电复位信号对系统的误触发,保证了系统的可靠性,得以在低电源电压条件下有效实现上电复位,避免了因防止误触发而提高翻转电平导致的高功耗,更加适用于低功耗需求的射频识别系统,并且在复位后仅有一个开关管导通,实现低功耗复位。


图I为现有上电复位电路的一结构图;图2为图I对应的上电复位电路的信号波形图; 图3为现有上电复位电路的另一结构图;图4为图3对应的上电复位电路的信号波形图;图5为本发明一实施例提供的无源射频识别上电复位电路的结构图;图6为本发明一实施例提供的无源射频识别上电复位电路的示例电路结构图;图7为本发明一实施例提供的无源射频识别上电复位电路的信号变化示意图;图8为图7中各个信号线展开图。
具体实施例方式为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。本发明实施例在上电的过程中,通过使电源跟随信号紧紧跟随电源电压,有效抑制了假脉冲信号的产生,保证了复位信号的可靠性。图5示出本发明实施例提供的无源射频识别上电复位电路的结构,为了便于说明,仅不出了与本发明相关的部分。作为本发明一实施例提供的无源射频识别上电复位电路I可以应用于各种无源射频识别标签4中,该无源射频识别上电复位电路I连接于电源提供单元2 (例如低压差线性稳压器low dropout regulator, LDO)与数字电路之间3,包括检测单元11,该检测单元11的输入端与无源射频识别标签中的电源管理模块的输出端,用于对电源管理模块2输出待测的电源电压VDDA的幅值进行检测,输出电源检测信号和跟随控制信号;跟随控制单元12,该跟随控制单元的第一输入端与无源射频识别标签中电源管理模块2的输出端连接,跟随控制单元的第二输入端与检测单元11的第一输出端连接,跟随控制单元的控制端与检测单元11的第二输出端连接,用于根据跟随控制信号生成跟随电源检测信号和电源电压的电源跟随信号;延时单元13,该延时单元13的输入端与跟随控制单元12的输出端连接,延时单元
13的输出端与无源射频识别标签中的数字电路3连接,用于对电源跟随信号进行延迟及去毛刺处理,生成复位信号。本发明实施例在上电的过程中,通过使电源跟随信号紧紧跟随电源电压,有效抑制了假脉冲信号的产生,进而有效地避免了由于存在假脉冲信号而导致上电复位信号对系统的误触发,保证了系统的可靠性,得以在低电源电压条件下有效实现上电复位,避免了因防止误触发而提高翻转电平导致的高功耗,更加适用于低功耗需求的射频识别系统,并且在复位后仅有一个开关管导通,实现低功耗复位。以下结合具体实施例对本发明的实现进行详细说明。图6示出本发明实施例提供的无源射频识别上电复位电路的示例电路结构,为了便于说明,仅示出了与本发明相关 的部分。作为本发明一实施例,检测单元11包括电阻R1、第一单向导通单元111、第二单向导通单元112以及电容Cl ;电阻Rl的一端为检测单元11的输入端,电阻Rl的另一端为检测单元11的第一输出端与第一单向导通单元的输入端连接,第一单向导通单元111的输出端与第二单向导通单元112的输入端连接,第二单向导通单元112的输出端接地,电容Cl的一端为检测单元11的第二输出端与第一单向导通单元的输出端连接,电容Cl的另一端接地。作为本发明一实施例,第一单向导通单元111和第二单向导通单元112均可以采用多个二极管串联实现,第一二极管Dl的阳极为第一单向导通单元111的输入端,第一二极管Dl的阴极与第二二极管D2的阳极连接,第二二极管D2的阴极与下一串联的二极管的阳极连接,依次类推,最后一个串联的二极管的阴极为第一单向导通单元111的输出端,第二单向导通单元112的多个二极管串联结构与第一单向导通单元111相同,此处不再赘述, 而第一单向导通单元111和第二单向导通单元112所选取的串联的二极管的数量需保证避免二极管正向导通,并且使二极管亚阈值的漏电流调整适当,以保证节点A相对于电源的暂时跟随行为。作为本发明一优选实施例,第一单向导通单元111和第二单向导通单元112还均可以采用多个二极管接法的MOS管串联实现,参考图6,以三个MOS管的串联结构为例,第一单向导通单元111包括第i^一 P型MOS管MlI、第十二 P型MOS管M12和第十三P型MOS 管 M13 ;其中第i^一 P型MOS管Mll的源极为第一单向导通单元111的输入端,第i^一 P 型MOS管Ml I的栅极与第i^一 P型MOS管Ml I的漏极连接,第i^一 P型MOS管Ml I的漏极又与第十二 P型MOS管M12的源极连接,第十二 P型MOS管M12的栅极与第十二 P型MOS 管M12的漏极连接,第十二 P型MOS管M12的漏极又与第十三P型MOS管M13的源极连接, 第十三P型MOS管M13的栅极与第十三P型MOS管M13的漏极连接,第十三P型MOS管M13 的漏极为第一单向导通单元111的输出端。第二单向导通单元112包括第十四N型MOS管M14、第十五N型MOS管M15和第十六N型MOS管M16 ;
其中第十四N型MOS管M14的漏极为第二单向导通单元112的输入端,第十四N 型MOS管M14的栅极与第十四N型MOS管M14的漏极连接,第十四N型MOS管M14的源极又与第十五N型MOS管M15的漏极连接,第十五N型MOS管M15的栅极与第十五N型MOS 管M15的漏极连接,第十五N型MOS管M15的源极又与第十六N型MOS管M16的漏极连接, 第十六N型MOS管M16的栅极与第十六N型MOS管M16的漏极连接,第十六N型MOS管M16 的源极为第二单向导通单元112的输出端。应当理解地,第一单向导通单元111和第二单向导通单元112不限于包括三个MOS 管,具体MOS管数量可以根据电源管理模块的输出电压(5V、3V或I. 8V)进行选取,即在正常的工作状态下,使叠加后MOS管串联支路的电压导通高于系统的电源电压,以避免MOS管发生正向导通,进而在复位信号POR的脉冲尚未形成的时候,多个串联接法的MOS管支路提供了电源到节点A的亚阈值漏电通道,只有皮安级,不到纳安级的电流,确保了复位信号 POR的脉冲形成之前,节点A可以暂时跟随电源电压的升高而适当升高,从而避免了假脉冲信号的形成,即利用二极管或MOS管导通前的亚阈值态的漏电流消除假脉冲,以提高射频标签的灵敏度。第一单向导通单元111以及第二单向导通单元112中MOS管的尺寸和数量比决定了对电容Cl的充电电流大小、稳定后恒定直流电流的大小、以及稳定后的Cl电容上电压的高低。从低功耗的角度考虑,第一单向导通单元111以及第二单向导通单元112中MOS管的数量均优选为7-15个。跟随控制单元12包括 第一开关单元121、第二开关单元122、第三单向导通单元123、第四单向导通单元 124以及电阻R2 ;第一开关单元121的输入端为跟随控制单元12的第二输入端,第一开关单元121 的输出端与第二开关单元122的输入端连接,第二开关单元122的输出端接地,第一开关单元121的控制端通过电阻R2接地,第二开关单元122的控制端为跟随控制单元12的控制端,第三单向导通单元123的输入端为跟随控制单元12的第一输入端,第三单向导通单元 123的输出端与第四单向导通单元124的输入端连接,第四单向导通单元124的输出端为跟随控制单元12的输出端,第四单向导通单元124的输出端与第二开关单元122的输入端连接。作为本发明一实施例,第一开关单元121和第二开关单元122均可以采用多个串联的开关管实现,参考图6,以三个开关管的串联结构为例,第一开关单元121包括第二十一开关管1211、第二十二开关管1212、第二十三开关管1213 ;其中第二十一开关管1211的输入端为第一开关单元121的输入端,第二十一开关管1211的输出端与第二十二开关管1212的输入端连接,第二十二开关管1212的输出端与第二十三开关管1213的输入端连接,第二十三开关管1213的输出端为第一开关单元121 的输出端,第二十一开关管1211的控制端、第二十二开关管1212的控制端、第二十三开关管1213的控制端连接同时为第一开关单元121的控制端。作为本发明一实施例,第二 i^一开关管1211、第二十二开关管1212、第二十三开关管1213均可以采用PNP型三极管实现,该PNP型三极管的基极为第二十一开关管1211、 第二十二开关管1212、第二十三开关管1213的控制端,PNP型三极管的发射极为第二十一开关管1211、第二十二开关管1212、第二十三开关管1213的输入端,PNP型三极管的集电极为第二十一开关管1211、第二十二开关管1212、第二十三开关管1213的输出端。优选地,第二i^一开关管1211、第二十二开关管1212、第二十三开关管1213还可以分别采用P型MOS管M21、P型MOS管M22、P型MOS管M23实现,该P型MOS管M21、M22、 M23的栅极分别为第二十一开关管1211、第二十二开关管1212、第二十三开关管1213的控制端,P型MOS管M21、M22、M23的源极分别为第二i^一开关管1211、第二十二开关管1212、 第二十三开关管1213的输入端,P型MOS管M21、M22、M23的漏极分别为第二i^一开关管 1211、第二十二开关管1212、第二十三开关管1213的输出端。第二开关单元122包括第二十四开关管1221、第二十五开关管1222、第二十六开关管1223 ;其中第二十四开关管1221的输入端为第二开关单元122的输入端,第二十四开关管1221的输出端与第二十五开关管1222的输入端连接,第二十五开关管1222的输出端与第二十六开关管1223的输入端连接,第二十六开关管1223的输出端为第二开关单元122 的输出端,第二十四开关管1221的控制端、第二十五开关管1222的控制端、第二十六开关管1223的控制端连接同时为第二开关单元122的控制端。作为本发明一实施例,第二十四开关管1221、第二十五开关管1222、第二十六开关管1223均可以采用NPN型三极管实现,该NPN型三极管的基极为第二十四开关管1221、 第二十五开关管1222、第二十六开关管1223的控制端,NPN型三极管的集电极为第二十四开 关管1221、第二十五开关管1222、第二十六开关管1223的输入端,NPN型三极管的发射极为第二十四开关管1221、第二十五开关管1222、第二十六开关管1223的输出端。优选地,第二十四开关管1221、第二十五开关管1222、第二十六开关管1223还可以分别采用N型MOS管M24、N型MOS管M25、N型MOS管M26实现,该N型MOS管M24、M25、 M26的栅极分别为第二十四开关管1221、第二十五开关管1222、第二十六开关管1223的控制 端,N型MOS管M24、M25、M26的漏极分别为第二十四开关管1221、第二十五开关管1222、 第二十六开关管1223的输入端,N型MOS管M24、M25、M26的漏极分别为第二十四开关管 1221、第二十五开关管1222、第二十六开关管1223的输出端。作为本发明一实施例,第三单向导通单元123、第四单向导通单元124均可以采用多个二极管串联实现,第四二极管D4的阳极为第三单向导通单元123的输入端,第四二极管D4的阴极与第五二极管D5的阳极连接,第五二极管D5的阴极与下一串联的二极管的阳极连接,依次类推,最后一个串联的二极管的阴极为第三单向导通单元123的输出端,第四单向导通单元124的多个二极管串联结构与第三单向导通单元123相同,此处不再赘述,而第三单向导通单元123、第四单向导通单元124所选取的串联的二极管的数量需保证避免二极管正向导通,并且使二极管亚阈值的漏电流调整适当,以保证节点B相对于电源的暂时跟随行为。作为本发明一优选实施例,第三单向导通单元123、第四单向导通单元124还均可以采用多个二极管接法的MOS管串联实现,参考图6,以三个MOS管的串联结构为例,第三单向导通单元123包括第三^^一 P型MOS管M31、第三十二 P型MOS管M32和第三十三P型 MOS 管 M33 ;其中第三i^一P型MOS管M31的源极为第三单向导通单元123的输入端,第三i^一P型MOS管M31的栅极与第三i^一 P型MOS管M31的漏极连接,第三i^一 P型MOS管M31的漏极又与第三十二 P型MOS管M32的源极连接,第三十二 P型MOS管M32的栅极与第三十二 P型MOS管M32的漏极连接,第三十二 P型MOS管M32的漏极又与第三十三P型MOS管M33 的源极连接,第三十三P型MOS管M33的栅极与第三十三P型MOS管M33的漏极连接,第三十三P型MOS管M33的漏极为第三单向导通单元123的输出端。第四单向导通单元124包括第三十四P型MOS管M34、第三十五P型MOS管M35 和第三十六P型MOS管M36 ;其中第三十四P型MOS管M34的源极为第四单向导通单元124的输入端,第三十四 P型MOS管M34的栅极与第三十四P型MOS管M34的漏极连接,第三十四P型MOS管M34的漏极又与第三十五P型MOS管M35的源极连接,第三十五P型MOS管M35的栅极与第三十五 P型MOS管M35的漏极连接,第三十五P型MOS管M35的漏极又与第三十六P型MOS管M36 的源极连接,第三十六P型MOS管M36的栅极与第三十六P型MOS管M36的漏极连接,第三十六P型MOS管M36的漏极为第四单向导通单元124的输出端。应当理解地,第三单向导通单元123、第四单向导通单元124不限于包括三个MOS 管,具体MOS管数量可以根据电源管理模块的输出电压(5V、3V或I. 8V)进行选取,即在正常的工作状态下,使叠加后MOS管串联支路的电压导通高于系统的电源电压,以避免MOS管发生正向导通,进而在复位信号POR的脉冲尚未形成的时候,多个串联接法的MOS管支路提供了电源到节点A的亚阈值漏电通道,只有皮安级,不到纳安级的电流,确保了复位信号 POR的脉冲形成之前,节点B可以暂时跟随电源电压的升高而适当升高,从而避免了假脉冲信号的形成,即利用二极管或MOS管导通前的亚阈值态的漏电流消除假脉冲,以提高射频标签的灵敏度。从低功耗的角度考虑,第三单向导通单元123、第四单向导通单元124中MOS 管的数量均优选为7-15个。 延时单元13包括第一反相器131、第二反相器132、第三反相器133 ;第一反相器131的输入端为延时单兀13的输入端,第一反相器131的输出端与第二反相器132的输入端连接,第二反向器的输出端与第三反相器133的输入端连接,第三反相器133的输出端为延时单兀13的输出端。可以理解,延时单元13包括反相器的数量并不限定为三个,可以根据需要设置为任意多个。在本发明实施例中,电源电压VDDA开始上电,C点电压(电源检测信号)跟随VDDA 上升,当C点电压达到第一单向导通单元111和第二单向导通单元112的阈值电压之和时, 第一单向导通单元111和第二单向导通单元112导通,电容Cl开始充电,A点电压(跟随控制信号)跟随C点电压上升。在A点电压上升到第二开关单元122的阈值电压之前,电源电压VDDA开始上电后,第一开关单元121导通,B点电压(电源跟随信号)跟随C点电压上升,当电源电压VDDA 上升到第三单向导通单元123、第四单向导通单元124的阈值电压之和时,第三单向导通单元123、第四单向导通单元124导通,B点电压(电源跟随信号)跟随电源电压VDDA上升,以实现良好的电源电压跟随,大幅提高了跟随紧密性。并且在第二开关单元122导通后,由于导通电流很小,所以功耗很低。
在A点电压上升到第二开关单元122的阈值电压时,B点电压升到最高,并且大于反相器的翻转电压,复位信号POR为低电平,此时第二开关单元122导通,B点电压(电源跟随信号)迅速被拉低,并通过第一反相器131、第二反相器132、第三反相器133输出高电平的复位信号P0R。图7和图8示出了电路中部分信号的波形变化,其中,曲线301为电源跟随信号的仿真示意波形,曲线302为B点电压经过第一反相器的信号波形,在tl时刻以前,电源电压 VDDA和复位信号POR均为低电平,在tl时刻,电源开始上电,电源电压VDDA逐渐升高,此时,电源跟随信号跟随电源检测信号,即与电源电压VDDA保持较小压差的跟随,在t2时刻, 电源继续上电,第三单向导通单元123、第四单向导通单元124、第五单向导通器件125、第六单向导通器件126、第七单向导通器件127和第八单向导通器件128导通,结合图6,电源跟随信号开始紧紧跟随电源电压VDDA,直到t3时刻,第二开关单元122导通后,电源跟随信号迅速下降为地电压,同时经过第一反相器131的信号从低电平跳变为高电平,并经过第二反相器132、第三反相器133的延时后,于t4时刻输出高电平的复位信号,电源也完成上电。在本发明实施例中,可以通过调节电容Cl的大小来调节电源跟随信号输出的时间,以及通过增加反相器的数量调节复位信号的输出时间,以实现在电源上电完成的时刻输出复位信号。本发明实施例在上电的过程中,通过使电源跟随信号紧紧跟随电源电压,有效抑制了假脉冲信号的产生,进而有效地避免了由于存在假脉冲信号而导致上电复位信号对系统的误触发,保证了系统的可靠性,得以在低电源电压条件下有效实现上电复位,避免了因防止误触发而提高翻转电平导致的高功耗,更加适用于低功耗需求的射频识别系统,并且在复位后仅有一个开关管导通,实现低功耗复位。 以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
权利要求
1.一种无源射频识别上电复位电路,其特征在于,所述电路包括 检测单元,所述检测単元的输入端与电源管理模块的输出端连接,用于对所述电源管理模块输出待测的电源电压的幅值进行检测,输出电源检测信号和跟随控制信号; 跟随控制単元,所述跟随控制单元的第一输入端与所述电源管理模块的输出端连接,所述跟随控制单元的第二输入端与所述检测単元的第一输出端连接,所述跟随控制单元的控制端与所述检测単元的第二输出端连接,用于根据所述跟随控制信号生成跟随所述电源检测信号和所述电源电压的电源跟随信号; 延时单元,所述延时单元的输入端与所述跟随控制单元的输出端连接,所述延时单元的输出端与数字电路连接,用于对所述电源跟随信号进行延迟及去毛刺处理,生成复位信号。
2.如权利要求I所述的电路,其特征在于,所述检测単元包括 电阻R1、第一单向导通単元、第二单向导通单元以及电容Cl ; 所述电阻Rl的一端为所述检测单元的输入端,所述电阻Rl的另一端为所述检测单元的第一输出端与所述第一单向导通単元的输入端连接,所述第一单向导通単元的输出端与第二单向导通単元的输入端连接,第二单向导通単元的输出端接地,所述电容Cl的一端为所述检测単元的第二输出端与所述第一单向导通単元的输出端连接,所述电容Cl的另ー端接地。
3.如权利要求2所述的电路,其特征在于,所述第一单向导通単元包括第十一P型MOS管、第十二 P型MOS管和第十三P型MOS管; 所述第十一 P型MOS管的源极为所述第一单向导通单元的输入端,所述第十一 P型MOS管的栅极与所述第十一 P型MOS管的漏极连接,所述第十一 P型MOS管的漏极又与所述第十二 P型MOS管的源极连接,所述第十二 P型MOS管的栅极与所述第十二 P型MOS管的漏极连接,所述第十二 P型MOS管的漏极又与所述第十三P型MOS管的源极连接,所述第十三P型MOS管的栅极与所述第十三P型MOS管的漏极连接,所述第十三P型MOS管的漏极为所述第一单向导通単元的输出端。
4.如权利要求2所述的电路,其特征在于,所述第二单向导通単元包括第十四N型MOS管、第十五N型MOS管和第十六N型MOS管; 所述第十四N型MOS管的漏极为所述第二单向导通単元的输入端,所述第十四N型MOS管的栅极与所述第十四N型MOS管的漏极连接,所述第十四N型MOS管的源极又与所述第十五N型MOS管的漏极连接,所述第十五N型MOS管的栅极与所述第十五N型MOS管的漏极连接,所述第十五N型MOS管的源极又与所述第十六N型MOS管的漏极连接,所述第十六N型MOS管的栅极与所述第十六N型MOS管的漏极连接,所述第十六N型MOS管的源极为所述第二单向导通単元的输出端。
5.如权利要求I所述的电路,其特征在于,所述跟随控制单元包括 第一开关单元、第二开关单元、第三单向导通単元、第四单向导通単元以及电阻R2 ; 所述第一开关单元的输入端为所述跟随控制単元的第二输入端,所述第一开关单元的输出端与所述第二开关单元的输入端连接,所述第二开关单元的输出端接地,第一开关单元的控制端通过所述电阻R2接地,所述第二开关单元的控制端为所述跟随控制単元的控制端,所述第三单向导通単元的输入端为所述跟随控制単元的第一输入端,所述第三单向导通单元的输出端与所述第四单向导通単元的输入端连接,所述第四单向导通単元的输出端为所述跟随控制単元的输出端,所述第四单向导通単元的输出端与所述第二开关单元的输入端连接。
6.如权利要求5所述的电路,其特征在于,所述第一开关单元包括第二十一开关管、第二十二开关管、第二十三开关管; 所述第二十一开关管的输入端为所述第一开关单元的输入端,所述第二十一开关管的输出端与所述第二十二开关管的输入端连接,所述第二十二开关管的输出端与所述第二十三开关管的输入端连接,所述第二十三开关管的输出端为所述第一开关单元的输出端,所述第二十一开关管的控制端、所述第二十二开关管的控制端以及所述第二十三开关管的控制端连接且同时为所述第一开关单元的控制端; 所述第二开关单元包括第二十四开关管、第二十五开关管、第二十六开关管; 所述第二十四开关管的输入端为所述第二开关单元的输入端,所述第二十四开关管的输出端与所述第二十五开关管的输入端连接,所述第二十五开关管的输出端与所述第二十六开关管的输入端连接,所述第二十六开关管的输出端为所述第二开关单元的输出端,所述第二十四开关管的控制端、所述第二十五开关管的控制端、所述第二十六开关管的控制端连接同时为所述第二开关单元的控制端。
7.如权利要求6所述的电路,其特征在干,所述第二十一开关管、所述第二十二开关管、所述第二十三开关管分别为P型MOS管M21、P型MOS管M22、P型MOS管M23,所述P型MOS管M21、所述P型MOS管M22、所述P型MOS管M23的栅极分别为所述第二 i^ 一开关管、所述第二十二开关管、所述第二十三开关管的控制端,所述P型MOS管M21、所述P型MOS管M22、所述P型MOS管M23的源极分别为所述第二十一开关管、所述第二十二开关管、所述第二十三开关管的输入端,所述P型MOS管M21、所述P型MOS管M22、所述P型MOS管M23的漏极分别为所述第二十一开关管、所述第二十二开关管、所述第二十三开关管的输出端; 所述第二十四开关管、所述第二十五开关管、所述第二十六开关管分别为N型MOS管M24、N型MOS管M25、N型MOS管M26实现,所述N型MOS管M24、所述N型MOS管M25、所述N型MOS管M26的栅极分别为所述第二十四开关管、所述第二十五开关管、所述第二十六开关管的控制端,所述N型MOS管M24、所述N型MOS管M25、所述N型MOS管M26的漏极分别为所述第二十四开关管、所述第二十五开关管、所述第二十六开关管的输入端,所述N型MOS管M24、所述N型MOS管M25、所述N型MOS管M26的漏极分别为所述第二十四开关管、所述第二十五开关管、所述第二十六开关管的输出端。
8.如权利要求5所述的电路,其特征在于,所述第三单向导通単元包括第三十一P型MOS管、第三十二 P型MOS管和第三十三P型MOS管; 所述第三十一 P型MOS管的源极为所述第三单向导通単元的输入端,所述第三十一 P型MOS管的栅极与所述第三十一 P型MOS管的漏极连接,所述第三十一 P型MOS管的漏极又与所述第三十二 P型MOS管的源极连接,所述第三十二 P型MOS管的栅极与所述第三十二P型MOS管的漏极连接,所述第三十二 P型MOS管的漏极又与所述第三十三P型MOS管的源极连接,所述第三十三P型MOS管的栅极与所述第三十三P型MOS管的漏极连接,所述第三十三P型MOS管的漏极为所述第三单向导通単元的输出端; 所述第四单向导通単元包括第三十四P型MOS管、第三十五P型MOS管和第三十六P型MOS管; 所述第三十四P型MOS管的源极为所述第四单向导通単元的输入端,所述第三十四P型MOS管的栅极与所述第三十四P型MOS管的漏极连接,所述第三十四P型MOS管的漏极又与所述第三十五P型MOS管的源极连接,所述第三十五P型MOS管的栅极与所述第三十五P型MOS管的漏极连接,所述第三十五P型MOS管的漏极又与所述第三十六P型MOS管的源极连接,所述第三十六P型MOS管的栅极与所述第三十六P型MOS管的漏极连接,所述第三十六P型MOS管的漏极为所述第四单向导通単元的输出端。
9.如权利要求I所述的电路,其特征在于,所述延时単元包括 第一反相器、第二反相器、第三反相器; 所述第一反相器的输入端为所述延时单元的输入端,所述第一反相器的输出端与所述第二反相器的输入端连接,所述第二反向器的输出端与所述第三反相器的输入端连接,所述第三反相器的输出端为所述延时单元的输出端。
10.一种无源射频识别标签,其特征在于,所述无源射频识别标签中的无源射频识别上电复位电路为如权利要求I至9任一项所述的电路。
全文摘要
本发明适用于射频领域,提供了一种无源射频识别上电复位电路及无源射频识别标签,所述电路包括检测单元,用于对电源电压的幅值进行检测,输出电源检测信号和跟随控制信号;跟随控制单元,用于根据所述跟随控制信号生成跟随所述电源检测信号和所述电源电压的电源跟随信号;延时单元,用于对所述电源跟随信号进行延迟及去毛刺处理,生成复位信号。本发明在上电的过程中,通过使电源跟随信号紧紧跟随电源电压,有效抑制了假脉冲信号的产生,有效地避免了由于存在假脉冲信号而导致上电复位信号对系统的误触发,保证了系统的可靠性,并且在复位后仅有一个开关管导通,实现低功耗复位。
文档编号H03K17/22GK102710241SQ20121014098
公开日2012年10月3日 申请日期2012年5月8日 优先权日2012年5月8日
发明者吴边, 梁海浪, 漆射虎, 韩富强 申请人:卓捷创芯科技(深圳)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1