时间可调式三重点采样抗干扰滤波器的制作方法

文档序号:7543436阅读:252来源:国知局
专利名称:时间可调式三重点采样抗干扰滤波器的制作方法
技术领域
本实用新型涉及ー种滤波器,尤其涉及一种时间可调式三重点采样抗干扰滤波器。
背景技术
现有的滤波器不能根据干扰信号输入的强度进行相应调整,限制了滤波器的滤波性能和应用范围;如何提供一种可调节滤波性能的滤波器,是本领域要解决的技术难题
实用新型内容
本实用新型要解决的技术问题是提供ー种结构简单、可调节滤波性能的时间可调式三重点采样抗干扰滤波器。为了解决上述技术问题,本实用新型提供了一种时间可调式三重点采样抗干扰滤波器,其包括第一、第二和第三锁存器,时钟发生器,三输入或门,三输入与非门和触发器;第一锁存器的D端为信号输入端,第一锁存器的Q端与第二锁存器的D端相连,第二锁存器的Q端与第三锁存器的D端相连,第一、第二和第三锁存器的Q端分别与三输入或门的三个输入端相连,第一、第二和第三锁存器的Q端还分别与三输入与非门的三个输入端相连;三输入或门的输出端与所述触发器的CD端相连,三输入与非门的输出端与所述触发器的SD端相连,所述触发器的Q端的信号输出端;所述第一、第二和第三锁存器的CLK端与所述时钟发生器的时钟信号输出端相连。所述触发器的D端和CLK端接地。所述第一、第二和第三锁存器的型号为74ALS74,所述触发器的型号为74LS74,所述三输入或门的型号为74ALS27,所述三输入与非门的型号为74ALS10。本实用新型的上述技术方案相比现有技术具有以下优点本实用新型的时间可调式三重点采样抗干扰滤波器,调节时钟发生器U5的输出脉冲Clock的宽度,即可调节滤波性能,输出脉冲Clock脉冲越宽,滤波能力越强。

为了使本实用新型的内容更容易被清楚的理解,下面根据的具体实施例并结合附图,对本实用新型作进ー步详细的说明,其中图I为本实用新型的时间可调式三重点采样抗干扰滤波器的电路原理图;图2为所述三重点采样抗干扰滤波器的工作时序图;图3为有干扰信号输入时所述三重点采样抗干扰滤波器的工作时序图。
具体实施方式
见图1,本实施例的时间可调式三重点采样抗干扰滤波器,包括第一、第二和第三锁存器,时钟发生器,三输入或门,三输入与非门和触发器;第一锁存器的D端为信号输入端,第一锁存器的Q端与第二锁存器的D端相连,第二锁存器的Q端与第三锁存器的D端相连,第一、第二和第三锁存器的Q端分别与三输入或门的三个输入端相连,第一、第二和第三锁存器的Q端还分别与三输入与非门的三个输入端相连;三输入或门的输出端与所述触发器的CD端相连,三输入与非门的输出端与所述触发器的SD端相连,所述触发器的Q端的信号输出端;所述第一、第二和第三锁存器的CLK端与所述时钟发生器的时钟信号输出端相连。所述触发器的D端和CLK端接地。所述第一、第二和第三锁存器的型号为74ALS74,所述触发器的型号为74LS74,所述三输入或门的型号为74ALS27,所述三输入与非门的型号为74ALS10。输入信号Input经过第一锁存器Ul、第二锁存器U2和第三锁存器U3锁存后,分别产生信号SI、S2和S3 ;或门U6对所述信号SI、S2、S3进行或运算,产生CD信号,当所述信号SI、S2、S3均为O吋,CD信号为0,清触发器U4的输出(输出信号Output=O);与非门U7对所述信号SI、S2、S3进行与非运算,产生SD信号,当所述信号SI、S2、S3均为I吋,SD信 号为0,置触发器U4的输出为I (输出信号Output=I)。工作时序如图2所示,时钟发生器U5为第一锁存器Ul、第二锁存器U2和第三锁存器U3提供时钟脉冲,调节时钟发生器U5的输出脉冲Clock的宽度,即可调节滤波性能,输出脉冲Clock脉冲越宽,滤波能力越强,但输出脉冲Clock脉冲的频率必须小于所述输入信号Input的1/3 ;为了防止滤掉正常Input信号,优选输出脉冲Clock的频率不大于所述输入信号Input的1/6。有干扰信号输入吋,电路工作时序如图3所示,图中干扰脉冲1、3会被滤波,但会増加一定的输出信号延时;干扰脉冲2同样会被滤波,且不会增加输出信号延时。从图中可以看出,叠加在输入信号Input中的干扰脉冲1、2和3经过三重点采样抗干扰滤后被完全清除,且保证了输出信号Output的完整性。显然,上述实施例仅仅是为清楚地说明本实用新型所作的举例,而并非是对本实用新型的实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而这些属于本实用新型的精神所引伸出的显而易见的变化或变动仍处于本实用新型的保护范围之中。
权利要求1.一种时间可调式三重点采样抗干扰滤波器,其特征在于包括第一、第二和第三锁存器,时钟发生器,三输入或门,三输入与非门和触发器; 第一锁存器的D端为信号输入端,第一锁存器的Q端与第二锁存器的D端相连,第二锁存器的Q端与第三锁存器的D端相连; 第一、第二和第三锁存器的Q端分别与三输入或门的三个输入端相连,第一、第二和第三锁存器的Q端还分别与三输入与非门的三个输入端相连; 三输入或门的输出端与所述触发器的CD端相连,三输入与非门的输出端与所述触发器的SD端相连,所述触发器的Q端的信号输出端; 所述第一、第二和第三锁存器的CLK端与所述时钟发生器的时钟信号输出端相连。
2.根据权利要求I所述的时间可调式三重点采样抗干扰滤波器,其特征在于所述触发器的D端和CLK端接地。
3.根据权利要求I所述的时间可调式三重点采样抗干扰滤波器,其特征在于所述第一、第二和第三锁存器的型号为74ALS74,所述触发器的型号为74LS74,所述三输入或门的型号为74ALS27,所述三输入与非门的型号为74ALS10。
专利摘要本实用新型涉及一种结构简单、可调节滤波性能的时间可调式三重点采样抗干扰滤波器,包括第一、第二和第三锁存器,时钟发生器,三输入或门,三输入与非门和触发器;第一锁存器的D端为信号输入端,第一锁存器的Q端与第二锁存器的D端相连,第二锁存器的Q端与第三锁存器的D端相连,第一、第二和第三锁存器的Q端分别与三输入或门的三个输入端相连,第一、第二和第三锁存器的Q端还分别与三输入与非门的三个输入端相连;三输入或门的输出端与所述触发器的CD端相连,三输入与非门的输出端与所述触发器的SD端相连,所述触发器的Q端的信号输出端;所述第一、第二和第三锁存器的CLK端与所述时钟发生器的时钟信号输出端相连。
文档编号H03H9/46GK202586898SQ20122021376
公开日2012年12月5日 申请日期2012年5月11日 优先权日2012年5月11日
发明者冯俊萍, 赵景波, 贝绍轶, 刘海妹, 赵良 申请人:江苏技术师范学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1