占空比调节电路的制作方法

文档序号:7542826阅读:509来源:国知局
占空比调节电路的制作方法
【专利摘要】本发明涉及占空比调节电路,它包括一个50%占空比时钟产生电路、两个压控延迟线单元以及时钟边沿比较电路。本发明电路以输入时钟的一个边沿去确定输出时钟的一个边沿,仅移动时钟信号的另一个边沿去锁定占空比,输入时钟与输出时钟存在确定的相位关系;本发明电路基于延迟锁相环实现,是一种闭环结构的占空比调节电路,静态功耗低,电路结构简单,输出时钟的占空比误差小于0.5%,调节范围在20%-80%之间,整体电路的抖动小于100fs,比常规的占空比电路提高了3-5倍。
【专利说明】占空比调节电路
【技术领域】
[0001]发明涉及一种占空比调节电路,特别涉及一种基于延迟锁相环(Delay-lockedloop)的占空比调节电路。它的应用领域是需要高精度、大范围可调节的时钟产生系统。
【背景技术】
[0002]在大规模集成电路系统中,时钟信号用来同步和激励不同模块的工作,其主要的参数有频率、相位、幅度、抖动和占空比。其中占空比的定义为高电平持续时间与整个时钟周期的比值。
[0003]随着大规模集成电路走向高速、低压低功耗,系统内部对于时钟信号的要求越来越高。而在大多数系统中,50%的占空比时钟信号更有利于系统得到最佳的性能与稳定性保障。以流水线ADC为例,非50%占空比的时钟将造成建立时间与放大时间的不匹配,使得整体流水级的信号噪声比下降。
[0004]因此,高精度高速系统需要占空比为50%的时钟产生电路。

【发明内容】

[0005]有鉴于此,本发明所要解决的技术问题是提供一种高精度大范围可调节的占空比调节电路,来满足时钟产生系统的需要。
[0006]本发明的目的是这样实现的,一种占空比调节电路,其特征在于含有:
[0007]一个50%占空比时钟产生电路,产生占空比精确等于50%的输出时钟;
[0008]第一压控延迟线单元,用于得到输出时钟下降沿信息;
[0009]第二压控延迟线单元,用于得到输入时钟经过延迟后的上升沿信息;
[0010]一个时钟边沿比较电路,用于比较输入时钟经过第一压控延迟线单元和第二压控延迟线单元后,得到时钟的边沿信息和输入时钟的边沿信息;
[0011]其中,所述50%占空比时钟产生电路的输入端Vmup与所述时钟边沿比较电路的输入端Vm相连,同时与输入时钟信号νακ—ra相接,所述50%占空比时钟产生电路的另一输入端Vmjiotn与所述第一压控延迟线单元的输出信号端Vdelayl rat相连,同时与第二压控延迟线单元的输入信号端Vdelay2 in相连,所述50%占空比时钟产生电路的输出端Vm aw与所述第一压控延迟线单元的输入信号端Vd一l in相连,并作为整个占空比调节电路的输出端口
OTT,所述第一压控延迟线单元的压控电压输入端Vdelayl。&1与所述第二压控延迟线单元的压控电压输入端Vdelay2 rtrt相连,同时与所述时钟边沿比较电路的输出端Vcm相连,所述第二压控延迟线单元的输出信号端Vdelay2Jt与所述时钟边沿比较电路的输入端Vck2相连。
[0012]所述50%占空比时钟产生电路包含NMOS管NI和PMOS管Pl,其中,NI的栅极作为50%占空比时钟产生电路的输入端VM—UP,N1的漏极与Pl的漏极相连,并作为50%占空比时钟产生电路的输出端VaK—NI的源极接地,Pl的栅极作为50%占空比时钟产生电路的另一个输入端Vcmjmwn, Pl的源极连接电源电压Vdd。
[0013]所述第一压控延迟线单元与所述第二压控延迟线单元的结构完全相同,均由η个相同的压控延迟单元串联组成,每个压控延迟单元均包含NMOS管NI 1、NM0S管NI2和PMOS管P11,其中,Nll的栅极接Pll的栅极,作为每个压控延迟单元的输入信号端口,Nll的漏极接Pll的漏极,作为每个压控延迟单元单元的输出信号端口,Nll的源极接N12的漏极,Pll的源极接电源电压Vdd,N12的栅极作为每个压控延迟单元的压控电压输入端口,N12的源极接地。
[0014]所述时钟边沿比较电路包含第一边沿提取电路、第二边沿提取电路、一个触发器和一个电荷泵;
[0015]所述第一边沿提取电路包含一个延迟单元BUF1、一个反向器INV1、一个与非门NAND1,其中,BUFl的输入端作为所述时钟边沿比较电路的输入端口 Vm,同时与NANDl的一个输入端相连,BUFl的输出端连接INVl输入端,INVl的输出端与NANDl的另一个输入端相连,NANDl的输出端与所述触发器的D输入端相连;
[0016]所述第二边沿提取电路包含一个反向器INV2、一个延迟单元BUF2、一个反向器INV3、一个与非门NAND2,其中,INV2的输入端作为时钟边沿比较电路的输入端口 Vck2,输出端同时与延迟单元BUF2的输入端和NAND2的一个输入端相连,BUF2的输出端连接INV3的输入端,INV3的输出端连接与NAND2的另一个输入端,NAND2的输出端与所述触发器的CLK输入端相连;
[0017]所述电荷泵包含PMOS电流源IUNMOS电流源12、PMOS开关S1、NMOS开关S2、电容Cl,其中,Il的栅极连接偏压V1, Il的源极连接电源电压VDD,Il的漏极连接SI的漏极,SI的栅极连接触发器的Q输出端,SI的源极连接S2的源极作为时钟边沿比较电路的输出端口 V.,S2的栅极连接所述触发器的QN输出端,S2的漏极连接12的漏极,12的栅极连接偏压V2, 12的源极接地,Cl的一端连接输出端Vem, Cl的另一端接地。
[0018]有益效果:
[0019]与常规的占空比调节电路相比,本发明的占空比调节电路具有以下特点:
[0020]I)本发明电路基于延迟锁相环来实现,是一种闭环结构的占空比调节电路,相对于常规的开环实现,它对输入时钟的要求更低,并且可以克服器件失配带来的误差影响。
[0021]2)本发明电路的工作原理,是以输入时钟的一个边沿去确定输出时钟的一个边沿,仅移动时钟信号的另一个边沿去锁定占空比,输入时钟与输出时钟存在确定的相位关系。因此,当输入时钟相位发生变化时,本发明电路不会出现锁定失误的情况。
[0022]3)本发明电路的具体实现90%都是由门级电路搭建,因此静态功耗低,电路结构简单。因为是闭环反馈系统,输出时钟的占空比误差小于0.5%,调节范围在20%-80%之间,整体电路的抖动小于lOOfs,比常规的占空比电路提高了 3-5倍。
【专利附图】

【附图说明】
[0023]图1为本发明的占空比调节电路的原理框图;
[0024]图2为所述50%占空比时钟产生电路的电路图;
[0025]图3 Ca)为所述压控延迟线单元的电路图、图3 (b)为单个延迟单元的电路图;
[0026]图4为所述时钟边沿比较电路的电路图;
[0027]图5为本发明的占空比调节电路的时序图;
[0028]图6为本发明的占空比调节电路的仿真曲线图。【具体实施方式】
[0029]本发明的【具体实施方式】不仅限于下面的描述,现结合附图加以进一步说明。
[0030]本发明的占空比调节电路总原理图如图1所示。它主要包含50%占空比时钟产生电路、第一压控延迟线单元、第二压控延迟线单元以及时钟边沿比较电路。其具体结构和连接关系、作用关系与本说明书的
【发明内容】
部分相同,此处不再重复。它的工作原理如下。
[0031]本发明电路的输入端口为输入时钟信号VaK—IN,本发明电路的输出端口为输出时钟信号Vm—OJT。
[0032]输入时钟信号Vm IN的占空比不等于50%,它首先进入图1中所示的50%占空比时钟产生电路。所述50%占空比时钟产生电路如图2所示,包含NMOS管NI和PMOS管Pl,其具体结构和连接关系、作用关系与本说明书的
【发明内容】
部分相同,此处不再重复。当连接50%占空比时钟产生电路输入端Vm up的时钟信号Vm in上升沿到来时,NI被短接到地电位,生成输出时钟信号的下降沿。当连接50%占空比时钟产生电路输入端Vmjmwn的时钟信号Vdelayujut下降沿到来时,Pl被短接到电源电压VDD,生成输出时钟信号Vm OTT的上升沿。此时,因为本发明的反馈回路还没有锁定,时钟信号Vm IN的上升沿和时钟信号Vdelayl _的下降沿还没有锁定的相位关系,所以得到的输出时钟信号Vm TOT的占空比不等于50%。
[0033]占空比不等于50%的输出时钟信号Vm 进入图1中所示的第一压控延迟线单元和第二压控延迟线单元。如图3(a)所示,所述第一压控延迟线单元与所述第二压控延迟线单元的结构完全相同,均由η个相同的压控延迟单元串联组成。如图3(b)所示,每个压控延迟单元均包含NMOS管Nil、NMOS管N12和PMOS管PlI,其具体结构和连接关系、作用关系与本说明书的
【发明内容】
部分相同,此处不再重复。占空比不等于50%的输出时钟信号Vclk out经过第一压控延迟线单元和第二压控延迟线单元后,占空比没有得到改变,仅得到经过延迟后的时钟信号Vdelayl rat和Vdelay2 wtt5连接N12栅极的压控电压来至时钟边沿比较电路输出端Vcm。通过控制N12管的偏压大小,决定输出时钟信号Vmjjut经过第一压控延迟线单元和第二压控延迟线单元后时钟信号Vdelayl—wt和Vdelay2 rat的延迟时间大小。
[0034]延迟后的时钟信号Vdela`yl _如前所述进入图1所示的50%占空比时钟产生电路,生成输出时钟信号Vmum的上升沿。
[0035]延迟后的时钟信号Vdelay2 wt与输入时钟信号Vm IN进入图1中所示的时钟边沿比较电路。如图4所示,所述时钟边沿比较电路包含第一边沿提取电路、第二边沿提取电路、一个触发器和一个电荷泵;其具体结构和连接关系、作用关系与本说明书的
【发明内容】
部分相同,此处不再重复。连接时钟边沿比较电路输入端口 Vqq的输入时钟信号VM—?经过第一边沿提取电路后,被提取出上升沿信息,并送入触发器的D输入端。连接时钟边沿比较电路输入端口 Vcx2的时钟信号Vdelay2 tjut经过第二边沿提取电路后,被提取出下降沿信息,并送入触发器的CLK输入端。触发器得到时钟信号Vdelay2 wt与输入时钟信号Vm in的上升沿信息和下降沿信息后,进行相位比较,并将比较的结果从输出端Q和QN输出。电荷泵中的开关SI和S2受触发器输出端Q和QN控制,对连接在时钟边沿比较电路输出端Vcm的电容Cl进行充电或者放电操作,使得输出电压Vctk1j变化。
[0036]电压Vcm进入图1中所示的第一压控延迟线单元和第二压控延迟线单元。如前所述,控制时钟信号

Vdelayl—out 矛口 ^delay2_out
的延迟时间大小。[0037]如上所述,50%占空比时钟产生电路、第一压控延迟线单元、第二压控延迟线单元和时钟边沿比较电路构成了一个反馈回路,回路的锁定分两种情况
[0038]时钟边沿比较电路中,若输入时钟Vm IN上升沿超前于延迟时钟Vdelay2 wt下降沿,触发器Q端输出为逻辑高,QN端输出为逻辑低。电荷泵开关SI开启,S2关闭,电流源Il对电容Cl开始充电,输出电压Vcm上升。当Vcm上升,第一压控延迟线单元和第二压控延迟线单元的输出时钟信号Vdelayl tjut和Vdelay2—_的延迟时间减小。当输入时钟Vm in上升沿等于延迟时钟Vdelay2 rat下降沿,反馈回路锁定。
[0039]时钟边沿比较电路中,若输入时钟Vm IN上升沿落后于延迟时钟Vdelay2 wt下降沿,触发器Q端输出为逻辑低,QN端输出为逻辑高。电荷泵开关SI关闭,S2开启,电流源12对电容Cl开始放电,输出电压Vcm下降。当Vcm下降,第一压控延迟线单元和第二压控延迟线单元的输出时钟信号Vdelayl tjut和Vdelay2—_的延迟时间增加。当输入时钟Vm in上升沿等于延迟时钟Vdelay2 rat下降沿,反馈回路锁定。
[0040]从图5给出的时序图可以看到,在反馈回路锁定状态下,从第一压控延迟线单元得到的输出时钟信号Vdelayl—wt,其下降沿正好与输入时钟Vm in上升沿的相位相差T/2。因此,在50%占空比时钟产生电路中,由输入时钟Vm in上升沿决定输出时钟信号Vm ot下降沿,由时钟信号Vdelayl tjut下降沿决定输出时钟信号Vmum上升沿,得到的输出时钟信号VM—ουτ,具有50%占空比。
[0041]图6给出了本发明的占空比调节电路的仿真结果。图6 (a)显示输入时钟信号的占空比为20%,经过本发明的占空比调节电路后,输出时钟如图6(b)所示,占空比等于50%。图6 (c)显示输入时钟信号的占空比为80%,经过本发明的占空比调节电路后,输出时钟如图6 (d)所示,占空比等于50%。以上两种情况,误差均小于0.5%,抖动小于lOOfs,比常规的占空比电路提高了 3-5倍。
[0042]本发明采用的制造工艺为标准的0.18 μ m CMOS工艺。其中,PMOS, NMOS管、电流源、开关和电容的基本参数为:
[0043]Pl 的宽长比:2.7ym/180nm ;N1 的宽长比:1.8ym/180nm ;
[0044]Pll 的宽长比:2.8ym/180nm ;N11 的宽长比:1.2ym/180nm ;
[0045]N12的宽长比:6 μ m/180nm ;PM0S电流源Il流过的电流值:45 μ A ;
[0046]NMOS电流源12流过的电流值:45 μ A ;PM0S开关SI的宽长比:600nm/180nm ;
[0047]NMOS 开关 S2 的宽长比:600nm/180nm ;电容 Cl 的值:9pF。
[0048]本发明中所述反向器INV1、INV2、INV3、延迟单元BUF1、BUF2、与非门NAND1、NAND2均为0.18 μ m CMOS工艺下标准的门级数字单元。
[0049]本发明中所述触发器为常规的D型触发器。
【权利要求】
1.一种占空比调节电路,其特征在于含有: 一个50%占空比时钟产生电路,产生占空比精确等于50%的输出时钟; 第一压控延迟线单元,用于得到输出时钟下降沿信息; 第二压控延迟线单元,用于得到输入时钟经过延迟后的上升沿信息; 一个时钟边沿比较电路,用于比较输入时钟经过第一压控延迟线单元和第二压控延迟线单元后,得到时钟的边沿信息和输入时钟的边沿信息; 其中,所述50%占空比时钟产生电路的输入端Vm up与所述时钟边沿比较电路的输入端Vm相连,同时与输入时钟信号Vm in相接,所述50%占空比时钟产生电路的另一输入端Vcloown与所述第一压控延迟线单元的输出信号端Vdelayl wt相连,同时与第二压控延迟线单兀的输入信号端Vdelay2—in相连,所述50%占空比时钟产生电路的输出端VaK—AW与所述第一压控延迟线单元的输入信号端Vdelayl in相连,并作为整个占空比调节电路的输出端口 Vm qut,所述第一压控延迟线单元的压控电压输入端Vdelayl 与所述第二压控延迟线单元的压控电压输入端Vdelay2 c^1相连,同时与所述时钟边沿比较电路的输出端V.相连,所述第二压控延迟线单元的输出信号端Vdelay2 tjut与所述时钟边沿比较电路的输入端Vck2相连。
2.根据权利要求1所述的占空比调节电路,其特征在于所述50%占空比时钟产生电路包含NMOS管NI和PMOS管Pl,其中,NI的栅极作为50%占空比时钟产生电路的输入端UP,NI的漏极与Pl的漏极相连,并作为50%占空比时钟产生电路的输出端VM—m,Nl的源极接地,Pl的栅极作为50%占空比时钟产生电路的另一个输入端Vm D.,Pl的源极连接电源电压Vdd。
3.根据权利要求1所述的占`空比调节电路,其特征在于所述第一压控延迟线单元与所述第二压控延迟线单元的结构完全相同,均由η个相同的压控延迟单元串联组成,每个压控延迟单元均包含NMOS管Nil、NMOS管N12和PMOS管Pll,其中,Nll的栅极接Pll的栅极,作为每个压控延迟单元的输入信号端口,Nll的漏极接Pll的漏极,作为每个压控延迟单元单元的输出信号端口,Nll的源极接N12的漏极,Pll的源极接电源电压VDD,N12的栅极作为每个压控延迟单元的压控电压输入端口,N12的源极接地。
4.根据权利要求1所述的占空比调节电路,其特征在于所述时钟边沿比较电路包含第一边沿提取电路、第二边沿提取电路、一个触发器和一个电荷泵; 所述第一边沿提取电路包含一个延迟单元BUFl、一个反向器INVl、一个与非门NANDl,其中,BUFl的输入端作为所述时钟边沿比较电路的输入端口 Vm,同时与NANDl的一个输入端相连,BUFl的输出端连接INVl输入端,INVl的输出端与NANDl的另一个输入端相连,NANDl的输出端与所述触发器的D输入端相连; 所述第二边沿提取电路包含一个反向器INV2、一个延迟单元BUF2、一个反向器INV3、一个与非门NAND2,其中,INV2的输入端作为时钟边沿比较电路的输入端口 VeK2,输出端同时与延迟单元BUF2的输入端和NAND2的一个输入端相连,BUF2的输出端连接INV3的输入端,INV3的输出端连接与NAND2的另一个输入端,NAND2的输出端与所述触发器的CLK输入端相连; 所述电荷泵包含PMOS电流源IUNMOS电流源I2、PM0S开关SUNMOS开关S2、电容Cl,其中,Il的栅极连接偏压V1, Il的源极连接电源电压VDD,Il的漏极连接SI的漏极,SI的栅极连接触发器的Q输出端,SI的源极连接S2的源极作为时钟边沿比较电路的输出端口Vctel, S2的栅极连接所述触发器的QN输出端,S2的漏极连接12的漏极,12的栅极连接偏压V2, 12的源极接地,Cl的 一端连接输出端Vem, Cl的另一端接地。
【文档编号】H03K3/017GK103560768SQ201310544839
【公开日】2014年2月5日 申请日期:2013年11月6日 优先权日:2013年11月6日
【发明者】陈玺, 李梁, 陈光炳, 王育新, 付东兵, 黄兴发, 徐鸣远, 沈晓峰, 王友华 申请人:中国电子科技集团公司第二十四研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1