基于竞争的多脉冲调制信号源的制作方法

文档序号:7528076阅读:165来源:国知局
基于竞争的多脉冲调制信号源的制作方法
【专利摘要】本实用新型公开了一种基于竞争原则的多脉冲调制信号源,它包括数字信号处理器与直接数字信号生成器,数字信号处理器中包括时间判决器,多个脉冲调制信号源分别与时间判决器的输入端连接,时间判决器的输出端与直接数字信号生成器连接。本实用新型没有使用复杂且成本高的处理能力强大的数字信号处理平台以及高速的任意波形发生器,而是在低成本的硬件平台内,实现了多脉冲调制信号的生成。
【专利说明】基于竞争的多脉冲调制信号源
【技术领域】
[0001]本实用新型涉及射频信号测试领域,特别是涉及一种基于竞争的多脉冲调制信号源。
【背景技术】
[0002]脉冲调制信号广泛应用于通讯、雷达等射频接收设备的研发和测试过程中,但是同时生成多脉冲调制信号却不容易,虽然传统的基于直接数字信号生成器原理的信号源成本较低,但是无法实现多组脉冲调制信号的同时生成。目前生成多脉冲调制信号的方案是采用数字信号处理的方法,在基带将数字的多组脉冲调制信号交叠在一起,然后通过任意波形发生器还原为射频信号来同时生成多脉冲调制信号。但是此种方案需要处理能力强大的数字信号处理平台以及高速的任意波形发生器,系统复杂并且成本高。
实用新型内容
[0003]本实用新型的目的在于克服现有技术的不足,提供一种新型的基于竞争的多脉冲调制信号源,在低成本的、基于直接数字信号生成器原理的单通道信号源内,同时生成多组脉冲调制信号,克服传统方案同时生成多脉冲调制信号所需系统复杂并且成本高的问题。
[0004]本实用新型的目的是通过以下技术方案来实现的:基于竞争的多脉冲调制信号源,它包括数字信号处理器与直接数字信号生成器,数字信号处理器中包括时间判决器,多个脉冲调制信号源分别与时间判决器的输入端连接,时间判决器的输出端与直接数字信号生成器连接。
[0005]本实用新型所述的时间判决器,以脉冲调制信号的到达时间判定放行或消隐脉冲调制信号,先到脉冲调制信号即刻放行,被放行信号有效期时,任何其它到达脉冲均消隐。
[0006]本实用新型的有益效果是:没有使用复杂并且成本高的处理能力强大的数字信号处理平台以及高速的任意波形发生器,而是在低成本的硬件平台内,实现了多脉冲调制信号的生成。
【专利附图】

【附图说明】
[0007]图1为本实用新型的系统组成框图;
[0008]图2为处理效果示意图。
【具体实施方式】
[0009]下面结合附图进一步详细描述本实用新型的技术方案,但本实用新型的保护范围不局限于以下所述。
[0010]如图1所示,基于竞争的多脉冲调制信号源,它包括数字信号处理器与直接数字信号生成器,数字信号处理器中包括时间判决器,多个脉冲调制信号源分别与时间判决器的输入端连接,时间判决器的输出端与直接数字信号生成器连接。[0011]本实用新型所述的时间判决器,以脉冲调制信号的到达时间判定放行或消隐脉冲调制信号,先到脉冲调制信号即刻放行,被放行信号有效期时,任何其它到达脉冲均消隐。
[0012]本实用新型的工作过程如下:
[0013]脉冲调制信号生成模块首先生成脉冲调制信号的数字域脉冲描述字(包括脉冲的脉宽、幅度、载频及脉内调制信息),在时钟定时的作用下,按照脉冲重复频率周期输出到时间判决器。
[0014]时间判决器收到数字域脉冲描述字后,首先查看直接数字信号合成器是否被占用,并进行相应操作,具体为:
[0015]I)如未占用,则送出该数字域脉冲描述字到直接数字信号合成器,由其生成脉冲调制信号,同时根据数字域脉冲描述字内的脉宽信息标记占用直接数字信号合成器,如图2中的脉冲I和脉冲3均可放行脉冲。
[0016]2)如已被占用,则消隐该数字域脉冲描述字,如图2中的脉冲2到达时,直接数字信号合成器仍被脉冲I占用,故消隐。
【权利要求】
1.基于竞争的多脉冲调制信号源,其特征在于:它包括数字信号处理器与直接数字信号生成器,数字信号处理器中包括时间判决器,多个脉冲调制信号源分别与时间判决器的输入端连接,时间判决器的输出端与直接数字信号生成器连接。
【文档编号】H03K7/10GK203827307SQ201420181398
【公开日】2014年9月10日 申请日期:2014年4月15日 优先权日:2014年4月15日
【发明者】郑志刚, 杨松 申请人:成都雷思特电子科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1