一种片内信号间的数控信号延迟电路的制作方法

文档序号:7528952阅读:268来源:国知局
一种片内信号间的数控信号延迟电路的制作方法
【专利摘要】本实用新型公开了一种片内信号间的数控信号延迟电路,它由主干延迟电路和分支数控电路组成,所述的主干延迟电路由多级延迟单元串联构成,所述的延迟单元又由两个串联的延迟部件组成,每一级延迟单元的输出分别与下一级延迟单元的输入连接和一个一级分支延迟部件连接,一级分支延迟部件的输出与一级数控开关连接,相邻两个一级数控开关合路后与二级分支延迟部件连接,二级分支延迟部件的输出与二级数控开关连接,相邻两个二级数控开关合路后与三级分支延迟部件连接,依次类推,倒数第二级数控开关合路后与最末级延迟部件连接,末级延迟部件的输出为最终输出,每一级数控开关的控制端与数控信号连接。该电路结构简单,可扩展性强。
【专利说明】一种片内信号间的数控信号延迟电路

【技术领域】
[0001]本实用新型涉及一种信号处理电路,特别是一种片内信号间的数控信号延迟电路。

【背景技术】
[0002]在高速信号处理电路中,存在多个电路功能模块间进行数据传输时,时钟信号和数据信号有严格的同步要求。特别是在高速的数模混合信号电路中,因为模拟域需要高品质的时钟信号,数字域的时钟信号往往质量差,而数字域的数据只能和数据域的时钟保持同步关系,数据信号要传递给模拟域时需要与模拟域的时钟进行严格的同步。为了使得两个信号能够同步,需要对信号的相位进行调整,使两个信号能够同步。
实用新型内容
[0003]本实用新型的目的在于克服现有技术的不足,提供一种片内信号间的数控信号延迟电路,该电路使用静态反相器作为延时单元,采用多集延迟来控制信号的延时,其电路结构简单,处理精度高,延迟准确,可扩展性强。
[0004]本实用新型的目的是通过以下技术方案来实现的:一种片内信号间的数控信号延迟电路,它由主干延迟电路和分支数控电路组成,所述的主干延迟电路由多级延迟单元串联构成,所述的延迟单元又由两个串联的延迟部件组成,每一级延迟单元的输出分别与下一级延迟单元的输入连接和一个一级分支延迟部件连接,一级分支延迟部件的输出与一级数控开关连接,相邻两个一级数控开关合路后与二级分支延迟部件连接,二级分支延迟部件的输出与二级数控开关连接,相邻两个二级数控开关合路后与三级分支延迟部件连接,依次类推,倒数第二级数控开关合路后与最末级延迟部件连接,末级延迟部件的输出为最终输出,每一级数控开关的控制端与数控信号连接。
[0005]所述的延迟部件为反相器、电流逻辑电路或精度更高的延迟部件。
[0006]所述的反相器为静态反相器。
[0007]本实用新型的有益效果是:本实用新型的数控信号延迟电路使用静态反相器作为延时单元,采用多集延迟来控制信号的延时,其电路结构简单,处理精度高,延迟准确,可扩展性强。

【专利附图】

【附图说明】
[0008]图1为数控延迟电路原理图。

【具体实施方式】
[0009]下面结合附图进一步详细描述本实用新型的技术方案,但本实用新型的保护范围不局限于以下所述。
[0010]如图1所示,一种片内信号间的数控信号延迟电路,它由主干延迟电路和分支数控电路组成,所述的主干延迟电路由多级延迟单元串联构成,所述的延迟单元又由两个串联的延迟部件组成,每一级延迟单元的输出分别与下一级延迟单元的输入连接和一个一级分支延迟部件连接,一级分支延迟部件的输出与一级数控开关连接,相邻两个一级数控开关合路后与二级分支延迟部件连接,二级分支延迟部件的输出与二级数控开关连接,相邻两个二级数控开关合路后与三级分支延迟部件连接,依次类推,倒数第二级数控开关合路后与最末级延迟部件连接,末级延迟部件的输出为最终输出,每一级数控开关的控制端与数控信号连接。
[0011]所述的延迟部件为反相器、电流逻辑电路或精度更高的延迟部件。
[0012]所述的反相器为静态反相器。
[0013]本实用新型进行信号延迟时,信号从输入端输入第一延迟单元,对信号进行延迟,延迟后的信号同时输入下级延迟单元和一级分支延迟部件,一级分支延迟部件的输出信号到一级数控开,相邻两路一级数控开关合路后输送到二级分支延迟部件,二级分支延迟部件输出信号到二级数控开关,相邻两个二级数控开关合路后输送到三级分支延迟部件,三级分支延迟部件输出信号到三级数控开关,相邻两个三级数控开关合路后输送到末级分支延迟部件,末级分支延迟部件输出按延迟码进行延迟后的信号,信号经多次延时,延时控制准确,延时可扩展性强,电路简单。
【权利要求】
1.一种片内信号间的数控信号延迟电路,其特征在于:它由主干延迟电路和分支数控电路组成,所述的主干延迟电路由多级延迟单元串联构成,所述的延迟单元又由两个串联的延迟部件组成,每一级延迟单元的输出分别与下一级延迟单元的输入连接和一个一级分支延迟部件连接,一级分支延迟部件的输出与一级数控开关连接,相邻两个一级数控开关合路后与二级分支延迟部件连接,二级分支延迟部件的输出与二级数控开关连接,相邻两个二级数控开关合路后与三级分支延迟部件连接,依次类推,倒数第二级数控开关合路后与最末级延迟部件连接,末级延迟部件的输出为最终输出,每一级数控开关的控制端与数控信号连接。
2.根据权利要求1所述的一种片内信号间的数控信号延迟电路,其特征在于:所述的延迟部件为反相器、电流逻辑电路或精度更高的延迟部件。
3.根据权利要求1所述的一种片内信号间的数控信号延迟电路,其特征在于:所述的反相器为静态反相器。
【文档编号】H03K5/14GK204131479SQ201420595443
【公开日】2015年1月28日 申请日期:2014年10月15日 优先权日:2014年10月15日
【发明者】 田 浩, 蒋奇, 陈杨, 马骁 申请人:成都振芯科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1