数字化脉冲波形宽度控制器的制作方法

文档序号:7531284阅读:636来源:国知局

专利名称::数字化脉冲波形宽度控制器的制作方法
技术领域
:本实用新型是关于一种脉冲波形宽度控制器,尤其是关于一种数字化的脉冲波形宽度控制器。在监视器控制电路的设计上,时常须要一固定宽度的脉冲波形(pulse),作为电路其他元件的输入信号。公知的方法是利用一单稳态多谐振荡器(MonostableMultivibrator)的集成电路并配合一电阻一电容电路,当触发信号来临时,即可在单稳态多谐振荡器的输出端上产生一固定宽度的脉冲,且其宽度是由电阻-电容电路的RC常数所决定。但此电路并不适用于纯数字化的特殊应用集成电路(ASIC)设计。本实用新型的目的是提供一脉冲波形宽度控制器,此种装置易于在ASIC电路中实现。为实现上述目的,本实用新型具体体现为一种数字化脉冲波形宽度控制器,包含触发器、延迟电路和清除信号产生电路,其特征在于,该触发器与所述延迟电路及所述清除信号产生电路相联接,输入一第一触发信号,于其一输出端产生一第二触发信号;该延迟电路与所述触发器及所述清除信号产生电路相联接,输入所述第二触发信号后延迟一段预定时间,从而输出一第三触发信号;该清除信号产生电路响应于所述第三触发信号,产生一清除信号以清除触发器输出的第二触发信号;藉由调整所述预定的时间,即可控制第二触发信号的脉冲宽度。藉由调整所述预定的时间,即可控制第二触发信号的脉冲宽度。以下,通过具体实施例并结合附图详述本实用新型。图1为本实用新型的方框图。图2为图1中信号的时序图。图3为延迟电路的具体实施例。如图1所述,本实用新型包含一触发器11、一延迟电路12、一清除信号产生电路13(例如是公知的单稳态触发器电路)。触发器11输入并响应于一第一触发信号111,从而于其输出端(Q)产生第一触发信号112,其时序如图2所示。触发器11为公知现有技术,其典型的型号为7474D型触发器。延迟电路12输入上述第二触发信号112,并经过延迟一段预定的时间后,输出一第三触发信号121,其时序如图2所示。清除信号产生电路13响应于上述第三触发信号121,从而产生一清除信号131以清除触发器11输出的第二触发信号112。其时序如图2所示。藉由调整上述的预定时间,即可控制第二触发信号112之脉冲宽度。本实用新型的延迟电路12的最简单设计可采用如图3所示的电阻-电容电路,电阻R为可变电阻,调整该可变电阻R即可调整延迟时间,并藉此调整第二触发信号112的脉冲宽度。当然,延迟电路12可有千百种不同之设计,本实用新型的图3仅明示其一例而已。当以图3所示的电阻电容电路为延迟电路时,此延迟电路即在ASIC电路的外部。图2为图1中信号的时序图,由图中可知各方框的功能及各信号间之时序关系。触发器11具有一时钟端(CK)供输入第一触发信号111,并具有一数据端(D)及预设(Preset)端与参考电压(+5V)联接,还具有一清除端(CL)供输入清除信号131。除了所揭示的此触发器11外,还有其他种触发器亦可代替此触发器并能达成相同的功能,只要相关电路稍作修改,但此属公知技术,不再赘述。权利要求1.一种数字化脉冲波形宽度控制器,包含触发器、延迟电路和清除信号产生电路,其特征在于,该触发器与所述延迟电路及所述清除信号产生电路相联接,输入一第一触发信号,于其一输出端产生一第二触发信号;该延迟电路与所述触发器及所述清除信号产生电路相联接,输入所述第二触发信号后延迟一段预定时间,从而输出一第三触发信号;该清除信号产生电路响应于所述第三触发信号,产生一清除信号以清除触发器输出的第二触发信号;藉由调整所述预定的时间,即可控制第二触发信号的脉冲宽度。2.如权利要求1所述的脉冲波形宽度控制器,其特征在于,其中触发器具有一时钟端供输入第一触发信号,并具有一数据端及预设端与参考电压联接,还具有一清除端供输入所述清除信号。专利摘要一种数字化脉冲波形宽度控制器,包含一触发器、一延迟电路及一清除信号产生电路,触发器输入第一触发信号,于其输出端产生第二触发信号。延迟电路将第二触发信号延迟一段预定的时间后,输出第三触发信号。清除信号产生电路响应前述第三触发信号,产生一清除信号以清除触发器的第二触发信号。藉由调整预定的延迟时间即可控制第二触发信号的脉冲宽度。文档编号H03K5/01GK2197772SQ9322384公开日1995年5月17日申请日期1993年9月6日优先权日1993年9月6日发明者李昆铭,范姜永富申请人:明基电脑股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1