转换器的制造方法

文档序号:8399464阅读:274来源:国知局
转换器的制造方法
【技术领域】
[0001]本发明涉及将模拟信号转换成数字信号的转换器(模拟-数字转换装置)和将数字信号转换成模拟信号的转换器(数字-模拟转换装置)。尤其涉及使用了 △ Σ调制器的模拟-数字转换装置、数字-模拟转换装置。
【背景技术】
[0002]作为实现高精度的模拟-数字转换器和高精度的数字-模拟转换器的方法,使用例如利用图1所示的Δ Σ调制器的方法。在使用Λ Σ调制器的方法中,将通过了环路滤波器后的输入信号以比最终能够求得的精度低的分辨率进行一次量化,并进行将其结果反馈到输入的处理。此外,进行以比最终所需的取样频率高的取样频率进行取样的过取样。以该过取样的高取样频率进行上述反馈处理,由此,控制由低分辨率的量化产生的量化噪声的频率分布,使信号频带内的噪声降低。将这样的方法称为噪声整形。通过噪声整形,即使在使用了低分辨率的量化器的情况下,也能够得到高转换精度。通过较高地取得最终所需的取样频率与基于过取样的取样频率之比(过取样比),能够降低信号频带内的噪声。
[0003]因此,在想要得到高转换精度或者高信噪比(SNR)的情况下,需要使过取样比较大。例如,需要使过取样的取样频率比输出取样频率高100倍左右。
[0004]但是,其结果是时钟频率变高,该时钟频率成分、被噪声整形后的高频的噪声成分、以及所取样的信号的谐波成分(图像信号)作为电磁波被辐射,此外,还存在经由电源等的配线传播到其他电路等,对其他电路或设备产生不好影响的不需要的辐射的问题。
[0005]作为解决该问题的方法,有如图2所示那样对模拟-数字转换器或数字-模拟转换器的时钟信号进行调制的方法。
[0006]但是,在将该方法用于Λ Σ调制器这样的转换器的情况下,存在转换精度大幅劣化的问题。即,在使时钟频率可变的情况下,低频的噪声大幅上升,转换精度劣化。
[0007]现有技术文献
[0008]非专利文献
[0009]非专利文献1:Hardin, K.B.,“Spread spectrum clock generat1n forthe reduct1n of radiated emiss1ns、,,IEEE Internat1nal Symposium onElectromagnetic Compatibility, pp.227-231,1994.

【发明内容】

[0010]发明所要解决的课题
[0011]如上所述,在现有的方法中,在转换精度与不需要的辐射之间存在权衡关系。因此,为了降低不需要的辐射,必须要损失转换精度,为了得到高转换精度,则不需要的辐射增加。
[0012]本发明的目的在于提供能够改善这一问题、维持转换精度不变而大幅降低不需要的辐射的模拟-数字转换器、数字-模拟转换器、数字直接驱动系统、数字直接驱动扬声器。
[0013]用于解决课题的方法
[0014]本发明的一个实施方式提供数据转换器,其包括:输入时钟信号的时钟信号输入部;输入输入信号的输入部;取样部,其根据被输入到上述时钟信号输入部的时钟信号,对被输入到上述输入部的输入信号进行取样;和信号处理部,其根据上述取样的周期进行信号处理,并输出输出信号,当被输入到上述时钟信号输入部的时钟信号的周期变长时,使上述信号处理部输出的输出信号变小。
[0015]本发明的一个实施方式提供数据转换器,其包括:时钟信号输入部,其输入周期动态地变化的时钟信号;输入输入信号的输入部;周期检测部,其检测被输入到上述时钟信号输入部的时钟信号的周期;和信号处理部,其根据由上述周期检测部检测出的时钟信号的周期对被输入到上述输入部的输入信号进行信号处理,并输出输出信号。
[0016]本发明的一个实施方式提供数据转换器,其包括:输入输入信号的输入部;积分器,其对上述输入部输出的信号进行积分;量化器,其对上述积分器输出的信号进行量化;和取样器,其根据周期可变的时钟信号对上述量化器的输出进行取样,上述输入部包括减法器,该减法器进行从输入信号减去上述取样器的输出的减法处理后进行输出。
[0017]本发明的一个实施方式提供数据转换器,其包括:输入输入信号的输入部;环路滤波器,其被输入上述输入部输出的信号;量化器,其对上述环路滤波器输出的信号进行量化;和取样器,其根据周期可变的时钟信号对上述量化器的输出进行取样,上述输入部包括减法器,该减法器进行从输入信号减去上述取样器的输出的减法处理后进行输出。
[0018]本发明的一个实施方式提供数据转换器,其包括:输入时钟信号的时钟信号输入部;输入输入信号的输入部;取样部,其根据被输入到上述时钟信号输入部的时钟信号,对被输入到上述输入部的输入信号进行取样;信号处理部,其根据上述取样的周期进行信号处理,并输出输出信号;和驱动器,其根据上述信号处理部输出的输出信号驱动致动器,当被输入到上述时钟信号输入部的时钟信号的周期变长时,使上述信号处理部输出的输出信号变小。
[0019]发明效果
[0020]根据本发明,能够使用于模拟-数字转换器、数字-模拟转换器的时钟信号的周期动态地改变,使其频谱扩散,并且能够使转换精度不产生劣化,使模拟-数字转换器、数字-模拟转换器的内部信号和由此被辐射的信号大幅降低。由此,还能够使用更高频率的时钟信号,也能够使转换精度进一步高精度化。
【附图说明】
[0021]图1是数字-模拟转换器的结构图。
[0022]图2是使用时钟调制的数字-模拟转换器的结构图。
[0023]图3是本发明的第一实施方式的数据转换器的结构图。
[0024]图4是本发明的第二实施方式的数据转换器的结构图。
[0025]图5是本发明的第三实施方式的数据转换器的结构图。
[0026]图6是本发明的第四实施方式的数据转换器的结构图。
[0027]图7是本发明的第五实施方式的数据转换器的结构图。
[0028]图8(A)是本发明的第六实施方式的数据转换器的结构图。
[0029]图8(B) (a)是表示现有技术中的数据转换器的输出频谱的图表,(b)是表示本发明第六实施方式中的数据转换器的输出频谱的图表。
[0030]图8(C)(a)是表示现有技术中的数据转换器的宽频带的输出频谱的图表,(b)是表示本发明第六实施方式中的数据转换器的宽频带的输出频谱的图表。
[0031]图9是本发明的第七实施方式的数据转换器的结构图。
[0032]图10是本发明的第八实施方式的数据转换器的结构图。
[0033]图11是本发明的第九实施方式的数据转换器的结构图。
[0034]图12是本发明的第十实施方式的数据转换器的结构图。
[0035]图13是表示本发明的第十实施方式的数据转换器中使用的失配整形器的结构例的图。
[0036]图14是本发明的第十一实施方式的数据转换器的结构图。
[0037]图15是本发明的第十二实施方式的数据转换器的结构图。
【具体实施方式】
[0038]以下,参照附图以几个实施方式对用于实施本发明的方式进行详细的说明。此外,本发明并不限定于这些实施方式,在不脱离其主旨的范围内能够进行各种变形来实施本发明。
[0039]参照图3对本发明的第一实施方式进行说明。
[0040]将被输入到输入单元(101)的输入信号与被输入到时钟信号输入单元(301)的时钟信号同步地由数据转换器(201)内的取样单元进行取样,根据该取样周期由信号处理单元进行信号处理。在将数字信号转换为模拟信号的情况下,当取样周期发生改变时,输出信号发生改变的时刻(timing)因时钟频率的周期变动而改变。例如,在时钟周期较长的情况下,输出信号的脉冲宽度变宽,与输出信号变大等效。由此,输出信号的频谱扩散(扩展),有可能使特定频率的频谱的峰值降低。
[0041]但是,通常通过
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1