振荡电路、振荡器、pll电路及频率决定方法、设备、移动体的制作方法

文档序号:8489761阅读:272来源:国知局
振荡电路、振荡器、pll电路及频率决定方法、设备、移动体的制作方法
【技术领域】
[0001] 本发明设及振荡电路、振荡器、分数N-P化电路、电子设备、移动体W及分数N-P化 电路的参考频率的决定方法。
【背景技术】
[0002] 公知有如下的振荡器;在振荡电路的后级连接分数从外部端子改变分数 N-P化的分频比的设定,由此,能够输出多个频率。在该种振荡器中,W能够得到利用分数 N-P化对参考频率进行分数分频后的期望频率的方式决定分数分频比,但是,由于产生整数 值边界寄生的频率根据分数分频比而变化,因此,根据参考频率与输出频率之间的关系,有 时会因整数值边界寄生的影响而使振荡器的相位噪声或相位抖动恶化。
[0003] 对此,在专利文献1所述的频率转换器中,提出如下对策:作为分数N-P化的参考 频率,通过切换地使用两种频率,使得在环路频段内不产生整数值边界寄生。
[0004] 专利文献1 ;美国专利第8305115号说明书
[0005] 但是,在专利文献1所述的方法中,存在该样的问题;为了产生两种参考频率,需 要两个振子,该阻碍了小型化和低成本化,另外,由于部件较多,在可靠性方面也欠佳。该 样,W往,在使用分数N-PLL产生多个频率的情况下,存在使用多个振子(参考频率)来减 少整数值边界寄生的方法,但不存在能够利用1个振子(参考频率)来减少整数值边界寄 生的影响并输出多个频率的方法。

【发明内容】

[0006] 本发明是鉴于W上问题而完成的,根据本发明的几个方式,可提供能够W1个参 考频率减少整数值边界寄生的影响并输出多个频率的振荡电路、振荡器W及分数N-P化电 路。此外,根据本发明的几个方式,能够提供使用该振荡电路且可靠性高的电子设备W及移 动体。此外,根据本发明的几个方式,能够提供能够用于决定能够减少整数值边界寄生的影 响并输出多个频率的参考频率的分数N-PLL电路的参考频率的决定方法。
[0007] 本发明是为了解决上述问题的至少一部分而完成的,可W作为W下的方式或应用 例来实现。
[000引[应用例^
[0009] 在本应用例的振荡电路中,包含;振荡用电路,其用于使振子振荡;分数N-P化电 路,其被输入来自所述振荡用电路的信号;W及存储部,其存储有所述分数N-PLL电路的能 够从外部选择的多个分频比,所述多个分频比中的至少两个分频比的分数部分为0.05 W 上且0. 95 W下。
[0010] 振荡用电路例如可W是皮尔斯振荡电路、反相型振荡电路、考毕兹振荡电路、哈特 利振荡电路等各种振荡电路的一部分。
[0011] 根据本应用例的振荡电路,所存储的至少两个分频比的分数部分为0.05W上且 0.95 W下,因此,在将分数N-P化电路设定为该些分频比中的任意一个的情况下,失谐频率 变得较高,容易利用分数N-P化电路的环路滤波器使整数值边界寄生衰减。因此,根据本应 用例,可提供能够基于1个参考频率而使整数值边界寄生的影响下降并输出多个频率的振 汤电路。
[001引[应用例引
[0013] 在上述应用例的振荡电路中,也可W是,所有的所述多个分频比的分数部分为 0. 05 W上且0. 95 W下。
[0014] 根据本应用例的振荡电路,设定为分数N-P化电路存储的多个分频比中的任意一 个,即可降低整数值边界寄生的影响。
[00巧][应用例引
[0016] 本应用例的振荡电路包含;振荡用电路,其用于使振子振荡;分数N-P化电路,其 被输入来自所述振荡用电路的信号,且具有环路滤波器;W及存储部,其存储有所述分数 N-P化电路的能够选择的多个分频比,所述多个分频比中的至少1个是该样的分频比;该分 频比使得所述分数N-P化电路具有的振荡部的输出频率与作为参考频率的整数倍的频率 之间的失谐频率高于所述环路滤波器的截止频率。
[0017] 根据本应用例的振荡电路,在设定为分数N-P化电路存储的至少两个分频比中的 任意一个的情况下,利用分数N-P化电路的环路滤波器,使整数值边界寄生衰减。因此,根 据本应用例,可提供能够基于1个参考频率而使整数值边界寄生的影响下降并输出多个频 率的振荡电路。
[001引[应用例句
[0019] 也可W是,无论选择所述多个分频比中的哪一个,所述失谐频率都高于所述截止 频率。
[0020] 根据本应用例的振荡电路,无论设定为分数N-P化电路存储的多个分频比中的哪 一个,都可降低整数值边界寄生的影响。
[0021] [应用例引
[0022] 本应用例的振荡器包含上述的任意一个振荡电路和振子。
[0023] 根据本应用例的振荡器,由于包含能够基于1个参考频率而使整数值边界寄生的 影响下降并输出多个频率的振荡电路,因此,即使振子为1个,也能够确保实用性和可靠 性,并实现小型化和低成本化。
[0024][应用例6]
[0025] 在本应用例的分数N-P化电路为了对决定的参考频率进行分频并分别输出所决 定的多个频率中的至少两个频率而设定的分频比的分数部分为0. 05 W上且0. 95 W下。
[0026] 根据本应用例的分数N-P化电路,决定出的至少两个分频比的分数部分为0. 05 W 上且0. 95 W下,因此,在设定为该些分频比中的任意一个的情况下,失谐频率较高,容易利 用环路滤波器使整数值边界寄生衰减。因此,根据本应用例,可提供能够基于1个参考频率 而使整数值边界寄生的影响下降并输出多个频率分数N-P化电路。
[0027][应用例7]
[002引本应用例的分数N-P化电路在对决定的参考频率进行分频并分别输出所决定的 多个频率中的至少两个频率时,振荡部的输出频率与作为参考频率的整数倍的高次谐波的 频率之间的失谐频率高于环路滤波器的截止频率。
[0029] 根据本应用例的分数N-P化电路,在设定为决定出的至少两个分频比中的任意一 个的情况下,利用环路滤波器使整数值边界寄生衰减。因此,根据本应用例,可提供能够基 于1个参考频率而使整数值边界寄生的影响下降并输出多个频率的分数N-P化电路。
[0030] [应用例8]
[0031] 本应用例的电子设备包含上述的任意一个振荡电路或上述的任意一个分数N-P化 电路。
[003引[应用例9]
[0033] 本应用例的移动体包含上述的任意一个振荡电路或上述的任意一个分数N-P化 电路。
[0034] 根据该些应用例的电子设备W及移动体,由于包含能够基于1个参考频率而使整 数值边界寄生的影响下降并输出多个频率的振荡电路或分数N-P化电路,因此,实现能够 高实用性和可靠性。
[003引[应用例10]
[0036] 在本应用例的分数N-P化电路的参考频率的决定方法中,针对分数N-P化电路的 多个参考频率,分别计算所述分数N-P化电路具有的振荡部的多个输出频率中的各输出频 率与该作为参考频率的整数倍的高次谐波的频率之间的失谐频率,针对所述多个参考频率 分别计算多个所述失谐频率的倒数之和或者多个所述失谐频率之和,根据所述失谐频率的 倒数之和或者所述失谐频率之和决定参考频率。
[0037] 根据本应用例的N-P化电路的参考频率的决定方法,能够决定参考频率,该参考 频率使得能够降低在分别选择了振荡部的多个输出频率的情况下产生的整数值边界寄生 的影响。
【附图说明】
[003引图1是本实施方式的振荡器的结构图。
[0039] 图2是示出分数N-P化电路的结构例的图。
[0040] 图3是振荡信号的波形图。
[0041] 图4是示出分数N-P化电路的输出信号的频谱的一例的图。
[0042] 图5是示出分数N-P化电路的输出信号的频谱的另一例的图。
[0043] 图6是示出分数N-P化电路的输出信号的频谱的另一例的图。
[0044] 图7是示出分数N-P化电路具有的低通滤波器的频率特性的一例的图。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1