逻辑保护射极耦合式三滤波型多输出led保护系统的制作方法_2

文档序号:9277311阅读:来源:国知局
两端则形成Vl电压端。
[0012]所述第二输出电路由二极管整流器Z1、电容C3、电容C4、电容C5、电容C6、集成稳压器W7806和集成稳压器W7809组成;所述二极管整流器Zl的输入端与副边线圈L3相并联,电容C3的正极与二极管整流器Zl的正极输出端相连接、其负极则与二极管整流器Zl的负极输出端相连接;电容C4的正极与电容C3的正极相连接、其负极与电容C5的正极相连接,电容C5的负极则与电容C3的负极相连接;集成稳压器W7806的第一输出端与电容C4的正极相连接、其第二输出端则电容C4的负极相连接;集成稳压器W7809的第一输出端与电容C5的正极相连接、其第二输出端则电容C5的负极相连接,电容C6则串接在集成稳压器W7809的第一输出端与第三输出端之间;所述集成稳压器W7806的第三输出端与集成稳压器W7809的第三输出端则形成V2电压端。
[0013]所述第三输出电路由二极管整流器Z2、电容C7、电容C8、电容C9、二极管D2及集成稳压器W7809组成;所述二极管整流器Z2的输入端与副边线圈L4相并联,电容C7的则串接在二极管整流器Z2的正极输出端和负极输出端之间,电容C8与电容C7相并联,电容C9串接在集成稳压器W7809的第三输出端与第二输出端之间;二极管D2则串接在集成稳压器W7809的第一输出端与第三输出端之间;电容C9的两端则形成V3电压端。
[0014]本发明较现有技术相比,具有以下优点及有益效果:
[0015](I)本发明不仅具有短路保护、过压保护及开路保护的功能,而且其功耗较低,仅为传统保护电路功耗的1/3。
[0016](2)本发明设有多路输出稳压电源,因此能确保保护电路自身的用电需求,能有效的避免外部电磁干扰,提高控制的灵敏度和精度。
[0017](3)本发明还具有欠压闭锁功能,能有效的克服传统保护电路的延迟效应。
[0018](4)本发明中设置有三滤波放大电路,能够很好的对电路中的杂波进行过滤,大大提高了产品的精准性与适用范围。
【附图说明】
[0019]图1为本发明的整体结构示意图。
[0020]图2为本发明的多路输出稳压电源结构示意图。
[0021]图3为本发明的逻辑控制电路结构示意图。
[0022]图4为本发明的逻辑保护射极耦合式放大电路结构示意图。
[0023]图5为本发明的三滤波放大电路的电路图。
[0024]附图标记说明:
[0025]10、三滤波放大电路;20、逻辑保护射极耦合式放大电路;30、振荡器;40、逻辑控制电路;50、栅极驱动电路。
【具体实施方式】
[0026]下面结合实施例对本发明作进一步地详细说明,但本发明的实施方式不限于此。
[0027]实施例
[0028]如图1所示,本发明主要由栅极驱动电路50、逻辑控制电路40、功率放大器P1、功率放大器P2、脉冲比较器U1、脉冲比较器U2、振荡器30、主误差放大器W1、安全误差放大器W2、多路输出稳压电源以及场效应管MOS1、场效应管MOS2、场效应管MOS3、场效应管M0S4、场效应管MOS5、场效应管MOS6、三滤波放大电路10及逻辑保护射极耦合式放大电路20组成。
[0029]其中,栅极驱动电路50用于为场效应管MOS1、场效应管MOS2、场效应管MOS3和场效应管M0S4提供栅极驱动电压,而逻辑控制电路则用于本发明的逻辑判断和处理。由于该栅极驱动电路50为目前较为成熟的技术,因此本发明在此便不做过多描述。
[0030]如图2所示,该多路输出稳压电源由变压器T,与变压器T的副边线圈L2相连接的第一输出电路,与变压器T的副边线圈L3相连接的第二输出电路以及与变压器T的副边线圈L4相连接的第三输出电路组成。
[0031]其中,第一输出电路由二极管D1、电容Cl、电容C2及电感L5组成,所述二极管Dl的P极与副边线圈L2的同名端相连接、其N极则经电容Cl后与副边线圈L2的非同名端相连接;电感L5的一端与二极管Dl与电容Cl的连接点相连接、另一端则经电容C2后与副边线圈L2的非同名端相连接;电容C2的两端则形成Vl电压端。
[0032]第二输出电路由二极管整流器Z1、电容C3、电容C4、电容C5、电容C6、集成稳压器W7806和集成稳压器W7809组成;所述二极管整流器Zl的输入端与副边线圈L3相并联,电容C3的正极与二极管整流器Zl的正极输出端相连接、其负极则与二极管整流器Zl的负极输出端相连接;电容C4的正极与电容C3的正极相连接、其负极与电容C5的正极相连接,电容C5的负极则与电容C3的负极相连接;集成稳压器W7806的第一输出端与电容C4的正极相连接、其第二输出端则电容C4的负极相连接。
[0033]集成稳压器W7809的第一输出端与电容C5的正极相连接、其第二输出端则电容C5的负极相连接,电容C6则串接在集成稳压器W7809的第一输出端与第三输出端之间;所述集成稳压器W7806的第三输出端与集成稳压器W7809的第三输出端则形成V2电压端。
[0034]由于第二输出端具有两组电压值,即如图2所述的+6V和-6V,因此在使用时,本申请只需连接其+6V的连接端即可。
[0035]第三输出电路由二极管整流器Z2、电容C7、电容C8、电容C9、二极管D2及集成稳压器W7809组成;所述二极管整流器Z2的输入端与副边线圈L4相并联,电容C7的则串接在二极管整流器Z2的正极输出端和负极输出端之间,电容C8与电容C7相并联,电容C9串接在集成稳压器W7809的第三输出端与第二输出端之间;二极管D2则串接在集成稳压器W7809的第一输出端与第三输出端之间;电容C9的两端则形成V3电压端
[0036]连接时,所述场效应管MOSl的栅极要与栅极驱动电路相连接,其漏极与场效应管M0S2的源极相连接,其源极则需要与多路输出稳压电源的Vl电压端相连接。场效应管M0S2的栅极同时与栅极驱动电路和功率放大器Pl的正极输入端相连接,其漏极接地。场效应管M0S3的栅极与栅极驱动电路相连接,其漏极与场效应管M0S4的源极相连接,其源极同样与多路输出稳压电源的Vl电压端相连接。场效应管M0S4的栅极同时与栅极驱动电路和功率放大器P2的正极输入端相连接,其漏极接地。
[0037]而所述的功率放大器Pl和功率放大器P2的输出端则均与逻辑控制电路相连接。考虑到逻辑控制电路的实际特点,本申请中的功率放大器Pl的负极输入端需要外接多路输出稳压电源的V2电压端,而功率放大器P2的负极输入端则需要外接多路输出稳压电源的V3电压端,即本申请中的功率放大器P2的输入电压必须要低于功率放大器Pl的输入电压,才能确保逻辑控制电路的正常工作。
[0038]同时,脉冲比较器Ul和脉冲比较器U2的输出端也要与逻辑控制电路相连接。而振荡器则串接在脉冲比较器Ul的负极输入端和脉冲比较器U2的负极输入端之间,以确保该振荡器能为脉冲比较器Ul和脉冲比较器U2输入脉冲信号。
[0039]所述主误差放大器Wl和安全误差放大器W2的输出端,以及脉冲比较器Ul的正极输入端和脉冲比较器U2的正极输入端均要与多路输出稳压电源的V2电压端相连接,以便通过该多路输出稳压电源为主误差放大器Wl、安全误差放大器W2、脉冲比较器Ul和脉冲比较器U2提供工作电压。
[0040]其中,主误差放大器Wl用于负责本申请中误差系数的处理,而安全误差放大器W2则用于防止短路或瞬时高压对本系统的破坏。连接时,该主误差放大器Wl的负极输入端和安全误差放大器W2的负极输入端均外接1.23V电压,而主误差放大器Wl的正极输入端和安全误差放大器W2的正极输入端则分别与逻辑保护射极耦合式放大电路20相连接。
[0041]所述场效应管MOS5的栅极和场效应管MOS6的栅极均外接+1.23V的电压,而场效应管MOS5和场效应管MOS6的源极则分别与主误差放大器Wl和安全误差放大器W2的输出端相连接,同时,场效应管MOS5的漏极和场效应管MOS6的漏极均接地。
[0042]本发明的逻辑控制电路的结构如图3所示,其由与非门IC4,输入端与与非门IC4的输出端相连接的非门IC5,输出端与与非门IC4的负极输入端相连接的非门IC3,以及与与非门IC4的正极输入端相连接的第一逻辑链路和第二逻辑链路组成。
[0043]其中,该第一逻辑链路由非门IC1、非门IC2、电阻R13、二极管D5、滤波延时电路、电阻R10、电阻R11、电容ClO及二极管D3组成。连接时,非门IC2的输入端与非门ICl的输出端相连接,其输出端则顺次经电阻R13和二极管D5后与与非门IC4的正极输入端相连接。同时,滤波延时电路要与与非门IC4的正极输入端相连接。
[0044]二极管D3的P极与非门ICl的输入端相连接,其N极顺次经电阻Rll和电容ClO后与非门ICl的输入端相连接,即从二极管D3的N极顺次经电阻Rll和电容ClO后需要与二极管D3
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1