异步双端口随机存储器复用驱动装置的制作方法

文档序号:7880644阅读:207来源:国知局
专利名称:异步双端口随机存储器复用驱动装置的制作方法
技术领域
本发明涉及数据通讯领域,尤其涉及对数据通讯系统进行测试的数据传输方法。
背景技术
随着通讯技术的快速发展,人们的生活和工作半径获得极大延伸,并进一步对通讯技术提出日益增高的要求,使得通讯技术得到更好的发展。在数据通讯业务中,数据的交换是一个非常重要的技术,在通讯系统的设计中,一般由异步DPRAM(dual-port Random-access memory双端口随机存储器)承担数据交换的中继,完成两个子系统间的信息交互功能。事实上,由于几乎所有的应用场合都需要通讯设备具有很高的稳定性和可靠性,所以对于通讯设备的测试显得十分重要,在对通讯系统的进行测试过程中,如果被测系统存在多个DPRAM接口,则在构建测试系统时,需要多套DPRAM总线与被测系统相连。而在目前,测试系统往往只有一套DPRAM总线,这样就需要多个测试系统同时与被测系统相连,才能完成对被测系统的测试。可以看出,这一方法由于主控制器一般只能提供一套DPRAM总线,在被测系统有多个DPRAM的情况下,需要提供多个控制器共同来完成测试,使整个测试系统过于复杂,从而极大地降低了整个系统的可靠性。而且由于主控制器与DPRAM之间的总线如果直接进行连接,经过传输后,容易产生信号损耗大,总线的时序发生畸变,不能远传,降低了系统的驱动能力。同时,该方法由于采用多套控制器,从而导致严重浪费资源。

发明内容
本发明的目的是克服现有技术存在的测试系统复杂度高、可靠性差、驱动能力差、资源浪费严重的缺点,以期提供一种能够有效降低测试系统复杂度,提高可靠性、增强系统的驱动能力,并有效节省资源的异步DPRAM复用驱动装置。
为实现上述目的,本发明构造了一种异步DPRAM复用驱动装置,包括地址总线和控制总线、R/W读写控制线、数据总线、地址总线及控制总线驱动器、逻辑单元、两个以上的数据总线驱动器、片选信号和方向控制信号线、主异步DPRAM接口总线、与所述数据总线驱动器同样数量的从异步DPRAM接口总线;由测试系统输入的地址信号和控制信号通过所述地址总线和控制总线送到所述地址总线及控制总线驱动器,经处理后送到所述主异步DPRAM接口总线;由片选总线和测试系统送来的R/W读写控制信号经所述R/W读写控制线送到所述逻辑单元,对R/W读写控制信号译码后经所述片选信号和方向控制信号线将片选信号和方向控制信号送到所述数据总线驱动器、由测试系统输入的数据信息通过所述的数据总线送到所述的数据总线驱动器,经处理后分别输出至所述从异步DPRAM接口总线;所述主异步DPRAM接口总线分别与各个从异步DPRAM接口总线构成两组数据线,同被测系统的异步DPRAM数据总线相连接。
所述数据总线驱动器具有方向性,是双向驱动器,方向控制由所述逻辑单元输出的方向控制信号线来进行控制的,由2个以上的双向驱动器组成,驱动器的数目由外接的异步DPRAM决定。逻辑单元对测试系统送来的R/W信号线进行非门处理后,去控制数据总线的方向。
所述地址总线及控制总线驱动器为单向驱动,完成简单的总线驱动功能,由测试系统输出信号到异步DPRAM。
所述地址和控制总线控制的信号主要包括R/W、BUSY、/CE、/OE、/SEM、/UB、/LB、INT等信号。
本发明所构造的异步DPRAM复用驱动装置,通过构造一个逻辑单元和几个数据总线驱动器,使得测试系统通过上述结构控制被测系统的多个异步DPRAM数据总线,从而有效降低测试系统复杂度,提高可靠性,并有效节省资源的异步DPRAM复用驱动装置。与此同时本装置还具有较强的驱动能力,可有效消防信号传输中的损耗。


图1为本发明所述异步DPRAM复用驱动装置结构图。
图2为本发明所述装置中逻辑单元结构图。
图3为本发明所述装置中的数据驱动器结构图。
具体实施例方式
下面结合附图对本发明装置作进一步详细描述。
本发明涉及一种用于异步DPRAM的复用驱动装置,它应用于被测系统有多套异步DPRAM的测试系统中。用本复用装置可以用一套DPRAM总线就可以同时对多个异步DPRAM进行操作,完成具有多个异步DPRAM被测系统的测试。
本发明用于测试系统中的异步DPRAM的测试装置中,可实现对被测系统的多个异步DPRAM进行测试,实现多个异步DPRAM的总线信号复用;同时,本装置还具有较强的驱动能力,可有效消防信号传输中的损耗。克服了以前异步DPRAM测试装置的缺点。本发明包括多个数据总线驱动器,一个地址总线驱动器和逻辑控制单元。这套装置中,地址总线驱动器是单向的;数据总线驱动器为双向的,其方向需要由逻辑控制单元来进行控制。
附图1是本发明所述异步DPRAM复用驱动装置的结构图。异步DPRAM驱动复用装置由三部分组成地址总线及控制总线驱动器、逻辑单元和数据总线驱动三部分组成。
101是测试系统输入的地址总线和控制总线,102是片选总线和测试系统送来的R/W读写控制线。103是测试系统输入的数据总线。逻辑单元202是整个复用装置的控制核心,它对测试系统送输入的片选总线进行译码,301是逻辑单元输出的片选信号和方向控制信号,由它来对数据总线驱动器203和204数据总线驱动器进行控制。被测系统中的各个异步DPRAM数据总线,与复用装置的数据总线驱动器相连。因此,当某个数据总线驱动器被逻辑单元选通后,与它相连接的异步DPRAM是与测试系统的数据总线相连。在逻辑上,其它的异步DPRAM与测试系统的数据总线是断开的,因此,测试系统可以通过复用装置来对这个异步DPRAM进行测试。依次改变片选总线102的值,就可以对各个异步DPRAM进行测试,完成整个异步DPRAM的测试过程。当测试系统对异步DPRAM进行读时,数据总线是由异步DPRAM输出电平到测试系统;当测试系统对异步DPRAM进行写的时候,数据总线是由测试系统输出电平到异步DPRAM。因此,复用装置中的总线驱动器具有方向性,是双向驱动器,它的方向控制也是由逻辑单元202输出的方向控制信号线301来进行控制的。逻辑单元对测试系统送来的R/W信号线进行非门处理后,去控制数据总线的方向。
数据总线驱动器203和204对测试系统与异步DPRAM相连的数据总线进行驱动的驱动器,它为双向驱动器,可以由测试系统输出信号到异步DPRAM,或由异步DPRAM输出信号给测试系统。数据总线驱动器是由2个个以上的双向驱动器组成,驱动器的数目由外接的异步DPRAM决定。它的使能由逻辑单元202输出的片选信号来进行控制,当主控制器要选中某个异步DPRAM来进行测试,则通过片选总线发出相应的控制信号,经逻辑单元进行译码后,输出片选信号来使能相应的双向驱动器。同时,由逻辑单元输出的方向控制线DIR对数据的方向进行控制。数据总线驱动器203输出数据总线402到被测DPRAM。
地址和控制总线驱动器201为单向驱动,它只是完成简单的总线驱动功能,由测试系统输出信号到异步DPRAM。地址总线和控制总线101中的制总线包括有R/W、BUSY、/CE、/OE、/SEM、/UB、/LB、INT等信号。
地址总线和控制总线101、R/W读写控制线102、数据总线103是测试系统输入的异步DPRAM接口总线和片选总线。主异步DPRAM接口总线401和从步DPRAM接口总线402、主异步DPRAM接口总线401和从步DPRAM接口总线403组成了两组异步DPRAM接口总线,与被测异步DPRAM连接。
附图2为本发明所述装置中逻辑单元的原理图。逻辑单元要完成的功能主要是对片选总线进行译码,输出片选信号去控制相应的数据总线驱动器,同时,对主控制器送来的R/W信号进行处理后,去控制数据总线的方向。片选总线的数目是由要控制的DPRAM的数目来决定,如二个DPRAM时,可用一条片选线来进行译码。输出的片选控制线是由片选总线控制的,它直接对数据总线进行使能,选通要进行操作的DPRAM,使主控制器能对选通的DPRAM进行相应的读写操作。
附图3为数据总线驱动器原理图。图中201和202是数据总线驱动器,它是一个双向驱动器,方向由逻辑单元输入的方向控制信号103来进行控制。数据总线驱动器是整个复用装置实现的重点,要对多小个异步DPRAM进行测试,就需要有多小个双向驱动器,图中的102、104是逻辑单元输出的片选控制信号线。数据总线驱动器的选通是由逻辑单元输出的片选信号线来进行控制的。301和302是经过驱动后的数据总线,它直接与各个异步DPRAM相连接。
权利要求
1.一种异步DPRAM复用驱动装置,其特征在于,包括地址总线和控制总线(101)、R/W读写控制线(102)、数据总线(103)、地址总线及控制总线驱动器(201)、逻辑单元(202)、两个以上的数据总线驱动器(203)和(204)、片选信号和方向控制信号线(301)、主异步DPRAM接口总线(401)、与所述数据总线驱动器同样数量的从异步DPRAM接口总线(402)和(403);由测试系统输入的地址信号和控制信号通过所述地址总线和控制总线(101)送到所述地址总线及控制总线驱动器(201),经处理后送到所述主异步DPRAM接口总线(401);由片选总线和测试系统送来的R/W读写控制信号经所述R/W读写控制线(102)送到所述逻辑单元(202),对R/W读写控制信号译码后经所述片选信号和方向控制信号线(301)将片选信号和方向控制信号送到所述数据总线驱动器(203)和(204)、由测试系统输入的数据信息通过所述的数据总线(103)送到所述的数据总线驱动器(203)和(204),经处理后分别输出至所述从异步DPRAM接口总线(402)和(403);所述主异步DPRAM接口总线(401)分别与各个从异步DPRAM接口总线(402)、(403)构成两组数据线,同被测系统的异步DPRAM数据总线相连接。
2.根据权利要求1所述的异步DPRAM复用驱动装置,其特征在于,所述数据总线驱动器(203)和(204)具有方向性,是双向驱动器,方向控制由所述逻辑单元(202)输出的方向控制信号线(301)来进行控制的,由2个以上的双向驱动器组成,驱动器的数目由外接的异步DPRAM决定。逻辑单元对测试系统送来的R/W信号线进行非门处理后,去控制数据总线的方向。
3.根据权利要求1所述的异步DPRAM复用驱动装置,其特征在于,所述逻辑单元(202)包括一个译码器和一个非门,所述译码器接收所述R/W读写控制线(102)送来的片选信号,并输出片选信号到所述数据总线驱动器(203)和(204);所述非门接收所述R/W读写控制线(102)送来的R/W读写控制信号,输出相应信号到所述数据总线驱动器(203)和(204)。
4.根据权利要求1所述的异步DPRAM复用驱动装置,其特征在于,所述地址总线及控制总线驱动器(201)为单向驱动,完成简单的总线驱动功能,由测试系统输出信号到异步DPRAM。
5.根据权利要求1所述的异步DPRAM复用驱动装置,其特征在于,所述地址和控制总线(101)控制的信号主要包括R/W、BUSY、/CE、/OE、/SEM、/UB、/LB、INT等信号。
全文摘要
本发明公开了一种数据通讯领域中的异步DPRAM复用驱动装置,包括地址总线和控制总线(101)、R/W读写控制线(102)、数据总线(103)、地址总线及控制总线驱动器(201)、逻辑单元(202)、两个以上的数据总线驱动器(203)和(204)、片选信号和方向控制信号线(301)、主异步DPRAM接口总线(401)、与所述数据总线驱动器同样数量的从异步DPRAM接口总线(402)和(403)。本发明能克服现有技术存在的测试系统复杂度高、可靠性差、驱动能力差、资源浪费严重的缺点,有效降低测试系统复杂度,提高可靠性、增强系统的驱动能力,并有效节省资源的异步DPRAM复用驱动装置。
文档编号H04L12/26GK1540926SQ20031010322
公开日2004年10月27日 申请日期2003年11月3日 优先权日2003年11月3日
发明者杨祥春, 王剑刚, 文海军 申请人:中兴通讯股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1