接收器的制作方法

文档序号:7606552阅读:215来源:国知局
专利名称:接收器的制作方法
技术领域
本发明涉及与码分多路复用通信有关的接收设备。
背景技术
在码分多路复用通信中执行接收操作的情况下,接收设备具有图28所示的结构。该接收设备具有AD转换部分1501、逆扩散部分1502、同步检测部分1503、加权部分1504、瑞克合成(rake sythesizing)部分1505、信道解码部分1506、以及纠错部分1507。
接收数据1500由AD转换部分1502进行数字化,在逆扩散部分1502中经受逆扩散处理,通过同步检测部分1503进行同步检测,以通过接收信号的定相而执行相位调整,然后通过瑞克合成部分1505进行瑞克合成,并此后通过信道解码部分1506进行信道解码,并且通过纠错部分1507进行错误纠正,并作为解码数据1508输出。
经常通过诸如内插之类的方法来执行在同步检测部分1503中的同步检测。如图29所示,在内插同步检测中,通过使用用于接收码元的以时间为基准的前部和后部导频码元而获得来自发射设备侧的载波信号的频移和根据定相的相位旋转量,从而计算相位估计值。
在这种情况下,使用以时间为基准的后接收信号。因此,有必要存储与用于相位估计的导频码元不同的同步检测信道的码元,并计算该相位估计值,此后执行同步检测。
在码分多路复用通信中,为了减少要存储的数据量,通常采取以下方法通过AD转换部分1401将接收数据数字化,并通过逆扩散部分1402、1407、1413、和1419对相同的数据进行逆扩散;并且,然后用存储器1404、1408、1415、和1420存储与用于相位估计的导频码元不同的同步检测信道的码元(见专利文献1)。在图22中,1403、1409、1414和1421表示相位估计部分,1405、1410、1416和1422表示同步检测部分,以及1406、1411、1417和1423表示加权部分。
(专利文献1)JP-A-2002-171200公布(图7)然而,对高速数据通信的需求已经促使用于接收通过同时使用不同的扩散代码所扩散和调制的很多信道以便提高通信速度的标准出现。从而,问题在于需要用于同时接收多个信道的很多逆扩散部分、和用于同步检测的很多运算单元资源,以及增加了要经受逆扩散的接收数据量。这引起电路规模的增加。
另一方面,有利的是存储逆扩散之后获得码元数据,从而在某些情况下,根据码元速率或者多通道(multipass)的数量,提高存储器的使用效率并减少安装在接收设备上的存储器。
将描述减少要安装的存储器的具体例子。在CDMA通信中,为每个多通道的常数区域存储所接收的用于执行同步检测和瑞克合成的码元数据。在该CDMA通信中,在扩散率高的情况中,数据尺寸可以通过将在逆扩散中执行的积分计算而减少。在最近的具有低扩散率的高速数据通信方法中,考虑到有时要存储对应于多通道的数据,扩散率低(例如,4),并使用大于初始接收数据的存储空间。
图31示出具体例子。在8位输入、256倍扩散和12个多通道的情况下,在逆扩散之后可以将8kB的接收数据存储在大约0.8kB的容量中,这是有效的。在4倍扩散和12个多通道的情况下,在逆扩散之后需要33kB的容量,所以数据存储的效率低。因此,优选的是,当可以存储同步检测所需要的预期区域的数据时,应该在逆扩散之前存储8位输入信号,并且,应该执行逆扩散和同步检测处理。
逆扩散部分需要对接收数据进行实时处理,因此难以基于电路资源执行共享,且改变成专用硬件就必不可少。因为这个原因,已经需要在同时接收很多信道期间增强逆扩散处理的处理定时的自由度。
本发明的目的是提供能够在同时接收很多信道时减少存储器并且增强逆扩散处理中的处理定时的自由度的接收设备。

发明内容
本发明的第一方面涉及用于在接收码分多路复用信号时执行内插同步检测的接收设备,其包括存储装置,用于存储作为同步检测的对象的接收数据;以及控制装置,用于对在逆扩散之前或之后将作为同步检测的对象的接收数据存储在存储装置中进行切换。
根据该结构,有可能通过根据各种要素而切换在逆扩散之前或之后将接收数据存储在存储装置中、而有效地使用存储装置的存储器。
本发明的第二方面涉及根据本发明的第一方面的接收设备,其中,控制装置基于当解调接收数据时获得的码元速率信息来改变对接收数据的存储顺序。
根据这个结构,例如,当码元速率增加时,在逆扩散之前将接收数据存储在存储装置中,并且,当码元速率降低时,在逆扩散之后将接收数据存储在存储装置中。因此,可以有效地使用存储装置中的存储器,并可以减少要安装的存储器。
本发明的第三方面涉及根据本发明的第一方面的接收设备,其中控制装置基于在解调接收数据时获得的多通道信息来改变接收数据的存储顺序。
根据这个结构,例如,当多通道减少时,在逆扩散之后将接收数据存储在存储装置中,并且,当多通道增加时,在逆扩散之前将接收数据存储在存储装置中。因此,可以增强存储装置的存储器的使用效率,并可以减少要安装的存储器。
本发明的第四方面涉及根据本发明的第一方面的接收设备,其中控制装置响应于从接收设备的功率控制系统发送的指令来改变接收数据的存储顺序。
根据这个结构,例如,如果根据功率控制系统给出的指令而将接收数据切换为在逆扩散之后存储在存储装置中,则减少了对存储装置的存储器的存取频率,使得可以降低功率消耗并可以执行功率节约。
本发明的第五方面涉及根据本发明的第一至第四方面中的任一个的接收设备,还包括用于执行对应于多个多通道的接收处理的装置,从而对在相应通道(pass correspondence)上解调的多个接收信号进行瑞克合成。
根据这个结构,当多通道的数量大时,在逆扩散之前将接收数据存储在存储装置中。因此,有可能在没有增加存储装置的存储容量的情况下执行同步检测。
本发明的第六方面涉及根据本发明的第一至第五方面中的任一个的接收设备,还包括用于独立接收导频码元以执行用于同步检测的相位估计、并接收数据码元的装置,当独立地分别接收导频码元和数据码元时,该控制装置执行用于在逆扩散之前或之后将作为同步检测的对象的接收数据码元存储在存储装置中的切换控制。
根据这个结构,将所接收的数据码元存储在存储装置中,且与此同时,所接收的导频码元经受逆扩散并然后经受同步检测,以获得移动旋转(shiftrotation)量和加权值,并且此后,优选地存储和聚集用于处理的必要数据码元,并读取和逆向地扩散该数据码元,且通过使用移动旋转量和加权值来顺序地执行同步检测、加权、和瑞克合成,并然后执行解调。因此,可以减少存储装置的存储器。
本发明的第七方面涉及根据本发明的第一至第六方面中的任一个的接收设备,其中通过使用同一电路执行用于多个信道的接收信号的逆扩散处理和同步检测处理。
根据这个结构,没有必要准备对应于多个信道的电路。因此,有可能减少电路规模。
本发明的第八方面涉及根据本发明的第一至第七方面中的任一个的接收设备,其中通过使用同一电路执行用于多个通道的接收信号的逆扩散处理和同步检测处理。
根据这个结构,没有必要准备对应于多个通道的电路。因此,有可能减少电路规模。
本发明的第九方面涉及根据本发明的第一至第八方面中的任一个的接收设备,其中通过使用同一电路而同时执行用于多个通道和多个信道的逆扩散处理、同步检测处理以及瑞克合成处理。
根据这个结构,没有必要准备对应于多个通道和多个信道的电路。因此,可以减少电路规模,且此外,可以对每个通道和每个信道同时执行公共的处理,并可以增强逆扩散处理中的处理定时的自由度。
本发明的第十方面涉及根据本发明的第一至第九方面中的任一个的接收设备,其中存储装置具有对应于过采样度(oversampling degree)的存储器或者多个存储器。
根据这个结构,有可能通过在接收时执行过采样而增强接收数据的逆扩散处理的定时中的精度。在此情况中,提供了对应于过采样度的存储器或者多个存储器。因此,有可能将逆扩散处理中每个存储器的存取速度和用于逆扩散的运算单元的速度减少到码片速率。这样,有可能减少电路的消耗功率并易于执行时钟管理。
本发明的第十一方面涉及根据本发明的第一至第八方面中的任一个的接收设备,其中对从存储装置中连续读取的接收数据连续地进行逆向扩散。
根据这个结构,连续地从存储装置读取接收数据。因此,有可能对接收数据的读取执行集中式控制,并易于执行诸如逆扩散处理之类的解调控制。
本发明的第十二方面涉及根据本发明的第一至第十一方面中的任一个的接收设备,其中对以可选顺序从存储装置中读取的接收数据进行逆向扩散。
根据这个结构,以可选顺序从存储装置中读取接收数据。因此,有可能以逆扩散处理所需要的顺序来读取接收数据,并易于执行诸如逆扩散处理之类的解调控制。
本发明的第十三方面涉及根据本发明的第一至第十二方面中的任一个的接收设备,其中控制装置根据程序改变计算的内容。
根据这个结构,有可能由控制装置通过变更诸如接收数据的存储顺序之类程序、而根据使用自由地执行改变。这样,有可能执行各种应用程序的利用。
本发明的第十四方面涉及根据本发明的第一至第十三方面中的任一个的接收设备,其中存储装置划分在逆扩散之前和之后获得的数据,并分别将这些数据存储到存储装置。
根据这个结构,通过一个存储器区域的划分而保持了用于存储逆扩散之前获得的数据的区域和用于存储逆扩散之后获得的数据的区域。因此,有可能增强对数据的存储顺序的组合的自由度。
本发明的第十五方面涉及根据本发明的第十四方面中的任一个的接收设备,其中控制装置根据多个接收信道的每一个中的码元速率和指状器数目来改变对接收数据的存储顺序。
根据这个结构,有可能通过根据每个接收信道中的码元速率和指状器数目改变对接收数据的存储顺序,而使用最佳的存储器。
本发明的第十六方面涉及根据本发明的第十四方面的接收设备,其中当在接收信号的解调信号中发现错误时,用根据混合ARQ方法重新传送的数据来合成存储在存储装置中的数据。
根据这个结构,输出经受逆扩散的接收数据,且此外,将该数据存储在存储装置中。当接收信号的解调信号有错误、且给出了重新传送的指令时,可以用根据混合ARQ方法重新传送的数据来合成存储的数据,且可以容易地保持在混合ARQ方法中用于重新传送的必要接收数据。


图1是示出根据本发明的第一实施例的接收设备的主件结构的方框图;图2是示出根据本发明的第一实施例的接收设备的主件结构的方框图;图3是示出根据本发明的第二实施例的接收设备的主件结构的方框图;图4是示出根据本发明的第三实施例的接收设备的主件结构的方框图;图5是示出根据本发明的第四实施例的接收设备的主件结构的方框图;图6是示出根据本发明的第五实施例的接收设备的结构的方框图;图7是示出根据本发明的第五实施例的在以逆扩散之后产生的状态存储接收数据的情况中的操作的时序图;图8是示出根据本发明的第六实施例的接收设备的结构的方框图;图9是示出根据本发明的第六实施例的在以逆扩散之后产生的状态存储接收数据的情况中的操作的时序图;图10是示出根据本发明的第七实施例的接收设备的结构的方框图;图11是示出根据本发明的第七实施例的在以逆扩散之后产生的状态存储接收数据的情况中的操作的时序图;图12是示出根据本发明的第八实施例的接收设备的结构的方框图;图13是示出根据本发明的第八实施例的在以逆扩散之后产生的状态存储接收数据的情况中的操作的时序图;图14是示出根据本发明的第九实施例的接收设备的结构的方框图;图15是示出根据本发明的第十实施例的接收设备的结构的图;图16是示出根据本发明的第十一实施例的接收设备的结构的图;图17是示出根据本发明的第十一实施例的在以逆扩散之后产生的状态存储接收数据的情况中的操作的时序图;图18是示出根据本发明的第十二实施例的接收设备的结构的方框图;图19是示出根据本发明的第十二实施例的在以逆扩散之后产生的状态存储接收数据的情况中的操作的时序图;图20是示出根据本发明的第十三实施例的接收设备的结构的方框图;
图21是示出根据本发明第十四实施例的接收设备的主件结构的方框图;图22是示出根据本发明第十五实施例的接收设备的主件结构的方框图;图23是示出根据本发明的第十六实施例的接收设备的结构的方框图;图24是示出根据本发明的第十六实施例的在以逆扩散之后产生的状态存储接收数据的情况中的操作的时序图;图25是示出根据本发明的第十七实施例的通信设备的结构的方框图;图26是示出根据本发明的第十八实施例的通信系统的结构的方框图;图27是示出根据本发明的第六实施例的接收设备的存储器减少效果的图表;图28是示出在传统的接收设备中的逆扩散和同步检测电路结构的例子的方框图;图29是用于说明传统的内插同步检测操作的操作时序图;图30是示出传统的接收设备的结构的方框图;以及图31是示出取决于扩散率的差别而在逆扩散之后获得数据存储容量中的差别的图。
在这些图中,附图标记2、21、31、41、902、1002以及1102表示计算顺序确定部分,附图标记3、5、7、22、24、26、32、34、36、42、44、46、102、104、107、111、114、202、302、402、502、602、901、904、905、909、910、911、1001、1004、1005、1009、1010、1011、1101、1104、1105、1109、1110以及1111表示选择器,附图标记4、23、33、43、105、112、903、1003以及1103表示逆扩散部分,附图标记6、25、35、45、103、203、303、403、503、604、702、802、907、1007以及1107表示存储器,附图标记101、201、301、401、501、601以及1202表示AD转换部分,附图标记106和113表示相位估计部分,附图标记108和115表示同步检测部分,附图标记109和116表示加权部分,附图标记110、117、218、233、314、324、409、413、417、507、510、511、609、613、616、708、711、725、808、811和824表示指状器单元(finger unit),附图标记118、234、236、325以及418表示瑞克合成部分,附图标记209、214、224、229、310和320表示信道单元,附图标记512和615表示逆扩散/同步检测/加权/瑞克合成部分,附图标记705和805表示定时生成部分,附图标记927表示地址和定时计算程序存储设备,附图标记1200表示天线,附图标记1201表示RF/IF电路,附图标记1203表示接收设备,附图标记1204表示解码/纠错部分,附图标记1205表示速率检测部分,附图标记1206表示DA转换部分,附图标记1207表示传送部分,附图标记1208表示编码部分,附图标记1209表示通信设备,附图标记1300表示基站,以及附图标记1301表示移动站。
具体实施例方式
(第一实施例)下面将参照图来描述本发明的实施例。图1和2是示出根据本发明的第一实施例的接收设备的主件结构的方框图。该接收设备具有计算顺序确定部分2、选择器3、逆扩散部分4、选择器5、存储器6以及选择器7,并且它们构成了逆扩散-延迟处理系统。
接下来,将给出对根据本实施例的操作的描述。计算顺序确定部分2切换与各种控制要素对应的选择器3、5和7。如图1所示,在通过计算顺序确定部分2将选择器3、5和7切换为选择并输出输入(1)的情况中,获得逆扩散-延迟处理系统的路径,并且获得在逆扩散之后执行存储的结构。
更具体地,通过选择器3使接收信号1通向逆扩散部分4以便执行逆扩散处理。通过选择器5将经受逆扩散处理的接收信号1存储在存储器6中,并且,通过选择器7选择并作为逆扩散信号8输出。
如图2所示,在通过计算顺序确定部分2将选择器3、5和7切换为选择并输出输入(2)的情况中,获得逆扩散-延迟处理系统的路径,并且获得了在逆扩散之前执行存储的结构。
更具体地,通过选择器5将接收信号1存储在存储器6中。然后,通过选择器3使接收信号1从存储器6通向逆扩散部分4,以及通过选择器7来选择逆扩散部分4的输出并作为逆扩散信号8传送。
根据本发明的第一实施例的接收设备,计算顺序确定部分2根据各种要素切换在逆扩散之前或之后存储接收数据。因此,没有必要提供各自的专用存储器,且有可能在同时接收很多信道时减少存储器。此外,在逆扩散之前存储的接收数据不需要经受实时的逆扩散处理。因此,有可能增强在逆扩散部分4的逆扩散处理中的处理定时的自由度。
(第二实施例)图3是示出根据本发明的第二实施例的接收设备的主件结构的方框图。在这个实施例中,提供码元速率信息20的输入,作为用于计算顺序确定部分的要素。因此,采用了其中切换在逆扩散之前或逆扩散之后存储接收数据的结构,而其它结构与第一实施例中的结构相同。
接下来,将给出对根据本实施例的操作的描述。当达到特定的或更高的码元速率时,优选的是接收数据应该以逆扩散之前产生的状态存储在存储器25中,而不是以逆扩散之后产生的状态存储在存储器25中。因此,当码元速率信息20的码元速率等于或大于特定值时,计算顺序确定部分21切换选择器22、24和26以便选择输入(2)一侧,从而在逆扩散之前将接收数据存储在存储器25中。此外,当码元速率信息20的码元速率小于特定值时,计算顺序确定部分21切换选择器22、24和26以便选择输入(1)一侧,从而使接收数据经受逆扩散部分23中的逆扩散,并然后存储在存储器25中。
根据本发明的第二实施例的接收设备,有可能基于码元速率而以高存储器存储效率来选择对接收数据的存储顺序,从而增强存储器25的使用效率,并减少安装在接收设备上的存储器。
(第三实施例)图4是示出根据本发明的第三实施例的接收设备的主件结构的方框图。在这个实施例中,提供多通道信息39的输入,作为用于计算顺序确定部分31的要素。因此,采用其中切换在逆扩散之前或之后存储接收数据的结构,而其它结构与第一实施例中的那些结构相同。
接下来,将给出对根据本实施例的操作的描述。要接收的多通道数量取决于接收设备的移动速度和接收设备所位于的场所的环境而变化。在多通道的数量小的情况中,更有利的是在逆扩散之后将接收数据存储在存储器35中。因此,当多通道信息39的多通道具有特定值或更少时,计算顺序确定部分31切换选择器32、34和36以便选择输入(1)一侧,从而在逆扩散部分33中的逆扩散之后将接收数据存储在存储器35中。此外,当多通道信息39的多通道超过特定值,且多通道的数量增加时,在逆扩散之后获得的数据中,存储器使用效率没有增加。因此,计算顺序确定部分31切换选择器32、34和36以便选择输入(2)一侧,从而在逆扩散部分33执行逆扩散之前将接收数据存储在存储器35中。
根据第三实施例的接收设备,有可能根据多通道的数量以高存储器使用效率来选择对接收数据的存储顺序,从而增强存储器35的使用效率并减少安装在接收设备上的存储器。
(第四实施例)图5是示出根据本发明的第四实施例的接收设备的主件结构的方框图。在这个实施例中,提供功率控制信号49的输入,作为用于计算顺序确定部分41的要素。因此,采用其中切换在逆扩散之前或之后存储接收数据的结构,而其它结构与第一实施例中的那些结构相同。
接下来,将给出对根据本实施例的操作的描述。通常,针对接收数据以逆扩散之前产生的状态在存储器45中的存储,处理还没有经受逆扩散的数据。因此,存储器存取的频率也趋向于高,且将要消耗的功率量趋向于增加。在功率控制信号49给出要节约功率的指令的情况中,计算顺序确定部分41切换选择器42、44和46,以便选择输入(1)一侧,从而在逆扩散部分43中逆向地扩散接收数据,并然后将相同数据存储在存储器45中。此外,在功率控制信号49没有给出要节约功率的指令的情况中,计算顺序确定部分41切换选择器42、44和46,以便选择输入(2)一侧,从而在逆扩散部分43执行逆扩散之前将接收数据存储在存储器45中。
根据依据第四实施例的接收设备,根据消耗的功率而在逆扩散之前或之后将接收数据存储在存储器45中。因此,有可能通过合理地使用功率而延长电池的使用期限。根据通道的数量、通道的稳定性、在CDMA中使用的功率控制信号的变化量、码元速率以及电池容量来确定功率控制信号49。此外,在用半导体电路实现根据本实施例的电路结构的情况中,给出功率控制信号49作为电路的操作时钟的参数,并且可以将其与低功率模式中的电路的操作时钟和操作电压的变化互锁。
(第五实施例)图6是示出根据本发明的第五实施例的接收设备的结构的方框图。该接收设备具有AD转换部分101、用于选择接收数据的存储顺序的选择器102、存储器103、用于选择将被逆向扩散的接收数据的选择器104、逆扩散部分105、相位估计部分106、用于选择要同步地检测的数据的选择器107、同步检测部分108、加权部分109、以及瑞克合成部分118,并且所述选择器104、逆扩散部分105、相位估计部分106、选择器107、同步检测部分108以及加权部分109构成了指状器单元110(#0),而选择器111、逆扩散部分112、相位估计部分113、选择器114、同步检测部分115以及加权部分116构成了指状器单元117(#N-1)。在该接收设备中,指状器的数量为N。
接下来,将给出对根据本实施例的操作的描述。通过AD转换部分101将接收信号100转换为离散数据,然后,通过选择器102将该离散数据存储在存储器103中,或者将该离散数据输入到逆扩散部分105和112。
在以逆扩散之前产生的状态将该数据与接收数据一起存储的情况中,将选择器102切换到(0),并分别将选择器104、107、111和114切换到(1)。因此,通过选择器102将接收数据(所述离散数据)存储在存储器103中。然后,当优选地聚集对应于相位估计需要的码元的接收数据时,通过选择器104和111将从存储器103读取的接收数据输入到逆扩散部分105和112。从而,逆扩散部分105和112对导频码元执行逆扩散,使得将逆扩散后的数据输入到相位估计部分106和113。相位估计部分106和113基于逆扩散后的数据获得相位旋转量和加权的值。
与此同时,逆扩散部分105和112逆向地扩散数据码元(要被同步检测的对象),并在同步检测部分108和115中乘以在相位估计部分106和113中获得的指状器的相位旋转量,并且通过加权部分109和116乘以在相位估计部分106和113中获得的指状器的加权值,然后,在瑞克合成部分118中对其进行合成,从而获得解调的数据119。
同步检测和加权分别是相乘处理。为此,在相位估计部分106和113中通过用加权值乘以相位旋转量可以获得一值,且可以同时执行计算。
在以逆扩散之后产生的状态存储接收数据的情况中,通过用于处理选择器102的指状器将输入从(1)切换到(N),且分别将选择器104、107、111和114切换到(2)。因此,在输入接收数据(所述离散数据)的同时,也通过选择器107和114将其输入到逆扩散部分105和112,且该逆扩散部分105和112逆向地扩散导频码元和数据码元。该导频码元用于获得相位估计部分104和109中的相位旋转量。
此时,选择器102切换到(1)和(N),使得从逆扩散部分105和112输出的数据码元通过选择器102而存储在存储器103中。
当在相位估计部分104和109中确定相位估计和加权的值时,连续地从存储器103中读取数据码元,并且,在同步检测部分108和115中相乘这样读取的数据码元和在相位估计部分106和113中获得的指状器的相位旋转量,此外,在加权部分109和116中将这样获得的结果乘以在相位估计部分106和113中获得的指状器的加权值,然后,在瑞克合成部分118中合成通过指状器获得的该结果,从而获得解调的数据119。
图7示出在以逆扩散之后产生的状态中执行存储的情况中的操作定时。当完成数据在存储器103中的存储时,从存储器103中读取导频码元,且使其在逆扩散部分105和112以及相位估计部分106和113中经受逆扩散以及相位估计。然后,数据码元经受逆扩散、同步检测和加权计算。在这种情况中,没有必要保持经受逆扩散的码元。
根据依据第五实施例的接收设备,可以以逆扩散之前产生的状态在存储器103中存储具有低扩散率和很多指状器的、需要大容量的接收数据,并可以以恒定的存储器容量实现同步检测,而与扩散率和指状器数量无关。
此外,在逆扩散之后减少数据的情况中,例如,扩散率高且指状器数量小,有可能降低存取存储器的次数和减少将要使用的存储器,并有可能通过立即执行逆扩散来减少消耗的功率,而不用将接收数据存储在存储器103中、并然后将数据码元存储在存储器103中。
(第六实施例)图8是示出根据本发明的第六实施例的接收设备的结构的方框图。该接收设备具有AD转换部分201、用于选择接收数据的存储顺序的选择器202、存储器203、指状器单元218(#0)、指状器单元233(#N-1)、以及瑞克合成部分234和236。在该接收设备中,指状器数量是N,并提供了N个相同的指状器单元,此外,信道的数量是M,并且在该相同的指状器单元中提供了M个逆扩散部分、M个同步检测部分以及M个加权部分。
指状器单元218包括用于选择将被逆向扩散的接收数据的选择器204、信道单元209和214、选择器215、导频逆扩散部分216、以及相位估计部分217。指状器单元233包括用于选择将被逆向地扩散的接收数据的选择器219、信道单元224和229、选择器230、导频逆扩散部分231、以及相位估计部分232。
信道单元209包括逆扩散部分205、用于选择将要被同步检测的数据的选择器206、同步检测部分207和加权部分208,而信道单元214包括逆扩散部分210、用于选择将要被同步检测的数据的选择器211、同步检测部分212和加权部分213。信道单元224包括逆扩散部分220、用于选择将要被同步检测的数据的选择器221、同步检测部分222和加权部分223,而信道单元229包括逆扩散部分225、用于选择将要被同步检测的数据的选择器226、同步检测部分227和加权部分228。
接下来,将参考图9的操作时序图来描述根据该实施例的操作。在通过AD转换部分201将接收信号200转换成为离散数据之后,通过选择器202将该离散数据存储在存储器203中,或者通过选择器204、215、219和230将其输入到逆扩散部分205、210、216、220、225和231。
选择器202被切换到输入(0)且选择器215和230被设置到输入(2)。通过选择器202将从AD转换部分201输出的接收数据存储在存储器203中。与此同时,通过选择器215将接收数据输入到导频逆转换部分216,并然后逆向地扩散导频码元,并使用这样获得的导频码元、通过相位估计部分217执行相位估计。
当优选地聚集对应于相位估计所需要的码元的接收数据时,此后,将通过切换到1的选择器204和219而从存储器203中读取的接收数据输入到逆扩散部分205、210、220和225中。因此,这些逆扩散部分逆向地扩散数据码元(将要被同时检测的对象),并在同步检测部分207、212、222和227中乘以在相位估计部分217和232中获得的指状器的相位旋转量,而在加权部分208、213、223和228中乘以在相位估计部分217和232中获得的指状器的加权值,然后,在瑞克合成部分234和236中执行合成,从而获得了解调的数据235和237。
另一方面,在扩散率高或者接收信道数量小的情况中,选择器204、206、211、219、221和226各自被切换到输入(2),且逆向地扩散接收数据,然后,将数据码元存储在存储器203中。
根据依据第六实施例的接收设备,如上所述,可以独立于数据码元来控制用于计算相位估计值的导频码元的存储和逆扩散。因此,有可能减少具有低扩散率的CDMA系统中的存储器203、其它信道和其它指状器(见图27)。用于估计存储器减少效果的条件是基于HSDPA方法,该HSDPA方法是W-CDMA方法的改进标准。通过逆扩散将接收数据转换为对应于指状器数量的逆扩散的数据。除幅度信息增加之外,也增加了用于同时执行接收的信道数量。因此,需要很多存储器。然而,在这个实施例中,有可能减少用于同步检测的存储器203。
(第七实施例)
图10是示出根据本发明的第七实施例的接收设备的结构的方框图。该接收设备具有AD转换部分301、用于选择接收数据的存储顺序的选择器302、存储器303、指状器单元314(#0)、指状器单元324(#N-1)、以及瑞克合成部分325。在该接收设备中,指状器数量是N,并提供了N个相同的指状器单元。此外,信道的数量是M,并且在这些指状器中提供了一组逆扩散部分305和316、一组选择器304和317、一组同步检测部分307和318、以及一组加权部分308和319,并通过使用逆扩散部分、同步检测部分和加权部分来处理多个信道。该实施例的特征在于逆扩散部分、同步检测部分和加权部分是用于多个信道,而其它结构与第六实施例中的那些结构相同。
接下来,将参考图11的操作时序图来描述根据该实施例的操作。选择器302被切换到输入(0)且选择器311和321被设置到输入(2)。通过AD转换部分301将接收信号300转换成为离散数据,并通过选择器302将该离散数据存储在存储器303中。与此同时,通过选择器311和321将接收数据输入到导频逆转换部分312和322,然后,逆向地扩散导频码元,并使用这样获得的导频码元、通过相位估计部分313和323来执行相位估计。
到相位估计的流程与第六实施例中的到相位估计的流程相同。在执行相位估计之后,通过具有切换到(1)的输入的选择器304和315而从存储器303中读取接收数据,并在逆扩散部分312和322中逆向地扩散该接收数据,并且,通过使用相位估计部分313和323估计的相位旋转量和加权值、以对应于0至M-1的多个信道的时间序列来连续执行在逆扩散部分305和316中的逆扩散、在同步检测部分307和318中的同步检测、以及在加权部分308和319中的加权处理。
根据依据第七实施例的接收设备,可以在信道之间共享逆扩散部分305和316、同步检测部分307和318、以及加权部分308和319。因此,有可能减少电路的规模。为了共享该电路,有必要控制计算顺序。在执行如无线电通信中的实时处理的处理中,控制趋向于复杂化。然而,通过以如实施例中逆扩散之前产生的状态将接收数据存储在存储器303中,可以在逆扩散处理的处理定时中生成自由度,并且,也可以方便地共享电路。
(第八实施例)图12是示出根据本发明的第八实施例的接收设备的结构的方框图。该接收设备具有AD转换部分401、用于选择接收数据的存储顺序的选择器402、存储器403、对各指状器公共的指状器单元409(从#0至#N-1)、指状器单元413(#0)、指状器单元417(#N-1)、以及瑞克合成部分418。指状器单元409(从#0至#N-1)具有选择器404、逆扩散部分405、选择器406、同步检测部分407以及加权部分408,并执行对指状器#0至#N-1中的每一个的公共处理。指状器单元413(#0)具有选择器410、导频逆扩散部分411以及相位估计部分412,而指状器单元417(#N-1)具有选择器414、导频逆扩散部分415以及相位估计部分416。在该接收设备中,指状器的数量是N。这个实施例的特征在于通过使用指状器单元409中的相同电路来处理多个指状器。此外,信道数量是M,且这个实施例的特征在于通过使用同一指状器中的相同电路来执行逆扩散、同步检测和加权。
接下来,将参考图13的操作时序图来描述根据该实施例的操作。选择器402被切换到输入(0)且选择器414和410被设置到输入(2)。通过AD转换部分402将接收信号400转换成为离散数据,并通过选择器402将该离散数据存储在存储器403中。与此同时,通过选择器410和414将接收数据输入到导频逆转换部分411和413,然后,逆向地扩散导频码元,并使用这样获得的导频码元、通过相位估计部分412和416来执行相位估计。
到相位估计的流程与第六和第七实施例中的到相位估计的流程相同。在执行相位估计之后,通过具有切换到(1)的输入的选择器404从存储器403中读取接收数据,并在逆扩散部分405中逆向地扩散该接收数据,并且,通过使用指状器的相位估计部分412和416的相位旋转量和加权值而在同步检测部分407中执行同步检测,并在加权部分408中执行加权。以时间序列连续处理多个信道和多个指状器。
根据依据第八实施例的接收设备,可以在指状器之间和信道之间共享逆扩散部分405、同步检测部分407、以及加权部分408。因此,有可能减少电路的规模。为了共享该电路,有必要控制计算顺序。在执行如无线电通信中的实时处理的处理中,控制趋向于复杂化。然而,通过以如实施例中的逆扩散之前产生的状态将接收数据存储在存储器403中,可以在逆扩散处理的处理定时中生成自由度,并且,也可以方便地共享电路,从而减少电路的规模。
(第九实施例)图14是示出根据本发明的第九实施例的接收设备的结构的方框图。该接收设备具有AD转换部分501、用于选择接收数据的存储顺序的选择器502、存储器503、指状器单元507(#0)、对指状器和信道中的每一个所公共的指状器单元510(从#0至#N-1和从#0至#M-1)、以及指状器单元511(#N-1)。
指状器单元510(从#0至#N-1和从#0至#M-1)具有选择器504和逆扩散/同步检测/加权/瑞克合成部分512,并从#0至#N-1和从#0至#M-1执行对指状器的信道中的每一个的公共处理。指状器单元507(#0)具有选择器505、导频逆扩散部分506、以及相位估计部分507,而指状器单元511(#N-1)具有选择器508、导频逆扩散部分509、以及相位估计部分510。在这个接收设备中,指状器的数量是N,且信道的数量是M。这个实施例的特征在于在逆扩散/同步检测/加权/瑞克合成部分512中同时执行逆扩散、同步检测、加权和瑞克合成处理。
接下来,将给出对根据本实施例的操作的描述。选择器502被切换到输入(0)且选择器505和508被设置到输入(2)。通过AD转换部分501将接收信号500转换成为离散数据,并通过选择器502将该离散数据存储在存储器503中。与此同时,通过选择器505和508将接收数据输入到导频逆转换部分506和509,并然后逆向地扩散导频码元,并且,使用这样获得的导频码元、通过相位估计部分507和510来执行相位估计。
到相位估计的流程与第八实施例中的到相位估计的流程相同。在执行相位估计之后,通过具有切换到(1)的输入的选择器504从存储器503中读取接收数据,并将其输入到逆扩散/同步检测/加权/瑞克合成部分512中,从而同时执行对指状器和信道中的每一个的公共处理。
逆扩散处理是积和计算处理,同步检测处理是乘法处理,加权处理是乘法处理,以及瑞克合成处理是加法处理,且所有这些都是线性计算。因此,有可能同时执行计算顺序的变化和乘法。
根据依据第九实施例的接收设备,按照原样将接收数据存储在存储器503中。因此,可以方便地改变计算顺序。因此,尽管扩散代码的位数、相位旋转值和加权值取决于将要使用的应用而变化,也有可能考虑性能、电路规模和处理所需要的时间而确定计算顺序,从而同时执行对指状器和信道的公共处理。这样,可以生成在逆扩散处理中的处理定时的自由度,并且,也可以方便地共享电路,使得可以减少电路的规模。
(第十实施例)
图15是示出根据本发明的第十实施例的接收设备的结构的图。该接收设备具有AD转换部分601、选择器602、选择器603、多个存储器(1)至(4)604、选择器605、指状器单元609(#N-1)、指状器单元613(#0)、以及对指状器和信道中的每一个所公共的指状器单元616(#0)(从#0至#N-1和从#0至#M-1)。指状器单元616(从#0至#N-1和从#0至#M-1)具有选择器614和逆扩散/同步检测/加权/瑞克合成部分615,并从#0至#N-1和从#0至#M-1执行对指状器和信道中的每一个的公共处理。指状器单元609(#N-1)具有选择器606、导频逆扩散部分607、以及相位估计部分608,而指状器单元613(#0)具有选择器610、导频逆扩散部分611、以及相位估计部分612。
根据本实施例的结构对应地适用于根据第九实施例的结构,且其特征在于用于存储接收数据的存储器604的数量是过采样度或者二个或者更多。
接下来,将给出对根据本实施例的操作的描述。选择器602被切换到输入(0)且选择器609和613被设置到输入(2)。通过AD转换部分601而将接收信号600转换成为离散数据,并通过选择器602而转移该离散数据,此外,通过选择器603在每个采样对其进行分布,并存储于存储器604(1)至(4)中的任一个。与此同时,通过选择器606和610将接收数据输入到导频逆转换部分607和611,然后,逆向地扩散导频码元,并且,使用这样获得的导频码元、通过相位估计部分608和612来执行相位估计。
CDMA接收设备执行是确定的码片(chip)速率(用于发送扩散码的周期)大约几倍高的过采样,并调整采样周期中的接收定时,从而以准确定时执行逆扩散处理。在这种情况中,在具体的指状器中,仅在码片速率周期中需要接收数据。因此,准备对应于过采样度的多个存储器604(1)至(4),且通过选择器603而于每个采样将数据存储在各个存储器604中。
在随后的逆扩散处理中,选择器614被切换到输入(1),此外,以可以读取每个指状器所需要的采样的方式在每个指状器切换选择器605。然后,同时从存储器604(1)至(4)中读取接收数据,使得将需要的接收数据提供给每个指状器。在通道(pass)偏移大的情况中,移动了逆扩散处理的操作定时。
根据第十实施例的接收设备预期用于降低对用于逆扩散处理的存储器604(1)至(4)的存取速度,并减少算术单元的处理速度。由于这个原因,通过选择器605同时从存储器604(1)至(4)中读取对应于过采样数量的接收数据。因此,可以将用于逆扩散的算术单元的操作速度和存储器的存取速度降低到码片速率。这样,可以减少电路的消耗功率,并可以方便地执行时钟管理。
(第十一实施例)图16是示出根据本发明的第十一实施例的接收设备的结构的图。该接收设备具有选择器701、选择器703、多个存储器(1)至(4)702、指状器单元708(#N-1)、指状器单元711、以及对指状器和信道中的每一个所公共的指状器单元725(从#0至#N-1和从#0至#M-1)。指状器单元725(从#0至#N-1和从#0至#M-1)用寄存器714、选择器715a、715b和716、寄存器721、722、723和724、以及乘法器717而构成了逆扩散/同步检测/加权/瑞克合成部分,并从#0至#N-1和从#0至#M-1执行指状器和信道的公共处理。指状器单元708(#N-1)具有导频逆扩散部分706和相位估计部分707,且指状器单元711(#0)具有导频逆扩散部分709和相位估计部分710。根据本实施例的结构对应地适用于根据第十实施例的结构,且其特征在于提供定时生成部分705,作为与控制逆扩散处理之后的计算的方法相关的公共存储地址生成装置。定时生成部分705将存储结束信号704输出到寄存器701,将导频计算使能信号728和729输出到导频逆扩散部分706和709,将扩散代码/相位估计值切换信号计算使能信号719输出到选择器716,将计算指状器/信道控制信号计算使能信号720输出到选择器715b,以及将等候信号712输出到选择器703。
接下来,将参考图17的操作时序图描述根据本实施例的操作。转换为离散数据的接收信号700通过选择器701而在每个采样分配,并将离散数据存储在存储器702(1)至(4)的任一个中。与此同时,将接收数据输入到导频逆转换部分706和709。当定时生成部分705将导频计算使能信号728和729输出到导频逆扩散部分706和709时,通过导频逆转换部分706和709而逆向地扩散导频码元,使得通过使用这样获得的导频码元而在相位估计部分707和710中计算相位估计值和加权值。
另一方面,当对应于需要的时间而将接收数据存储在存储器702中时,存储结束信号704输入到定时生成部分705。同时,在相位估计部分707和710中已经结束了相位估计。定时生成部分705顺序地发布地址到存储器702,并通过选择器703选择用于每个逆扩散处理的必要数据,然后,将这些数据作为数据信道接收信号713输出到指状器(从#0至#N-1和从#0至#M-1)725中。
在指状器(从#0至#N-1和从#0至#M-1)725的逆扩散部分中,这样输入的接收数据乘以对应于每个指状器的接收定时的扩散代码,并将积分的中间结果存储到用于每个指状器和信道的寄存器721和722,并且,在顺序地从存储器702读取接收数据的同时,执行逆扩散处理,直到具体码元边界。对于每个指状器的码元数据,相乘相位估计值和加权值,并在寄存器723和724中加上(瑞克合成)每个指状器的码元值,并输出解调数据726和727。
这样,本实施例的特征在于,通过要作为公共地址生成装置的定时生成部分705的控制而连续读取存储在存储器702中的接收数据,此外,指状器(从#0至#N-1和从#0至#M-1)的逆扩散部分725对应地逆向扩散接收数据。
此外,在每个指状器的逆扩散处理之后的共享时间中执行处理。因此,在2个或更多周期中使用相同的接收数据。此外,在同步检测和瑞克合成中不能执行逆扩散处理。因此,在那种情况中,将等候信号712从定时生成部分705输出到用于控制存储器702的存储读取的选择器703中,从而暂时地中断从存储器702的读取。根据第六和第七实施例,这部分可以包括多个计算装置,并也可以具有不生成等候的电路的结构。
根据依据第十一实施例的接收设备,在定时生成部分705中集中管理从存储器702中读取接收数据。因此,易于读取接收数据,且易于控制每个指状器的逆扩散处理。
(第十二实施例)图18是示出根据本发明的第十二实施例的接收设备的结构的方框图。该接收设备具有选择器801、选择器803、多个存储器(1)至(4)802、指状器单元811(#0)、指状器单元808(#N-1)、对指状器和信道中的每一个所公共的指状器单元824(从#0至#N-1和从#0至#M-1)、以及定时生成部分805。指状器单元824(从#0至#N-1和从#0至#M-1)用寄存器813、选择器814a、814b和817、寄存器820和821、以及寄存器822和823而构成了乘法器816和逆扩散/同步检测/加权/瑞克合成部分,并包括地址生成部分830,和从#0至#N-1和从#0至#M-1执行对指状器和信道的公共处理。
指状器单元808(#N-1)具有导频逆扩散部分806和相位估计部分807,且指状器单元811(#0)具有导频逆扩散部分809和相位估计部分810,且该结构对应地适用于根据第十一实施例的结构,且该实施例的特征在于,每个逆扩散部分具有要作为地址生成装置的地址生成部分830,其用于与在逆扩散处理之后控制计算的方法相关的存储器820。
接下来,将参照图19的操作时序图描述根据本实施例的操作。转换为离散数据的接收信号800通过选择器801而在每个采样进行分配,并将离散数据存储在存储器802(1)至(4)的任一个中。与此同时,将接收数据输入到导频逆转换部分806和809。当定时生成部分805将导频计算使能信号828和827输出到导频逆扩散部分806和809时,通过导频逆转换部分806和809而逆向地扩散导频码元,使得通过使用这样获得的导频码元、在相位估计部分807和810中计算相位估计值和加权值。
另一方面,当对应于需要的时间而将接收数据存储在存储器802中时,将存储结束信号804从选择器801输入到地址生成部分830。同时,在相位估计部分807和810中已经结束了相位估计。地址生成部分830通过选择器803顺序地发布地址到存储器802,并通过该选择器803选择用于每个逆扩散处理的必要数据,然后,将其作为数据信道接收信号812输入到指状器单元(从#0至#N-1和从#0至#M-1)824中。
在指状器单元824的逆扩散部分中,这样输入的接收数据乘以对应于每个指状器的接收定时的扩散代码,并将积分的中间结果存储到用于每个指状器和信道的寄存器820和821,并且,在顺序读取接收数据的同时,执行逆扩散处理,直到具体码元边界。对于每个指状器的码元数据,相乘相位估计值和加权值,并在寄存器822和823中加上(瑞克合成)每个指状器的码元值,并输出解调数据825和826。
根据依据第十二实施例的接收设备,根据存在于实际的算术单元中的地址生成部分830所发布的地址,在用于计算的必要定时中执行每个指状器的同步检测和瑞克合成处理。因此,可以以可选的顺序对存储器802进行存取,并且有可能增加指状器单元824中的计算内容的自由度。
(第十三实施例)图20是示出根据本发明的第十三实施例的接收设备的结构的方框图。将对与如图19所示的第十二实施例中的具有相同附图标记的部分相同的部分进行描述,且将适当地删除该描述。接收设备具有选择器801、选择器803、多个存储器802(1)至(4)、指状器单元808(#N-1)、指状器单元811(#0)、对指状器和信道(从#0至#N-1和从#0至#M-1)中的每一个所公共的指状器单元824(#0)、以及定时生成部分805,并具有与第十二实施例的结构相同的结构。第十三实施例不同于第十二实施例的地方在于,从作为存储装置的地址和定时计算过程存储装置827提供用于确定地址生成部分830的地址生成方法(执行从存储器802的读取的方法)、和各种定时生成方法/定时生成部分805的计算过程的程序。
根据依据第十三实施例的接收设备,用于确定地址生成方法(执行从存储器的读取的方法)和定时生成方法/计算过程的程序被存储在作为存储装置的计算过程存储装置827中,并根据使用来改换程序。因此,可以改换地址生成部分830的地址生成方法和定时生成部分805的定时生成方法,并可以执行用于各种应用的使用。
例如,本实施例描述的结构可以用于与在W-CDMA中使用的基站的同步处理,且有可能通过可编程序地切换来自逆扩散处理中的正常逆扩散处理的计算控制而执行高速同步处理,其中通过对相同的接收数据执行乘以多个扩散代码的处理和对分级正交码、Hadamard(哈德玛德)码或者Goley(高勒)码执行递归处理而简化了逆扩散处理。此外,执行同步处理的硬件也可以使用根据本实施例的存储器802,以便在同步处理期间执行共享。
(第十四实施例)图21是示出根据本发明的第十四实施例的接收设备的主件结构的方框图。在该接收设备中,用选择器901、904、905、909、910和911,计算顺序确定部分902,逆扩散部分903和存储器907构成了接收数据的逆扩散-延迟处理存储系统。
接下来,将给出对根据该实施例的操作的描述。以选择器901、904和905分别选择并输出输入(1)的方式将计算顺序确定部分902切换到输入(1)一侧。通过选择器901在逆扩散部分903中逆向地扩散接收信号900,并通过选择器904将其存储在存储器907的区域906中。与此同时,通过选择器905将接收信号900直接存储到存储器907的区域908中。更具体地,将经受逆扩散的接收信号存储在存储器907的区域906中,并将还没有逆向扩散的接收信号存储在区域908中。
然后,计算顺序确定部分902将选择器901和902切换到输入(2)一侧,并在理想的定时中将选择器911切换到输入(1)一侧,此后,读取在存储器907的区域908中的接收数据,并通过选择器909和901将其输入到逆扩散部分903,使得通过选择器911输出这样逆向扩散的接收数据912。
此外,将选择器910和911切换到输入(1)一侧,并然后,通过选择器910和911读取并输出经受逆扩散的、在存储器907的区域906中的接收数据,使得可以输出曾经存储的、经受过逆扩散的接收数据。
根据依据第十四实施例的接收设备,存储器907被划分成为两个区域906和908,且在逆扩散之前和之后可以适当地数次使用该接收数据的存储区域。因此,有可能增加计算顺序的组合自由度。
(第十五实施例)图22是示出根据本发明的第十五实施例的接收设备的主件结构的方框图。该接收设备包括选择器1001、1004、1005、1009、1010和1011,计算顺序确定部分1002,逆扩散部分1003,以及存储器1007,且该接收设备几乎与图21所示的第十四实施例中的接收设备相同,与其不同的地方在于,提供了关于信道1和2的通道信息和码元速率信息的输入,作为计算顺序确定部分1002的确定要素。
接下来,将给出对根据该实施例的操作的描述。尽管通过用于每个信道的码元速率信息和通道信息来确定计算顺序确定部分1002的计算顺序的控制,但是,在某些情况中,码元速率和将要分配的指状器数量取决于信道而变化。更具体地,在W-CDMA方法中的DPCH和DSCH的组合可以作为例子。
在提供了执行各种交接(handover)的信道(DPCH)和仅与一具体基站通信的信道(DSCH)的情况中,计算顺序确定部分1002存储与具有小数量指状器和低码元速率的任一个信道有关的、在逆扩散之后的码元。更具体地,计算顺序确定部分1002切换选择器1001和1004,以便分别选择并输出输入(1)。逆扩散部分1003通过选择器1001逆向扩散接收信号1000,并通过选择器1004将其存储在存储器1007的区域1006中。
另一方面,在信道具有很多指状器和高码元速率的情况中,计算顺序确定部分1002存储没有被逆向扩散的接收数据。更具体地,计算顺序确定部分1002将选择器1005切换到输入(2)一侧,并通过选择器1005将接收信号1000存储在存储器1007的区域1008中。
根据依据第十五实施例的接收设备,有可能通过根据指状器的数量和码元速率切换存储顺序而使用最佳的存储器1007。
(第十六实施例)图23是示出根据本发明的第十六实施例的接收设备的结构的方框图。该接收设备包括选择器1101、1104、1105、1109、1110和1111,计算顺序确定部分1102,逆扩散部分1103,以及存储器1107,且该接收设备几乎与图21所示的第十四实施例的接收设备相同,与其不同的地方在于提供了用于重新传送指示信号的输入,作为计算顺序确定部分1102的确定要素,并且,与第十四实施例相比,该实施例具有应用了混合ARQ方法的特征。
接下来,将参考图24的操作时序图描述根据该实施例的操作。当计算顺序确定部分1102将选择器1105切换到输入(2)一侧时,通过该选择器1105将接收信号1100存储在存储器1107的区域1108中。然后,计算顺序确定部分1102在理想的定时中将选择器1101和1109切换到输入(2)一侧,并通过选择器1109从存储器1107的区域1108读取该接收数据,并通过选择器1101将其输入到逆扩散部分1103,从而对其进行逆向扩散,并输出通过切换到输入(1)一侧的选择器1111而逆向扩散的数据1112。同时,计算顺序确定部分1102将选择器1104切换到输入(1)一侧,使得输出经受逆扩散的数据,作为数据1112,此外,通过选择器1104将该数据存储在存储器1107的区域1106中。
在根据输出码元而判决了错误的情况中,将重新传送指示信号输入到计算顺序确定部分1102。因此,计算顺序确定部分1102将选择器1109和1111切换到输入(2)一侧,以读取存储并保存在存储器1107的区域1106中的码元,并在执行重新传送时将该码元加到重新传送的码元中。
根据依据第十六实施例的接收设备,有可能通过使用存储器1107而方便地保存混合ARQ的重新传送中的码元数据。
根据第一到第十六实施例,已经考虑了将本发明的结构安装在半导体集成电路上。执行本实施例,从而减少半导体电路的规模,和增强硬件处理的灵活性,并将根据每个实施例的电路结构实现为半导体集成电路。
(第十七实施例)图25是示出根据本发明的第十七实施例的通信设备的结构的方框图。该通信设备具有天线1200、RF(射频)/IF(中频)电路1201、AD转换部分1202、接收设备1203、解码/纠错部分1204、速率检测部分1205、DA转换部分1206、发射部分1207、编码部分1208、扬声器1210、显示设备1211、麦克风1212、以及键盘1213。这里,假设接收设备1203具有根据第一到第十六实施例中的任一个的结构。
接下来,将作出对根据本实施例的操作的描述。通过RF/IF电路1201接收从天线1200提供的RF信号,并将其改变成为中频信号,并且,在AD转换部分1202中将其转换成为离散信号,并将其输入到接收设备1203。该接收设备1203执行在第一到第十六实施例中描述的各种处理,以便生成解码数据,并将解码数据输入到解码/纠错部分1204和速率检测电路1205中。在解码/纠错部分1204中,执行对接收的解码数据的错误纠正,此外,分离音频信号、图像信号、功率控制信号和重新传送控制信号。从扬声器1210输出音频信号,通过显示设备1211显示图像信号,并将功率控制信号和重新传送控制信号反馈回到接收设备1203。此外,在速率检测电路1205中从解码数据检测码元速率,并将其反馈回到接收设备1203。功率控制信号、重新传送控制信号和码元速率担当接收设备1203的控制要素。
如在第一到第十六实施例中所描述的,接收设备1203通过使用功率控制信号、重新传送控制信号和码元速率以及与它们一起确定计算顺序,而改变在逆扩散之前或之后存储接收信号的过程。
另一方面,通过编码部分1208对通过麦克风1212所收集的语音和从键盘1213输入的信息进行编码,此外,通过发射部分1207对其进行调制,然后,通过DA转换部分1206将其转换成为模拟信号,此后,使该模拟信号具有RF/IF电路1201中的射频,并如此通过天线1200发射。
根据依据第十七实施例的通信设备,减少了接收设备1203的电路规模。因此,可以减少通信设备的尺寸。
(第十八实施例)图26是示出根据本发明的第十八实施例的通信系统的结构的方框图。当在基站1300和移动站1301之间执行无线电通信时,将图25所示的通信设备安装在基站1300和移动站1301上,且它们成对使用。
将码元速率、通信信道和交接信息从基站1300提供给移动站1301的通信设备。因此,移动站1301可以基于这样提供的信息切换将接收信号存储在存储器中的方法。此外,将码元速率、通信信道和交接信息从移动站1301提供给基站1300的通信设备。因此,基站1300可以基于这样提供的信息来切换将接收信号存储在存储器中的方法。
根据第十八实施例的通信系统通过将第十七实施例中的通信设备结成一对而使用在基站1300和移动站1301中。因此,可以将安装在通信设备上的、根据第一到第十六实施例中的每一个的接收设备使用在实际的通信系统中。
尽管结合具体实施例详细描述了本发明,但是对本领域的技术人员显然的是,在不脱离本发明的精神和范围的情况下,可以作出各种改变和变化。
本申请基于2003年6月10日提交的日本专利申请第2003-165308号,通过参考将其内容全部合并于此。
<工业适用性>
根据本发明,有可能通过根据各种要素来切换在逆扩散之前或之后存储作为同步检测的对象的接收数据,而增强存储器的使用效率。因此,有可能减少存储器,并增加在逆扩散处理中的处理定时的自由度。
权利要求
1.一种用于在接收码分多路复用信号时执行内插同步检测的接收设备,其包括存储装置,用于存储作为同步检测的对象的接收数据;以及控制装置,用于切换在逆扩散之前或之后将作为同步检测的对象的接收数据存储在存储装置中。
2.根据权利要求1的接收设备,其中所述控制装置基于当解调接收数据时获得的码元速率信息而改变接收数据的存储顺序。
3.根据权利要求1的接收设备,其中所述控制装置基于在解调接收数据时获得的多通道信息来改变接收数据的存储顺序。
4.根据权利要求1的接收设备,其中所述控制装置响应于从接收设备的功率控制系统发送的指令来改变接收数据的存储顺序。
5.根据权利要求1至4的任一个的接收设备,还包括用于执行对应于多个多通道的接收处理的装置,从而对在相应通道上解调的多个接收信号进行瑞克合成。
6.根据权利要求1至5的任一个的接收设备,还包括用于独立接收导频码元以执行用于同步检测的相位估计、并接收数据码元的装置,当各自独立接收导频码元和数据码元时,所述控制装置执行用于在逆扩散之前或之后将作为同步检测的对象的接收数据码元存储在存储装置中的切换控制。
7.根据权利要求1至6的任一个的接收设备,其中通过使用同一电路而执行用于多个信道的接收信号的逆扩散处理和同步检测处理。
8.根据权利要求1至7的任一个的接收设备,其中通过使用同一电路执行用于多个通道的接收信号的逆扩散处理和同步检测处理。
9.根据权利要求1至8的任一个的接收设备,其中通过使用同一电路而同时执行对多个通道和多个信道的逆扩散处理、同步检测处理以及瑞克合成处理。
10.根据权利要求1至9的任一个的接收设备,其中存储装置具有对应于过采样度的存储器或者多个存储器。
11.根据权利要求1至8的任一个的接收设备,其中对从存储装置中连续读取的接收数据进行连续地逆向扩散。
12.根据权利要求1至11的任一个的接收设备,其中对以可选顺序从存储装置中读取的接收数据进行逆向扩散。
13.根据权利要求1至12的任一个的接收设备,其中所述控制装置根据程序改变计算的内容。
14.根据权利要求1至13的任一个的接收设备,其中存储装置划分在逆扩散之前和之后获得的数据,并分别将这些数据存储到该存储装置。
15.根据权利要求14的接收设备,其中所述控制装置根据多个接收信道的每一个中的码元速率和指状器数目来改变对接收数据的存储顺序。
16.根据权利要求14的接收设备,其中当在接收信号的解调信号中发现错误时,用根据混合ARQ方法重新传送的数据来合成存储在存储装置中的数据。
17.一种包括根据权利要求1至16中的任一个的接收设备的半导体集成电路。
18.一种通信设备,其包括根据权利要求1至16中的任一个的接收设备、或者根据权利要求17的半导体集成电路,其中执行码分多路复用通信。
全文摘要
一种接收机,当经由多个信道同时接收数据时,其允许用户根据各种要素选择解扩展之前接收的数据或者解扩展之后的码元数据,并存储所选择的数据;减少存储器的容量;以及增强解扩展处理的定时的自由度。该接收机包括操作次序确定单元(2)、选择器(3,5,7)、解扩展单元(4)、以及存储器(6)。当经由多个信道接收数据时,操作次序确定单元(2)将选择器(3,5)的输入切换到端口2,以便不以解扩展之后产生的码元数据的形式、而是以解扩展之前的接收数据的形式将接收数据存储在存储器(6)中。这减少了存储器(6)的容量,并增强了解扩展处理的定时的自由度。
文档编号H04B1/707GK1806394SQ20048001619
公开日2006年7月19日 申请日期2004年5月27日 优先权日2003年6月10日
发明者安藤公晃 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1