发送装置、接收装置以及收发系统的制作方法

文档序号:7847496阅读:176来源:国知局
专利名称:发送装置、接收装置以及收发系统的制作方法
技术领域
本发明涉及发送装置、接收装置及收发装置。
背景技术
在从发送装置向接收装置传送时钟及数据的收发装置中,作为意图降低由于时钟引起的EMI (electro magnetic interference :电磁干扰)噪声的技术,公知有基于扩频(SS spread spectrum)的时钟生成技术。该SS技术通过对从发送装置向接收装置传输的时钟的频率进行时间调制,来扩展时钟的频谱带宽并且缩小该频谱的峰值强度,由此来实现EMI噪声的降低。
这种采用SS技术的发送装置必须具备用来生成频率按照时间进行了调制的时钟所需的扩频时钟发生器(SSCG spread spectrum clock generator)。专利文献I 11中公开了关于SS技术或SSCG的发明。现有技术文献专利文献专利文献I :日本特开2009-089407号公报专利文献2 日本特开2008-022345号公报专利文献3 日本特开2007-208705号公报专利文献4 日本特开2007-158466号公报专利文献5 :日本特开2007-006121号公报专利文献6 :日本特开2006-217539号公报专利文献7 :日本特开2005-020083号公报专利文献8 :日本特开2004-328280号公报专利文献9 :日本特开2004-208193号公报专利文献10 :日本特开2004-208037号公报专利文献11 :日本特开2004-207846号公报

发明内容
发明所要解决的问题采用现有的SS技术并具备现有的SSCG的发送装置电路规模庞大,在利用半导体集成电路来构成时半导体芯片面积较大。本发明正是为了解决上述问题点而研发,其目的在于,提供一种能够抑制电路规模的增大同时实现EMI噪声的降低的发送装置。而且,本发明还目的在于,提供一种适合于接收从这种发送装置发送的时钟及数据的接收装置,以及具备这种发送装置及接收装置且可以低噪声来发送接收数据的收发装置。用于解决问题的手段本发明的发送装置的特征在于,具备时钟发送部,其生成被间歇性地赋予了相移的时钟并发送该时钟;和数据发送部,其与时钟发送部所发送的时钟同步地发送数据。时钟发送部通过切换从多相时钟中选择出的时钟,生成被赋予了相移的时钟并发送该时钟。而且,时钟发送部也可以在从数据发送部发送的数据中的特定数据的发送定时中,对时钟赋予相移而将其发送。在本发明的发送装置中,优选数据发送部在从时钟发送部发送的时钟被赋予相移时,发送用来告知该相移的定时的相移告知指令。优选数据发送部在从时钟发送部发送的时钟即将被赋予相移的时刻之前,发送相移告知指令。而且,优选数据发送部接在所述相移告知指令之后发送虚数据。本发明的接收装置为接收从发送装置以彼此同步的方式发送的时钟及数据的接收装置,其特征在于,所述接收装置具备(I)时钟接收部,其接收时钟;(2)数据接收部,其与时钟接收部所接收的时钟同步地对数据进行采样接收;和(3)数据处理部,当数据接收 部接收到的数据是用来告知在时钟接收部所接收的时钟及数据接收部所接收的数据中分别发生相移的定时的相移告知指令时,所述数据处理部将在该相移告知指令所告知的定时中数据接收部所进行的数据接收设成无效。本发明的收发系统的特征在于,具备(1)上述的本发明的发送装置以及接收装置,(2)接收装置的时钟接收部接收由发送装置的时钟发送部发送的时钟,(3)接收装置的数据接收部接收由发送装置的数据发送部发送的数据,(4)接收装置的数据处理部在由发送装置的数据发送部发送而被接收装置的数据接收部接收到的数据是相移告知指令时,将在该相移告知指令所告知的定时中数据接收部所进行的数据接收设成无效。发明效果依据本发明,可抑制电路规模的增大同时实现EMI噪声的降低。


图I是示出比较例的发送装置10的结构的图。图2是示出从比较例的发送装置10输出的时钟clock2的频率的时间性变化的图。图3是示出从比较例的发送装置10输出的时钟clock2的频谱的图。图4是示出从比较例的发送装置10输出的时钟clock2的相位的时间性变化的图。图5是示出第I实施方式的发送装置IOA的结构的图。图6是示出第I实施方式的发送装置IOA中的时钟clockl, clock2及clock3等的时序图。图7是从第I实施方式的发送装置IOA输出的数据及时钟的时序图。图8是示出从第I实施方式的发送装置IOA输出的时钟的频谱的一例的图。图9是示出从第I实施方式的发送装置IOA输出的时钟的频谱的另一例的图。图10是示出当不施加SS时的时钟的波形及频谱的图。图11是示出在第I实施方式中当按照每个10脉冲相移时的时钟的波形及频谱的图。图12是示出在第I实施方式中当按照每个9脉冲及每个7脉冲相移π时的时钟的波形及频谱的图。图13是示出第2实施方式的发送装置IOB的结构的图。图14是示出第3实施方式的发送装置IOC的结构的图。图15是示出第3实施方式的发送装置IOC中的时钟clockl及clock2等的时序图。图16是说明从发送装置到接收装置的数据用信号线及时钟用信号线各自的长度关系的图。图17是说明当未进行SS施加时的延迟时间差的图。
图18是说明比较例的进行SS施加时的延迟时间差的图。图19是示出第4实施方式的发送装置IOD的结构的图。图20是示出第4实施方式的发送装置IOD中的各数据的时序图。图21是示出第4实施方式的接收装置30的结构的图。图22是示出第4实施方式的接收装置30中的各数据的时序图。图23是示出第4实施方式的具备发送装置IOD及接收装置30的收发装置中的数据及时钟的时序图。图24是示出第4实施方式的收发装置I的构成例的图。图25是第4实施方式的收发装置I中的数据及时钟的时序图。
具体实施例方式以下,参照附图,详细说明用于实施本发明的方式。此外,在图面的说明中,同一或同等的要素赋予同一标号,并省略重述说明。而且,首先说明比较例,然后说明本实施方式。(比较例)图I是示出比较例的发送装置10的结构的图。比较例的发送装置10具备发送数据生成部11及输出缓冲部12。发送数据生成部11生成要向接收装置送出的数据datal及时钟clockl,并将它们输出至输出缓冲部12。输出缓冲部12包含数据发送部13及时钟发送部14。数据发送部13经由高速串行数据线与接收装置连接。数据发送部13含有FIF0(first-in first-out,先入先出)存储器,将从发送数据生成部11输出的数据datal输入至FIFO存储器中并进行存储,而且,将FIFO存储器中存储的数据以及根据需要附加的虚数据作为数据data2输出至接收装置。由从发送数据生成部11输出的时钟clockl来指示数据发送部13的FIFO存储器输入数据datal并进行存储的定时。而且,由从时钟发送部14输出的时钟clock2来指示数据发送部13的FIFO存储器输出数据data2的定时。时钟发送部14经由时钟线与接收装置连接。时钟发送部14含有SSCG,其输入从发送数据生成部11输出的时钟clockl,输出针对该时钟clockl将频率进行时间调制(施加SS)而生成的时钟clock2。从时钟发送部14输出的时钟clock2除了被送往接收装置,还被用作指示从数据发送部13的FIFO存储器输出数据data2的信号。由此,数据发送部13能够与由时钟发送部14送出的时钟clock2同步地送出数据data2。图2是示出从比较例的发送装置10输出的时钟clock2的频率的时间性变化的图。在该图所示的施加SS的一例中,与施加SS前的时钟clockl为一定频率f0的情况相对地,施加SS后的时钟clock2的频率被调制成三角波形状。假设时钟clock2的调制频率为fmod(设调制周期为1/fmod),并假设时钟clock2的中心频率为fO,而且,假设时钟clock2的调制的振幅为Af。图3是示出从比较例的发送装置10输出的时钟clock2的频谱的图。与施加SS前的时钟clockl的频谱集中于频率fO相对地,如图2所示的施加SS后的时钟clock2的频谱具有以频率fO为中心的幅度为2 (Af十fmod)的频带,峰值强度降低。由此,就可实现EMI噪声的降低。图4是从比较例的发送装置10输出的时钟clock2的相位的时间性变化的图。施加SS后的时钟clock2的相位是对图2所示的频率f (t)进行积分后得到的结果。由该图可知,即使频率调制的振幅△ f只略微变动,但作为频率的积分的相位也由没有施加SS时的相位PhO大幅变动。
施加SS后的时钟clock2的相位变动的振幅Aph可用下记(I)式表示。使用该式子,例如设中心频率fO为1GHz,调制频率fmod为30kHz,调制振幅Af相对于中心频率fO的比率为3%,则相位变动的振幅Aph为250 · 2 Ji (rad)。即,与没有施加SS时相比,施加SS后的时钟clock2的相位的变动最大为±250周期左右的量。[数学式I]
权利要求
1.一种发送装置,其特征在于,该发送装置具备 时钟发送部,其生成被间歇性地赋予了相移的时钟并发送该时钟;和 数据发送部,其与所述时钟发送部所发送的时钟同步地发送数据。
2.根据权利要求I所述的发送装置,其特征在于,所述时钟发送部通过切换从多相时钟中选择出的时钟,生成被赋予了相移的时钟并发送该时钟。
3.根据权利要求I所述的发送装置,其特征在于,所述时钟发送部在从数据发送部发送的数据中的特定数据的发送定时中,对时钟赋予相移而将其发送。
4.根据权利要求I所述的发送装置,其特征在于,所述数据发送部在从所述时钟发送部发送的时钟被赋予相移时,发送用来告知该相移的定时的相移告知指令。
5.根据权利要求4所述的发送装置,其特征在于,所述数据发送部在从所述时钟发送部发送的时钟即将被赋予相移之前,发送所述相移告知指令。
6.根据权利要求4或5所述的发送装置,其特征在于,所述数据发送部接在所述相移告知指令之后发送虚数据。
7.一种接收装置,其为接收从发送装置以彼此同步的方式发送的时钟及数据的接收装置,其特征在于,所述接收装置具备 时钟接收部,其接收时钟; 数据接收部,其与所述时钟接收部所接收的时钟同步地对数据进行采样接收;和 数据处理部,当所述数据接收部接收到的数据是用来告知在所述时钟接收部所接收的时钟及所述数据接收部所接收的数据中分别发生相移的定时的相移告知指令时,所述数据处理部将在该相移告知指令所告知的定时中所述数据接收部所进行的数据接收设成无效。
8.—种收发系统,其特征在于, 所述收发系统具备权利要求4 6中任意一项所述的发送装置、以及权利要求7所述的接收装置, 所述接收装置的所述时钟接收部接收由所述发送装置的所述时钟发送部发送的时钟, 所述接收装置的所述数据接收部接收由所述发送装置的所述数据发送部发送的数据, 所述接收装置的所述数据处理部在由所述发送装置的所述数据发送部发送而被所述接收装置的所述数据接收部接收到的数据是所述相移告知指令时,将在该相移告知指令所告知的定时中所述数据接收部所进行的数据接收设成无效。
全文摘要
发送装置(10A)具备发送数据生成部(11)及输出缓冲部(12A)。发送数据生成部(11)生成要向接收装置发送的数据data1及时钟clock1,并将它们输出至输出缓冲部(12A)。输出缓冲部(12A)包含数据发送部(13)及时钟发送部(14A)。时钟发送部(14A)生成被间歇性地赋予了相移的时钟并发送该时钟。数据发送部(13)与由时钟发送部(14A)所发送的时钟同步地发送数据。
文档编号H04L7/04GK102959862SQ20118000519
公开日2013年3月6日 申请日期2011年6月2日 优先权日2010年8月3日
发明者秋田浩伸 申请人:哉英电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1