技术总结
一种低功耗RFID时钟提取电路,其特征在于:包括一天线端提取电压电路、一反馈开关电路、一施密特整形电路和一BUFF缓冲电路,所述天线端提取电路的输出端与反馈开关电路的输入端连接,所述反馈开关电路的输出端与施密特整形电路输入端连接,所述施密特整形电路输出端与BUFF缓冲电路的出入端连接,本发明通过基准电流源I0、I1、I2控制着整体电路的功耗,提取的天线RF端的信号,经过施密特整形电路的整形以及BUFF缓冲电路进处理,从而使输出端在消耗很小的功耗即可得到一个上升沿和下降沿都陡峭的时钟信号。
技术研发人员:王崎权;陆明格;黄克来
受保护的技术使用者:北海市蕴芯电子科技有限公司
文档号码:201610764852
技术研发日:2016.08.31
技术公布日:2017.01.11