时钟同步信号传输电路的制作方法

文档序号:7902635阅读:460来源:国知局
专利名称:时钟同步信号传输电路的制作方法
技术领域
本实用新型涉及时钟信号传输技术,特别涉及一种用于同步主从设备时钟信号的 时钟同步信号传输电路。
背景技术
在一些时钟要求较高的主从设备中,主设备往往需要同步从设备的时钟,使主从 设备能够同步工作在同一环境中。一般的时钟同步方式可以分为编码同步和脉冲同步方 式。编码的同步方式主要用于主设备的时钟同步,而对于从设备的时钟同步,常用脉 冲同步方式。如申请号为200610148163. X的发明专利申请中公开了一种事件顺序记录方 法,该发明专利申请中的主DPU(分散处理单元)通过IRIG-B码与GPS(卫星导航电路)时 钟同步,而从DPU(分散处理单元)通过秒脉冲与主DPU (分散处理单元)同步,且实现方式 采用硬接线同步方式;再如申请号为200510095427. 5的专利申请中公开了一种多事件顺 序记录与测试电路,该专利申请中所采用的对时信号,也采用秒脉冲的同步方式。但是在以上发明专利中,只对信号的同步方式进行了研究,未对信号的传输方式 进行研究。在实际使用中,该类同步信号的传输方式常采用硬接线的连接,这种连接方式的 抗干扰性能差,而且驱动能力也有限。

实用新型内容针对上述现有技术中存在的缺陷,本实用新型所要解决的技术问题是提供一种能 提高时钟同步信号在多电路或多模件之间的传输质量和驱动能力,而且抗干扰能力强的时 钟同步信号传输电路。为了解决上述技术问题,本实用新型采用的技术方案是提供的一种时钟同步信 号传输电路,其特征在于包括一个同步时钟发送单元和多个同步时钟接收单元;所述同步时钟发送单元包括同步时钟发送模件、用于将TTL电平转换成RS485差 分电平的RS485发送电路,所述同步时钟发送模件连接并输出TTL电平至RS485发送电路;所述同步时钟接收单元包括同步时钟接收模件、用于将RS485差分电平转换成 TTL电平的RS485接收电路,所述RS485接收电路连接并输出TTL电平至同步时钟接收模 件;所述RS485发送电路连接并输出RS485差分电平至各RS485接收电路。进一步的,所述RS485发送电路包括发送端RS485收发芯片、发送端光耦合芯片、 发送端DC/DC电源芯片; 所述发送端DC/DC电源芯片的电源输入端连接外部电源; 所述发送端光耦合芯片的输入端连接同步时钟发送模件的输出端,并串接一限流 电阻,其输出端连接发送端RS485收发芯片的数据接收端,并经一上拉电阻连接发送端DC/ DC电源芯片的正电源输出端;[0013]所述发送端RS485收发芯片设置成发送模式,其两个输出端之间接有一终端电 阻。进一步的,所述RS485接收电路包括接收端RS485收发芯片、接收端光耦合芯片、 接收端DC/DC电源芯片;所述接收端DC/DC电源芯片的电源输入端连接外部电源;所述接收端光耦合芯片的输入端连接接收端RS485收发芯片的数据输出端,并串 接一限流电阻,其输出端连接同步时钟接收模件的输入端,并经一上拉电阻连接发送端DC/ DC电源芯片的正电源输出端;所述接收端RS485收发芯片设置成接收模式,其两个输入端之间接有一终端电 阻。本实用新型的积极效果是提供的时钟同步信号传输电路通过RS485发送电路, 将同步时钟发送模件输出的时钟同步信号从TTL电平转换成RS485差分电平,通过RS485 接收电路接收以差分电平方式传输的时钟同步信号,并将其转换成TTL电平后输至同步时 钟接收模件,由于时钟同步信号是以差分传输方式传输的,因此能提高时钟同步信号在多 电路或多模件之间的传输质量和驱动能力,而且抗干扰能力强。

图1是本实用新型实施例的时钟同步信号传输电路的结构框图;图2是时钟同步信号传输电路中的RS485发送电路的电路图;图3是时钟同步信号传输电路中的RS485接收电路的电路图。
具体实施方式
以下结合附图说明对本实用新型的实施例作进一步详细描述,但本实施例并不用 于限制本实用新型,凡是采用本实用新型的相似结构及其相似变化,均应列入本实用新型 的保护范围。如图1所示,本实用新型实施例所提供的一种时钟同步信号传输电路,其特征在 于包括一个同步时钟发送单元和多个同步时钟接收单元;所述同步时钟发送单元包括同步时钟发送模件1、用于将TTL电平转换成RS485差 分电平的RS485发送电路2,所述同步时钟发送模件1通过I/O输出线连接并输出TTL电平 至RS485发送电路2 ;所述同步时钟接收单元包括同步时钟接收模件4、用于将RS485差分电平转换成 TTL电平的RS485接收电路3,所述RS485接收电路3通过I/O输入线连接并输出TTL电平 至同步时钟接收模件4;所述RS485发送电路2通过RS485总线连接并输出RS485差分电平至各RS485接 收电路3 ;如图2所示,所述RS485发送电路2包括发送端RS485收发芯片U11、发送端光耦 合芯片U12、发送端DC/DC电源芯片U13 ;所述发送端DC/DC电源芯片U13的电源输入端连接外部电源;所述发送端光耦合芯片U12的输入端(管脚2、3)连接同步时钟发送模件1的输
4出端,并串接一限流电阻R13,其输出端(管脚6)连接发送端RS485收发芯片Ull的数据接 收端DI,并经一上拉电阻Rll连接发送端DC/DC电源芯片U13的正电源输出端;所述发送端RS485收发芯片Ull设置成发送模式,即将其收发控制端丽、DE接至 高电平,其两个输出端A、B之间接有一终端电阻R12 ;如图3所示,所述RS485接收电路3包括接收端RS485收发芯片U21、接收端光耦 合芯片U22、接收端DC/DC电源芯片U23 ;所述接收端DC/DC电源芯片U23的电源输入端连接外部电源;所述接收端光耦合芯片U22的输入端(管脚2、3)连接接收端RS485收发芯片U21 的数据输出端R0,并串接一限流电阻R21,其输出端(管脚6)连接同步时钟接收模件4的 输入端,并经一上拉电阻R23连接发送端DC/DC电源芯片U23的正电源输出端;所述接收端RS485收发芯片U21设置成接收模式,即将其收发控制端ii、DE接至 低电平,其两个输入端Α、Β之间接有一终端电阻R22 ;本实用新型实施例中,所述发送端RS485收发芯片U11、接收端RS485收发芯片 U21的型号为SN65176B,其传输速率为IOMbps ;所述发送端光耦合芯片U12、接收端光耦合 芯片U22的型号为6Ν137 ;所述发送端DC/DC电源芯片U13为发送端RS485收发芯片Ul 1、 发送端光耦合芯片U12提供供电隔离,所述接收端DC/DC电源芯片U23为接收端RS485收 发芯片U21、接收端光耦合芯片U22提供供电隔离。本实用新型实施例的工作原理如下同步时钟发送模件1输出时钟同步信号,该时钟同步信号经发送端光耦合芯片 U12光耦隔离后输入至发送端RS485收发芯片Ul 1,发送端RS485收发芯片Ull通过数据接 收端DI接收经光耦隔离的同步信号,并将其从TTL电平转换成RS485差分电平后输出;接收端RS485收发芯片U21接收发送端RS485收发芯片Ull输出的以差分方式 输入的时钟同步信号,并将其从RS485差分电平转换成TTL电平输出至接收端光耦合芯片 U22,接收端光耦合芯片U22对收到的信号进行光耦隔离后输出至同步时钟接收模件4。
权利要求时钟同步信号传输电路,其特征在于包括一个同步时钟发送单元和多个同步时钟接收单元;所述同步时钟发送单元包括同步时钟发送模件、用于将TTL电平转换成RS485差分电平的RS485发送电路,所述同步时钟发送模件连接并输出TTL电平至RS485发送电路;所述同步时钟接收单元包括同步时钟接收模件、用于将RS485差分电平转换成TTL电平的RS485接收电路,所述RS485接收电路连接并输出TTL电平至同步时钟接收模件;所述RS485发送电路连接并输出RS485差分电平至各RS485接收电路。
2.根据权利要求1所述的电路,其特征在于所述RS485发送电路包括发送端RS485收 发芯片、发送端光耦合芯片、发送端DC/DC电源芯片;所述发送端DC/DC电源芯片的电源输入端连接外部电源;所述发送端光耦合芯片的输入端连接同步时钟发送模件的输出端,并串接一限流电 阻,其输出端连接发送端RS485收发芯片的数据接收端,并经一上拉电阻连接发送端DC/DC 电源芯片的正电源输出端;所述发送端RS485收发芯片设置成发送模式,其两个输出端之间接有一终端电阻。
3.根据权利要求1所述的电路,其特征在于所述RS485接收电路包括接收端RS485收 发芯片、接收端光耦合芯片、接收端DC/DC电源芯片;所述接收端DC/DC电源芯片的电源输入端连接外部电源;所述接收端光耦合芯片的输入端连接接收端RS485收发芯片的数据输出端,并串接一 限流电阻,其输出端连接同步时钟接收模件的输入端,并经一上拉电阻连接发送端DC/DC 电源芯片的正电源输出端;所述接收端RS485收发芯片设置成接收模式,其两个输入端之间接有一终端电阻。
专利摘要本实用新型涉及时钟信号传输技术领域,特别涉及一种用于同步主从设备时钟信号的时钟同步信号传输电路。所述时钟同步信号传输电路,其特征在于包括一个同步时钟发送单元和多个同步时钟接收单元;所述同步时钟发送单元包括同步时钟发送模件、RS485发送电路,所述同步时钟发送模件连接并输出TTL电平至RS485发送电路;所述同步时钟接收单元包括同步时钟接收模件、RS485接收电路,所述RS485接收电路连接并输出TTL电平至同步时钟接收模件;所述RS485发送电路连接并输出RS485差分电平至各RS485接收电路。本实用新型提供的电路,能提高时钟同步信号在多电路或多模件之间的传输质量和驱动能力,而且抗干扰能力强,适用于主从设备时钟信号的同步传输。
文档编号H04J3/06GK201708806SQ20102023220
公开日2011年1月12日 申请日期2010年6月21日 优先权日2010年6月21日
发明者查章其, 王佳承, 王文忻, 韦炳舜, 韩寅驰 申请人:国核自仪系统工程有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1