用于主同步信号检测的方法及装置的制造方法

文档序号:8301585阅读:333来源:国知局
用于主同步信号检测的方法及装置的制造方法
【技术领域】
[0001] 本发明属于无线通信领域,尤其涉及检测同步信号的方法。
【背景技术】
[0002] 在LTE系统中,下行同步信号分为主同步信号和辅同步信号,这样能保证终端迅 速且准确的检测出主同步信号,并在已知主同步信号的前提下检测辅同步信号,以便有效 地加快小区搜索速度。现有的主同步信号检测的方法分为基于自相关同步算法及基于互 相关同步算法两大类。基于自相关的同步算法是利用接收到的同步序列进行延时自相关处 理,也就是说,基站会在时域上周期性的发送同步序列,接收端将接收到的多个周期内的同 步序列在时域上进行自相关,其结果为时域上周期性的梯形峰,从而获得定时同步。该算法 的优点在于接收端可以在未知同步序列的情况下进行主同步信号检测,比较灵活,但缺点 在于需要发送端重复发送同步序列。基于互相关同步算法主要是利用接收到的信号与本地 3个已知的主同步信号进行互相关运算,通过检测相关结果中的相关峰来确定小区内ID和 定时同步信息。目前最常用的互相关算法为逐点滑动互相关。逐点滑动互相关是利用主同 步信号良好的自相关和互相关性,将接收信号经过低通滤波和下采样后分别与本地预存的 3个主同步序列逐点滑动相关,根据所得的相关峰功率值确定终端设备所在的小区组内ID 和定时同步位置。
[0003] 现有的主同步信号检测方法都是在时域上进行相关运算,计算复杂度高且运算量 大,检测时间长且对资源要求多,不利于硬件实现。

【发明内容】

[0004] 针对上述现有技术的缺陷,本发明提供一种低复杂度的主同步信号检测方法。
[0005] 本发明的目的是通过以下技术方案实现的:
[0006] 一方面,本发明提供了一种主同步信号检测方法,所述方法包括:
[0007] 步骤1,按照子帧长度对接收的数据进行分段,并对数据分段进行下采样和补位, 使每个数据分段的长度满足2的整数次幂;
[0008] 步骤2,将补位后的数据分段变换到频域,与三个本地主同步序列在频域上做相 关;
[0009] 步骤3,基于频域上最大相关值对应的本地主同步序列获取主同步信号。
[0010] 在上述方法中,所述步骤1可包括将前一数据分段的末尾数据补充到当前数据分 段的开头,使得当前数据分段的长度满足2的整数次幂。
[0011] 在上述方法中,所述步骤1还可包括对于收到的第一数据分段,在该数据分段的 开头补充一个或多个〇,使得该数据分段的长度满足2的整数次幂。
[0012] 在上述方法中,所述步骤2中在频域上进行相关可包括:
[0013] 将变换到频域的数据分段分别与三个频域同步序列做相关,得到三个相关值序 列,所述三个频域同步序列与三个本地主同步序列相对应;
[0014] 其中每个频域同步序列是通过将与其对应的本地主同步序列后面补充一个或多 个〇,使得其长度等于所述补位后数据分段的长度、将补位后的序列在时域上进行共轭反 转,并将共轭反转后的序列变换到频域而得到的。
[0015] 在上述方法中,所述步骤2中在频域上进行相关可包括:
[0016] 将变换到频域的数据分段分别与三个频域同步序列做相关,得到三个相关值序 列,所述三个频域同步序列与三个本地主同步序列相对应;
[0017] 其中每个频域同步序列是通过将与其对应的本地主同步序列后面补充一个或多 个〇,使得其长度等于所述补位后数据分段的长度、将补位后的序列变换到频域,并对变换 后的序列求共轭而得到的。
[0018] 在上述方法中,所述步骤2中在频域上进行相关可包括:
[0019] 将变换到频域的数据分段与一个长序列做相关,并在数据分段中截取与相关值的 最大值对应的位置左右一定长度的序列;
[0020] 将所截取的序列分别与三个频域同步序列做相关,得到三个相关值序列,所述三 个频域同步序列与三个本地主同步序列相对应,且其长度与所截取的序列的长度相同;其 中每个频域同步序列是通过将与其对应的本地主同步序列在时域上进行共轭反转,并将共 轭反转后的序列变换到频域而得到的;
[0021] 其中所述长序列是通过下列步骤得到的:
[0022] 对于每个本地主同步序列,在其后面补充一个或多个0,使得其长度等于所述补位 后数据分段的长度,将补位后的序列在时域上进行共轭反转,并将共轭反转后的序列变换 到频域;
[0023] 对三个变换到频域的序列中各位置对应元素求和得到所述长序列。
[0024] 在上述方法中,所述步骤3可包括:
[0025] 比较所得到的每个相关值序列中的峰值,选出最大峰值;
[0026] 将最大峰值与设定的阈值进行比较;
[0027] 如果大于设定的阈值,则选择与最大峰值所在的相关值序列对应的频域同步序 列,并将所选的频域同步序列对应的本地主同步序列作为所检测到的主同步信号。
[0028] 又一方面,本发明提供了一种主同步信号检测装置,所述装置包括:
[0029] 补位模块,用于按照子帧长度对接收的数据进行分段,并对数据分段进行下采样 和补位,使每个数据分段的长度满足2的整数次幂;
[0030] 相关模块,用于将补位后的数据分段变换到频域,与三个本地主同步序列在频域 上做相关;
[0031] 信号提取模块,用于基于频域上最大相关值对应的本地主同步序列获取主同步信 号。
[0032] 在上述装置中,所述补位模块可用于将前一数据分段的末尾数据补充到当前数据 分段的开头,使得当前数据分段的长度满足2的整数次幂。
[0033] 在上述装置中,所述补位模块还可用于对于收到的第一数据分段,在该数据分段 的开头补充一个或多个〇,使得该数据分段的长度满足2的整数次幂。
[0034] 与现有技术相比,本发明的优点在于:
[0035] 将接收到的信号与本地预存的同步序列在频域上做相关,从而将时域相关运算中 大量复杂的卷积运算转化为点乘运算,大幅降低了运算量和计算复杂度,而且可以复用现 有设备的傅里叶变换模块,降低了硬件设计的复杂度,更有利于硬件实现。
【附图说明】
[0036] 以下参照附图对本发明实施例作进一步说明,其中:
[0037] 图Ia为示出了 FDD-LTE系统的同步信号的映射示意图;
[0038] 图Ib为示出了 TDD-LTE系统的同步信号的映射示意图;
[0039] 图2为根据本发明实施例的主同步信号检测方法的流程
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1