多路分离器和使用该多路分离器的显示器的制作方法

文档序号:2603698阅读:179来源:国知局
专利名称:多路分离器和使用该多路分离器的显示器的制作方法
技术领域
本发明涉及一种显示器。具体地说,本发明涉及一种用于在显示器中对数据电流(data current)进行多路分离的多路分离器。
背景技术
图1示出激活的矩阵有机发光二极管(AMOLED)显示器,作为需要电流多路分离的电流驱动显示器的例子。
电流驱动显示器包括有机场致发光(EL)显示屏100、提供数据电流的数据驱动器200、对该数据电流进行1∶N多路分离的电流多路分离器300,以及顺序选择多个扫描行的扫描驱动器400和500。
预定的数据电流加载到与扫描驱动器400和500选择的扫描行耦合的像素10上,并且像素10显示对应于该数据电流的颜色。电流多路分离器300用于减少数据驱动器的集成电路(IC)的数量。也就是说,数据驱动器200提供的流由多路分离器单元300进行1∶N的多路分离,并加载到对应于N个数据线data[1]到data[n]的像素上。电流多路分离器300用于减少数据驱动器所需的IC的数量,并节省了购买成本。
图2示出用于多路分离器的传统模拟开关。
图2所示的1∶2多路分离器轮流对开关S1和S2进行开关,以由此向两条数据线输出数据电流。为了实现电流驱动面板中的高分辨率,需要很长的时间来将数据编程为像素10。但是,当采用这种传统多路分离机制来减少数据驱动器的IC的数量时,需要减少数据编程时间,因为每当开关被轮流开关时都要将数据编程到像素上。因此,传统的多路分离器不适用于高分辨率的显示器。

发明内容
在根据本发明的各个实施例中,提供了一种用于减少数据驱动器的IC的数量而不减少数据编程时间的多路分离器和方法。
此外,在根据本发明的各个实施例中,提供了一种适用于高分辨率显示器的多路分离器和方法。
此外,在根据本发明的各个实施例中,提供了一种由时钟信号控制的多路分离器和方法,不需要额外的逻辑器件来产生施加于多路分离器的控制信号。
在本发明的一个方面中,提供了一种显示器,包括用于传送对应于图像信号的数据电流的多条数据线,用于传送选择信号的多条扫描线,以及与数据线和扫描线连接的多个像素电路。所述显示器包括用于提供对应于图像信号的数据电流的数据驱动器,和包括具有连接数据驱动器的输入端的第一和第二采样/保持电路组的多路分离器。每个所述采样/保持电路组包括至少两个采样/保持电路。所述显示器还包括开关单元,用于在第一和第二采样/保持电路组的输出端与所述数据线之间进行切换,还包括扫描驱动器,用于向所述扫描线提供选择信号。第一采样/保持电路组中的一个采样/保持电路在其中第一采样/保持电路组中的另一个采样/保持电路向开关单元输出电流的至少一部分周期内,对数据电流中的一个对应数据电流进行采样。第二采样/保持电路组中的一个采样/保持电路在其中第二采样/保持电路组中的另一采样/保持电路向开关单元输出电流的至少一部分周期内,对数据电流中的一个对应数据电流进行采样。从数据驱动器提供数据电流的顺序是不同的。
在本发明的另一方面中,提供了一种显示器,包括用于传送对应于图像信号的数据电流的多条数据线、用于传送选择信号的多条扫描线,以及与数据线和扫描线连接的多个像素电路。所述显示器包括数据驱动器,用于提供对应于图像信号的数据电流,还包括多路分离器,其具有与数据驱动器连接的输入端,该多路分离器对该数据电流进行多路分离,从而将该数据电流作为多路分离的数据电流输出。所述显示器还包括开关单元,用于在多路分离器的输出端和所述数据线之间进行切换,还包括扫描驱动器,用于向所述扫描线提供选择信号。在至少两个不同帧中所建立的从数据驱动器提供的数据电流的顺序是不同的,并且对开关单元进行开关,从而将多路分离的输出电流编程到对应的所述像素电路。
在本发明的另一方面中,提供了一种用于将时分的输入数据电流编程到至少两个信号线上的多路分离器。该多路分离器包括第一和第二采样/保持电路组,每个电路组都具有与数据驱动器连接的输入端,并且每个电路组多路分离输入的数据电流,从而将该数据电流作为多路分离流输出,还包括开关单元,用于在第一和第二采样/保持电路组的输出端与所述信号线之间进行切换。第一采样/保持电路组包括第一和第三采样/保持电路,每个电路都具有一输入端和一输出端,其中第一和第三采样/保持电路的输入端互相连接,而第一和第三采样/保持电路的输出端互相连接。第二采样/保持电路组包括第二和第四采样/保持电路,每个电路都具有一输入端和一输出端,其中第二和第四采样/保持电路的输入端互相连接,而第二和第四采样/保持电路的输出端互相连接。第一、第二、第三和第四采样/保持电路的采样顺序根据输入数据电流的顺序而改变。
在本发明的另一方面中,提供了一种用于向至少两个信号线输出时分和顺序输入的数据电流的多路分离方法。允许第一和第二采样/保持电路对输入数据电流进行顺序采样,从而在第一周期内将该数据电流存储为按照预定顺序的第一采样数据。允许第一和第二采样/保持电路将对应于第一采样数据的电流保持在信号线上,而允许第二和第四采样/保持电路对输入数据电流进行采样,从而在第二周期内将该数据电流存储为第二采样数据。允许第三和第四采样/保持电路在第三周期内将对应于第二采样数据的电流保持在数据线上。输入数据电流的顺序是不同的。


附图和说明书一起描述了本发明的实施例,并和该描述一起用于解释本发明的原理;图1示出AMOLED显示器作为电流驱动的显示器的例子,该显示器可以使用根据本发明实施例的电流多路分离;图2示出具有模拟开关的传统多路分离器;图3示出根据本发明第一实施例的多路分离器的概念框图;图4A示出根据本发明第一实施例的第一采样/保持电路;
图4B示出图4A所示电路的等效电路;图5示出施加到根据本发明第一实施例的多路分离器上的控制信号的波形;图6示出根据本发明第二实施例的多路分离器;图7示出与图6所示多路分离器连接的像素组的概念视图;图8示出根据本发明第二实施例将流编程为图7的第一至第四帧中的像素的采样/保持电路的序号;图9A至9D示出施加到根据本发明第二实施例的多路分离器上的控制信号的波形;图10示出在第一至第四帧中开关单元的操作;图11A至11D示出施加到根据本发明第三实施例的多路分离器的控制信号的波形;图12A到12D示出施加到根据本发明第四实施例的多路分离器的控制信号的波形;图13示出根据本发明第五实施例将流编程为第一至第四帧中的像素的采样/保持电路的序号;图14示出施加到根据本发明第五实施例的多路分离器的控制信号的波形。
具体实施例方式
在下面的详细描述中,只简单地通过图示展示和描述本发明的几个实施例。本领域的技术人员可以认识到所述实施例可以在不脱离本发明的精神或范围的条件下按照不同方法修改。因此,附图和说明应当被看作在本质上是示意性而非限制性的。
术语“连接”或诸如“将一个实体连接到另一个”的用语既指直接将第一实体连接到第二实体,又指通过位于该两个实体之间的第三者将第一实体连接到第二实体。为了解释本发明,在说明书中没有描述的部分可能被省略,并且相同的元件用相同的附图标记表示。
图3示出根据本发明第一实施例的多路分离器600的概念框图。通过举例,可以将多路分离器600用作图1的多路分离器300。
如图所示,多路分离器600采用4个采样/保持电路,后者包括数据存储单元31、32、33和34;采样开关S1、S2、S3和S4;以及保持开关H1、H2、H3和H4。数据存储单元31、32、33、34分别通过采样开关S1、S2、S3和S4与数据驱动器200连接,并分别通过保持开关H1、H2、H3和H4与数据线data[1]和data[2]连接。
现在定义说明书中采用的术语“采样”和“保持”。
采样/保持操作包括用于对流经输入端的电流进行采样并以电压格式写入数据存储单元中的操作,用于从断开输入开关和输出开关时候起就保持写入数据并且处于备用的状态,以及用于利用对应于写入数据的值提供(“保持”)数据线电流的操作。为了更好地说明,根据其中执行的操作可以将上述阶段分别称为“采样”阶段、“备用”阶段和“保持”阶段。
现在详细描述根据本实施例的采样/保持电路的内部配置。由于多路分离器600中使用的4个采样/保持电路基本上是相同实现的,下面将描述一个采样/保持电路。
图4A示出根据第一实施例的第一采样/保持电路,图4B示出图4A中所示电路的等效电路。
如图4B所示,第一采样/保持电路包括晶体管M1、电容器Ch、采样开关Sa、Sb和Sc以及保持开关Ha、Hb。
采样开关Sa、Sb和Sc代表图4A的开关S1,这些采样开关由基本上相同的控制信号控制。保持开关Ha和Hb分别代表图4A的开关H1,这些保持开关由基本上相同的控制信号控制。
采样开关Sa连接在电源VDD和晶体管M1的源极之间,保持开关Ha连接在电源VSS和晶体管M1的漏极之间。采样开关Sb的第一端子连接到晶体管M1的栅极,第二端子连接到采样开关Sc的第一端子,而采样开关Sc的第二端子连接到晶体管M1的漏极。因此,当采样开关Sb和Sc都接通时晶体管M1是二极管连接的。
现在参照图3、4A和4B描述第一采样/保持电路的操作。
当采样开关Sa、Sb和Sc接通而保持开关Ha和Hb断开时,晶体管M1的栅极和源极相互连接,从而形成二极管连接,电流通过晶体管M1从电源VDD流向数据驱动器200。利用对应于流向晶体管M1的电流的栅极-源极电压对电容器Ch充电,并且第一采样/保持电路执行数据的采样操作。
当采样开关Sa、Sb和Sc以及保持开关Ha和Hb都断开时,第一采样/保持电路进入到备用阶段,而多路分离器600的另一个采样/保持电路将数据保持到数据线上。
当采样开关Sa、Sb和Sc断开而保持开关Ha和Hb接通时,对应于在电容器Ch中充电的栅极-源极电压的电流继续从晶体管M1的源极流向漏极。在这个实例中,第一采样/保持电路执行数据编程操作,并保持通过数据线的数据。
图4B图示了用p沟道晶体管实现的晶体管M1。但是,在其它实施例中,可以用任何合适的有源元件来实现晶体管M1,该合适的有源元件具有第一电极、第二电极和第三电极,并根据施加到第一和第二电极上的电压来控制流向第三电极的电流。
图4B图示了一个采样/保持电路,但本发明的范围并不限于特定的采样/保持电路,并且本发明的范围适用于采用该采样/保持电路执行随后将要描述的多路分离操作的多路分离器。
参照图5,下面描述根据本发明第一实施例的多路分离器600的操作。图5示出施加到根据本发明第一实施例的多路分离器600的控制信号的波形。下面假定,当采用的控制信号为低时采样开关S1、S2、S3和S4接通,当采用的控制信号为高时保持开关H1、H2、H3和H4接通。
当采样开关S1和S2顺序接通时,数据存储单元31和32输入数据电流并执行采样操作。此外,当采样开关S3和S4顺序接通时,数据存储单元33和34执行采样操作。同时,由于采用选择信号Select[1]且保持开关H1和H2接通,因此由数据存储单元31和32采样的电流保持到数据线data[1]和data[2]上,并编程到像素中。
当采用选择信号Select[2]且保持开关H3和H4接通(未示出)时,由数据存储单元33和34采样的电流保持到数据线data[1]和data[2]上,并编程到像素中。
重复执行上述操作,多路分离器600将数据驱动器200输出的数据电流进行多路分离,并向数据线data[1]和data[2]提供多路分离的数据电流。
当两个采样/保持电路对数据驱动器200提供的数据电流进行顺序采样,而另外两个采样/保持电路保持通过数据线的数据时,根据第一实施例的多路分离器600允许增加数据编程时间。
但是,当实际采用根据第一实施例的多路分离器600时,可能在显示屏100上发现重复的亮点图案,这是因为包含在多路分离器600中的4个采样/保持电路具有不同的特性,或是因为采样数据电流的顺序不同。具体地说,原因在于,即使这4个采样/保持电路对同一数据电流进行采样,通过数据线保持的电流也不相同。
为了解决这个问题,在其它实施例中,这4个采样/保持电路向各像素提供相同次数的数据电流,并且可以向像素提供该4个采样/保持电路的输出电流的平均值。
在第二实施例中,通过重复其中该4个采样/保持电路与从该4个电路接收数据电流的像素之间的对应关系不同的4个帧,向像素提供该4个采样/保持电路的输出电流的平均值。
参照图6至10详细描述根据第二实施例的多路分离器700。
图6示出根据本发明第二实施例的多路分离器700。通过示例,多路分离器700可以用作图1的多路分离器300。
如图所示,多路分离器700包括第一采样/保持电路组310、第二采样/保持电路组320和开关单元330。第一采样/保持电路组310包括第一和第三采样/保持电路,第一和第三采样/保持电路分别包括数据存储单元3 1和开关S1、H1,以及数据存储单元33和开关S3、H3。第二采样/保持电路组320包括第二和第四采样/保持电路,第二和第四采样/保持电路分别包括数据存储单元32和开关S2、H2,以及数据存储单元34和开关S4、H4。
第一和第二采样/保持电路组310和320对数据驱动器200提供的数据电流进行多路分离并输出结果,开关单元330在第一和第二采样/保持电路组310、320与数据线data[1]和data[2]之间进行切换。
具体地说,开关单元330包括4个开关G1、G2、G3和G4。开关G1连接在保持开关H1、H3与数据线data[1]之间,开关G3连接在保持开关H1、H3与数据线data[2]之间。此外,开关G2连接在保持开关H2、H4与数据线data[2]之间,开关G4连接在保持开关H2、H4与数据线data[1]之间。这样,开关单元330可以根据开关G1、G2、G3和G4的状态,将来自第一和第二采样/保持电路组310、320中每一个的保持电流提供给数据线data[1]或数据线data[2]。
现在参照图7至10详细描述根据第二实施例的多路分离器700的操作。为方便描述,在图7和图8中说明4个连接到数据线data[1]和data[2]以及扫描线Select[1]和Select[2]的像素1a、1b、2a和2b的概念视图。
图7以举例方式示出连接到多路分离器700的像素组,图8示出根据本发明第二实施例的对应于将电流编程到图7所示像素的采样/保持电路的编号。
图9A至9D示出在第一至第四帧中施加到多路分离器700上的控制信号的波形,图10示出在第一至第四帧中开关单元330的操作。图9A至9D说明在将电流编程到像素1a、1b、1c和1d期间的控制信号的波形。在图10中示出在每一帧中为了编程而接通的开关单元330的各个开关。
如图9A所示,采样开关S1、S2、S3和S4顺序接通,数据存储单元31、32、33和34在第一帧中顺序地对数据驱动器200输入的数据电流进行采样。在该实例中,由于数据驱动器200按照将被编程到像素1a、1b、2a和2b的数据电流的顺序来输出数据电流,因此数据存储单元31、32、33和34分别对将要编程到像素1a、1b、2a和2b的数据电流进行采样。
保持开关H3和H4在采样开关S1和S2接通期间也接通,但是由于这是在施加选择信号Select[1]之前,因此并没有流保持到数据线data[1]和data[2]上。
将选择信号Select[1]施加到像素1a和1b上,并且保持开关H1和H2在采样开关S3和S4接通期间也接通,由此,数据存储单元31和32通过开关单元330将流保持到数据线data[1]和data[2]上。
可以在图6至10中看出,开关单元330在第一帧中向数据线data[1]提供第一采样/保持电路组310的输出电流,并向数据线data[2]提供第二采样/保持电路组320的输出电流。
因此,通过数据线data[1]将数据存储单元31的保持电流编程到像素1a上,通过数据线data[2]将数据存储单元32的保持电流编程到像素1b上。
此后,执行将数据电流编程到像素2a和2b上的操作(未示出)。具体地说,采样开关S1和S2顺序接通,数据存储单元31和32对数据电流进行采样。同时,施加选择信号Select[2]并接通保持开关H3和H4,从而通过数据线data[1]和data[2]将数据存储单元33和34的保持电流编程到像素2a和2b。
因此,将第一采样/保持电路的保持电流编程到第一帧的像素1a上,将第二采样/保持电路的保持电流编程到像素1b上,将第三采样/保持电路的保持电流编程到像素2a上,将第四采样/保持电路的保持电流编程到像素2b上。
如图9B所示,在第二帧中采样开关S3和S4顺序接通,然后采样开关S1和S2顺序接通。
数据存储器33和34在采样开关S3和S4接通期间顺序地执行采样操作。此外,数据存储单元31和32在采样开关S1和S2接通期间顺序地执行采样操作。同样,施加选择信号Select[1]并接通保持开关H3和H4,从而数据存储单元33和34通过开关单元330将电流保持到数据线data[1]和data[2]上。
按照类似于第一帧的方式,开关单元330在第二帧中向数据线data[1]传送第一采样/保持电路组310的输出电流,并向数据线data[2]传送第二采样/保持电路组320的输出电流。
此后,将选择信号Select[2]施加到像素2a和2b上,数据存储单元31和32分别将对应于采样数据的电流保持到数据线data[1]和data[2]上。因此,将数据存储单元31的保持电流通过数据线data[1]编程到像素2a上,将数据存储单元32的保持电流通过数据线data[2]编程到像素2b上。
因此,将第三采样/保持电路的保持电流编程到第二帧的像素1a上,第四采样/保持电路的保持电流编程到像素1b上,第一采样/保持电路的保持电流编程到像素2a上,第二采样/保持电路的保持电流编程到像素2b上。
采样开关S4、S3、S2和S1在第三帧中顺序接通,并且数据存储单元34、33、32和31顺序地对数据电流进行采样。
在采样开关S2和S1接通期间将选择信号Select[1]施加到像素1a和1b上。在该实例中,保持开关H3和H4接通,数据存储单元33和34通过开关单元330分别将电流保持到数据线data[1]和data[2]上。
如图10所示,开关单元330在第三帧中向数据线data[2]传送第一采样/保持电路组310的输出电流,并向数据线data[1]传送第二采样/保持电路组320的输出电流。
因此,将数据存储单元33的保持电流编程到数据线data[2]上,将数据存储单元34的保持电流编程到数据线data[1]上。
此后,当施加选择信号Select[2]时,对应于采样数据的电流输出到数据存储单元32和31,数据存储单元32的保持电流由开关单元330编程到像素2a上,而数据存储单元31的保持电流被编程到像素2b上。
因此,将第四采样/保持电路的保持电流编程到第三帧的像素1a上,第三采样/保持电路的保持电流编程到像素1b上,第二采样/保持电路的保持电流编程到像素2a上,第一采样/保持电路的保持电流编程到像素2b上。
采样开关S2、S1、S4和S3在第四帧中顺序接通,并且数据存储单元32、31、34和33顺序地对数据电流进行采样。
在采样开关S4和S3接通期间将选择信号Select[1]施加到像素1a和1b上。在该实例中,保持开关H1和H2接通,数据存储单元31和32通过开关单元330将电流保持到数据线data[1]和data[2]上。
按照类似于第三帧的方式,开关单元330在第四帧中向数据线data[2]提供第一采样/保持电路组310的输出电流,并向数据线data[1]提供第二采样/保持电路组320的输出电流。
因此,将数据存储单元31的保持电流编程到数据线data[2]上,将数据存储单元32的保持电流编程到数据线data[1]上。
此后,将选择信号Select[2]施加到像素2a和2b上,并通过开关单元330将对应于由数据存储单元33和34采样的数据的电流保持到数据线data[2]和data[1]上。因此,数据存储单元34的保持电流被编程到像素2a上,而数据存储单元33的保持电流被编程到像素2b上。
因此,将第二采样/保持电路的保持电流编程到第四帧的像素1a上,第一采样/保持电路的保持电流编程到像素1b上,第四采样/保持电路的保持电流编程到像素2a上,第三采样/保持电路的保持电流编程到像素2b上。
当第一至第四采样/保持电路的采样顺序改变,并且开关单元330在第一和第二采样/保持电路组310和330的输出端与数据线data[1]和data[2]之间进行切换时,第一至第四采样/保持电路向像素1a、1b、2a和2b提供相同次数的数据电流,并向各像素1a、1b、2a和2b提供第一至第四采样/保持电路的输出电流的平均值。
但是,这样的多路分离机制存在一个问题,即需要配置4个信号来驱动多路分离器700。具体地说,由于第一至第四采样/保持电路分别对编程到像素1a的数据执行一次采样操作,因此控制信号的脉冲就被加载到采样开关S1至S4一次。因此,用于驱动多路分离器700的驱动电路变得很复杂。
而且,第一至第四采样/保持电路的采样顺序在根据第二实施例的多路分离器中改变了,但是,从数据驱动器200输入多路分离器700的数据的顺序固定为像素1a、1b、2a和2b。也就是说,该采样/保持电路的第一采样数据电流编程到像素1a,该采样/保持电路的第二采样数据电流编程到像素1b,该采样/保持电路的第三采样数据电流编程到像素2a,该采样/保持电路的第四采样数据电流编程到像素2b。
在执行1∶2多路分离操作的情况下,预先对将要输出到数据线data[1]的数据电流进行采样,因为数据顺序固定为像素1a、1b、2a和2b,因此该数据电流同时提供给像素1a和1b,并同时提供给像素2a和2b。
从仿真中可以发现,即使顺序地采样并同时保持数据电流,采样顺序不同输出电流也不同。也就是说,输出电流由于备用阶段的时间差而变得不同。
为解决该问题,在第三实施例中产生通过数据线data[1]输出的数据电流和通过数据线data[2]输出的数据电流的采样顺序的平均值,以便在同一像素线上相互对应,从而可以提供基本上相同的数据电流。
也就是说,第一和第二采样/保持电路组的采样顺序的平均值对一个像素线来说是相互对应的。
为了实现它,将采样/保持电路和每帧中像素之间的对应关系保持为现状,改变每帧的数据输入顺序,并改变采样/保持电路的对应采样顺序。
具体地说,当建立的数据顺序是(1a、1b、2a和2b)以及(1b、1a、2b和2a)且重复,并且改变采样/保持电路的对应采样顺序时,控制信号的配置可以减少到两个信号。
图11A至11D示出根据本发明第三实施例施加到第一至第四帧的控制信号的波形。
参照图11A至11D,将描述根据第三实施例的多路分离器700的操作。在此不再描述图11A和11C中所示的第一和第三帧的操作,因为它们基本上与第二实施例的对应帧中的操作相同。
在第二帧中,数据驱动器200顺序地向多路分离器700提供将要编程到像素1b、1a、2b和2a的数据电流,并且多路分离器700的采样开关S4、S3、S2和S1顺序接通。
当采样开关S4和S3顺序接通时,数据存储单元34和33分别对将要编程到像素1b和1a上的数据电流进行采样。
此后,当采样开关S2和S1顺序接通时,数据存储单元34和33分别对将要编程到像素2b和2a的数据电流进行采样。在该实例中,施加选择信号Select[1]并接通保持开关H3和H4,从而数据存储单元33和34通过开关单元330将流保持到数据线data[1]和data[2]上。
由于开关单元330在第二帧中的操作对应于在第二实施例中的操作,因此将数据存储单元33的保持电流编程到像素1a上,并将数据存储单元34的保持电流编程到像素1b上。
此后,当保持开关H1和H2接通,并且将选择信号Select[2]施加到像素2a和2b(未示出)上时,数据存储单元31和32将对应于采样数据的电流保持在数据线data[1]和data[2]上。因此,数据存储单元31的保持电流编程到像素2a上,数据存储单元32的保持电流编程到像素2b上。
由此,将第三采样/保持电路的保持电流编程到像素1a上,第四采样/保持电路的保持电流编程到像素1b上,第一采样/保持电路的保持电流编程到像素2a上,第二采样/保持电路的保持电流编程到像素2b上。
在第四帧中,数据驱动器200顺序地向多路分离器700提供将要编程到像素1b、1a、2b和2a上的数据电流,并且多路分离器700的采样开关S1、S2、S3和S4顺序接通。
当采样开关S1和S2顺序接通时,数据存储单元31和32分别对将要编程到像素1b和1a上的数据电流进行采样。
此后,当采样开关S3和S4顺序接通时,数据存储单元33和34分别对将要编程到像素2b和2a上的数据电流进行采样。在该实例中,保持开关H1和H2接通并施加选择信号Select[1],从而通过开关单元330将数据存储单元31和32的保持电流编程到数据线data[1]和data[2]上。
由于开关单元330在第四帧中的操作对应于在第二实施例中的操作,因此数据存储单元31的保持电流被编程到像素1b上,数据存储单元32的保持电流编程到像素1a上。
此后,当保持开关H3和H4接通,并且将选择信号Select[2]施加到像素2a和2b(未示出)上时,将数据存储单元33和34的保持电流通过开关单元330编程到数据线data[1]和data[2]上。具体地说,数据存储单元34的保持电流编程到像素2a上,数据存储单元33的保持电流编程到像素2b上。
因此,第二采样/保持电路的保持电流编程到像素1a上,第一采样/保持电路的保持电流编程到像素1b上,第四采样/保持电路的保持电流编程到像素2a上,第三采样/保持电路的保持电流编程到像素2b上。
根据第三实施例,控制信号在第一和第四帧中的配置相同,控制信号在第二和第三帧中的配置相同,因此,施加到采样开关S1、S2、S3和S4上的控制信号的四种配置减少为两种配置。
在第三实施例中,重复两个数据顺序(1a、1b、2a和2b)以及(1b、1a、2b和2a),并更改采样/保持电路的相应采样顺序,各种类似的修改也是允许的。
例如,四个帧的顺序可以改变为不同于第三实施例,还可以更改输入多路分离器700的数据顺序。
在第四实施例中,输入多路分离器700中的数据顺序为(1a、1b、2a和2b)、(1b、1a、2b和2a)、(1b、1a、2a和2b)以及(1a、1b、2b和2a),顺序地将这些顺序反射到第一至第四帧中,并重复该反射。
图12A到12D示出施加到根据本发明第四实施例的多路分离器上的控制信号的波形。
参照图12A到12D,将描述根据第四实施例的多路分离器700的操作。第一和第二帧的操作将不再描述,因为它们基本上与第三实施例的对应帧中的操作相同。
如图12C所示,在第三帧中,数据驱动器200顺序地向多路分离器700提供将要编程到像素1b、1a、2a和2b上的数据电流,并且多路分离器700的采样开关S3、S4、S2和S1顺序接通。
当采样开关S4和S3顺序接通时,数据存储单元34和33分别对将要编程到像素1b和1a上的数据电流进行采样。
此后,当采样开关S2和S1顺序接通时,数据存储单元32和31分别对将要编程到像素2a和2b上的数据电流进行采样。在该实例中,施加选择信号Select[1]并接通保持开关H3和H4,从而通过开关单元330将数据存储单元33和34的保持电流编程到数据线data[1]和data[2]上。
由于开关单元330在第三帧中的操作基本上与在第二实施例中的操作相同,因此数据存储单元33的保持电流被编程到像素1b上,数据存储单元34的保持电流编程到像素1a上。
此后,当选择信号Select[2]施加在像素2a和2b上,并且保持开关H1和H2接通时(未示出),将对应于采样到数据存储单元31和32的数据的电流保持在数据线data[1]和data[2]上。因此,数据存储单元31的保持电流编程到像素2b上,数据存储单元32的保持电流编程到像素2a上。
因此,第四采样/保持电路的保持电流编程到像素1a上,第三采样/保持电路的保持电流编程到像素1b上,第二采样/保持电路的保持电流编程到像素2a上,第一采样/保持电路的保持电流编程到像素2b上。
如图12D所示,在第四帧中,数据驱动器200顺序地向多路分离器700提供对应于像素1a、1b、2b和2a的数据电流,并且多路分离器700的采样开关S2、S1、S3和S4顺序接通。
当采样开关S2和S1顺序接通时,数据存储单元32和31分别对将要编程到像素1a和1b上的数据电流进行采样。
此后,当采样开关S3和S4顺序接通时,数据存储单元33和34分别对将要编程到像素2b和2a的数据电流进行采样。同时,施加选择信号Select[1]并接通保持开关H1和H2,从而通过开关单元330将数据存储单元31和32的保持电流编程到数据线data[1]和data[2]上。
由于开关单元330在第三帧中的操作对应于在第二实施例中的操作,因此将数据存储单元31的保持电流编程到像素1b上,并将数据存储单元32的保持电流编程到像素1a上。
此后,当选择信号Select[2]施加在像素2a和2b上,并且保持开关H3和H4接通时(未示出),将数据存储单元33和34的采样流保持在数据线data[1]和data[2]上。因此,数据存储单元33的保持电流编程到像素2b上,数据存储单元34的保持电流编程到像素2a上。
由此将第二采样/保持电路的保持电流编程到像素1a上,第一采样/保持电路的保持电流编程到像素1b上,第四采样/保持电路的保持电流编程到像素2a上,第三采样/保持电路的保持电流编程到像素2b上。
在第三和第四实施例中,更改输入多路分离器700的数据顺序,以便将控制信号的四种配置减少为两种配置。
但是,即使控制信号的配置为2,也需要用于根据帧来更改控制信号的驱动电路。
在第四实施例中,利用时钟信号来控制多路分离器的各个开关,而无需附加的驱动电路来为每个帧产生施加到多路分离器700上的不同控制信号。
具体地说,当采样时钟信号的周期和保持时钟信号的周期设置为水平周期T的两倍,且垂直周期设置为水平周期T的奇数倍时,相位对于每个帧都移位180°,并且得到两种控制信号配置的效果。
为了用第五实施例的时钟信号来配置控制信号,第一和第二采样/保持电路以及第三和第四采样/保持电路交替向像素1a和1b提供每个帧的数据电流,并且如图13所示来更改第三和第四帧的顺序。
图13示出根据本发明第五实施例的对应于将流编程到像素1a、1b、2a和2b的采样/保持电路的序号,图14示出施加到多路分离器700上的控制信号的波形。
如图13和14所示,在此不描述多路分离器对于各个帧的操作,因为第一和第二帧的操作对应于第二实施例中的第一和第二帧的操作,而第三帧的操作基本上与第三实施例中第四帧的操作相同,第四帧的操作基本上与第四实施例中第三帧的操作相同。
同样,当相位对于每个帧都移位180°,并如图14所示来更改输入多路分离器的数据电流的顺序时,可以利用时钟信号来产生施加到第一至第四采样/保持电路上的控制信号,而无需任何驱动电路。也就是说,当4相位时钟信号(此后称为采样时钟信号)用于施加到采样开关S1、S2、S3和S4上的控制信号,并且2相位时钟信号(此后称为保持时钟信号)用于施加到保持开关H1、H2、H3和H4上的控制信号时,第一至第四采样/保持电路的采样顺序通常是相同的。
现在参照图14,扫描线select[m]的m是偶数,而一个帧的周期定义为(m+1)个水平周期。
在该实例中,脉冲宽度的间隔和时钟信号的脉冲可以根据实施例进行修改,第一和第三帧的顺序可以修改,并且第四和第二帧的顺序也可以修改。
为便于说明已描述了1∶2多路分离器,而且不仅限于该多路分离器,利用本发明的范围还可以实现各种1∶N多路分离器。
同样,对每一帧都更改了编程到像素的第一至第四采样/保持电路的顺序或数据编程顺序,对每个子帧也可以执行这些操作。
虽然参照几个实施例描述了本发明,但应当理解本发明不仅限于所公开的实施例,相反,本发明意欲覆盖包含在所附权利要求及其等效物的精神和范围内的各种修改和等效设置。
权利要求
1.一种显示器,包括用于传送对应于图像信号的数据电流的多条数据线,用于传送选择信号的多条扫描线,以及与数据线和扫描线连接的多个像素电路,该显示器包括数据驱动器,用于提供对应于图像信号的数据电流;多路分离器,包括具有连接到所述数据驱动器的输入端的第一和第二采样/保持电路组,每个所述采样/保持电路组包括至少两个采样/保持电路;开关单元,用于在第一和第二采样/保持电路组的输出端与所述数据线之间进行切换;以及扫描驱动器,用于向所述扫描线提供选择信号,其中,所述第一采样/保持电路组中的一个采样/保持电路在其中所述第一采样/保持电路组中的另一个采样/保持电路向所述开关单元输出电流的至少一部分周期内,对所述数据电流中的一个对应数据电流进行采样,其中,所述第二采样/保持电路组中的一个采样/保持电路在其中所述第二采样/保持电路组中的另一个采样/保持电路向所述开关单元输出电流的至少一部分周期内,对所述数据电流中的一个对应数据电流进行采样,其中,从所述数据驱动器提供数据电流的顺序是不同的。
2.根据权利要求1所述的显示器,其中,所述第一采样/保持电路组中的各采样/保持电路包括第一和第三采样/保持电路,该第一和第三采样/保持电路中的每个电路都具有一输入端和一输出端,其中该第一和第三采样/保持电路的输入端互相连接,并且该第一和第三采样/保持电路的输出端互相连接,以及所述第二采样/保持电路组中的各采样/保持电路包括第二和第四采样/保持电路,该第二和第四采样/保持电路中的每个电路都具有一输入端和一输出端,其中该第二和第四采样/保持电路的输入端互相连接,并且该第二和第四采样/保持电路的输出端互相连接。
3.根据权利要求2所述的显示器,其中,第一和第二采样/保持电路在第一周期内顺序地对数据电流进行采样,以便将该数据电流存储为第一采样数据,并在第二周期内输出对应于该第一采样数据的电流,以及所述第三和第四采样/保持电路在第二周期内顺序地对数据电流进行采样,以便将该数据电流存储为第二采样数据,并在第三周期内输出对应于该第二采样数据的电流。
4.根据权利要求3所述的显示器,其中所述第一和第三周期基本上相互重叠。
5.根据权利要求4所述的显示器,其中,在一个帧中在所述第二周期的操作之前执行所述第一周期的操作,而在另一个帧中在所述第一周期的操作之前执行所述第二周期的操作。
6.根据权利要求3所述的显示器,其中,所述第一和第二采样/保持电路的采样顺序在至少两个不同帧中是不同的。
7.根据权利要求6所述的显示器,其中,所述第三和第四采样/保持电路的采样顺序在至少两个不同帧中是不同的。
8.根据权利要求3所述的显示器,其中,所述开关单元在所述第二周期内将所述第一和第二采样/保持电路的输出电流编程到至少两个所述数据线上,并在所述第三周期内将所述第三和第四采样/保持电路的输出电流编程到至少两个所述数据线上。
9.根据权利要求3所述的显示器,其中,所述第一、第二、第三和第四采样/保持电路中的每一个都包括数据存储单元,用于对输入流进行采样以便将该输入流存储为采样数据,并保持对应于该采样数据的电流;采样开关,用于响应第一控制信号而向该数据存储单元发送数据电流;以及保持开关,用于响应第二控制信号而向该开关单元施加数据存储单元的保持电流。
10.根据权利要求9所述的显示器,其中,所述第一和第二控制信号是用时钟信号实现的。
11.根据权利要求10所述的显示器,其中,所述第一控制信号是用4相位时钟信号实现的,而第二控制信号是用2相位时钟信号实现的。
12.根据权利要求11所述的显示器,其中,当第一和第二控制信号的水平周期的一半定义为第一周期时,所述第一和第二控制信号的垂直周期是该第一周期的奇数倍。
13.根据权利要求12所述的显示器,其中,所述第一和第二控制信号的相位对于每个帧都移位180°。
14.根据权利要求2所述的显示器,其中,所述第一、第二、第三和第四采样/保持电路中的每一个都包括晶体管,具有第一端子、第二端子和第三端子,并根据第一和第二端子之间的电压差控制从第二端子流向第三端子的电流;第一开关,用于响应第一控制信号而将第一电源连接到该晶体管的第二端子;第二开关,用于响应第二控制信号而向该晶体管的第一端子发送所述数据电流中的对应一个;第三开关,用于响应第三控制信号而对该晶体管实现二极管连接;电容器,连接在该晶体管的第一和第二端子之间,用于存储对应于所述数据电流中的对应一个的电压;第四开关,用于响应第四控制信号而将第二电源连接到该晶体管的第三端子;以及第五开关,用于将对应于存储在该电容器中的电压的电流保持到晶体管的第二端子。
15.根据权利要求14所述的显示器,其中,所述第一、第二和第三开关对采样操作进行响应,而第四和第五开关对保持操作进行响应。
16.根据权利要求14所述的显示器,其中,所述第一、第二和第三开关是用具有相同沟道类型的晶体管实现的,并且所述第一、第二和第三控制信号基本上是相同的。
17.根据权利要求16所述的显示器,其中,所述第四和第五开关是用具有相同沟道类型的晶体管实现的,并且所述第四和第五控制信号基本上是相同的。
18.根据权利要求1所述的显示器,其中,所述输入多路分离器的数据电流的顺序随着每个帧而变化,并且具有预定的周期。
19.根据权利要求1所述的显示器,其中,所述输入多路分离器的数据电流的顺序随着每个子帧而变化,并且具有预定的周期。
20.根据权利要求1所述的显示器,其中,在一个帧中,所述开关单元分别将第一和第二采样/保持电路组的输出电流编程到各数据线中的第一和第二数据线上,并在另一个帧中分别将第一和第二采样/保持电路组的输出电流编程到各数据线中的该第二和第一数据线上。
21.根据权利要求1所述的显示器,其中,将要编程到像素电路上的电流的采样顺序平均相同。
22.根据权利要求1所述的显示器,其中,将要编程到像素电路上的数据电流的提供顺序平均相同。
23.一种显示器,包括用于传送对应于图像信号的数据电流的多条数据线、用于传送选择信号的多条扫描线,以及与数据线和扫描线连接的多个像素电路,该显示器包括数据驱动器,用于提供对应于图像信号的数据电流;多路分离器,其具有与数据驱动器连接的输入端,该多路分离器对该数据电流进行多路分离,从而将该数据电流作为多路分离的数据电流输出;开关单元,用于在多路分离器的输出端和所述数据线之间进行切换,以及扫描驱动器,用于向所述扫描线提供选择信号,其中,在至少两个不同帧中所建立的从数据驱动器提供数据电流的顺序不同,并且对该开关单元进行切换,从而将多路分离的数据电流编程到对应的像素电路。
24.根据权利要求23所述的显示器,其中,所述多路分离器包括第一采样/保持电路组,包括第一和第三采样/保持电路,每个电路都具有一输入端和一输出端,其中输入端互相连接,并且输出端互相连接,以及第二采样/保持电路组,包括第二和第四采样/保持电路,每个电路都具有一输入端和一输出端,其中输入端互相连接,并且输出端互相连接。
25.根据权利要求24所述的显示器,其中,所述第一和第二采样/保持电路在第一周期内顺序地对数据电流进行采样,以便将该数据电流存储为第一采样数据,并在第二周期内输出对应于该第一采样数据的电流,以及所述第三和第四采样/保持电路在第二周期内顺序地对数据电流进行采样,以便将该数据电流存储为第二采样数据,并在第三周期内输出对应于该第二采样数据的电流。
26.根据权利要求25所述的显示器,其中,所述第一和第三周期基本上相互重叠。
27.根据权利要求25所述的显示器,其中,由所述多路分离器采样的数据电流的顺序在至少两个不同帧中是不同的。
28.根据权利要求24所述的显示器,其中,将要通过数据线编程到像素电路上的电流的采样顺序平均相同。
29.根据权利要求24所述的显示器,其中,所述第一、第二、第三和第四采样/保持电路中的每一个都包括数据存储单元,用于对输入流进行采样以便将该输入流存储为采样数据,并保持对应于该采样数据的电流;采样开关,用于响应于第一控制信号而向该数据存储单元发送数据电流;以及保持开关,用于响应于第二控制信号而向该开关单元施加数据存储单元的保持电流。
30.根据权利要求29所述的显示器,其中,所述第一和第二控制信号是用时钟信号实现的。
31.根据权利要求30所述的显示器,其中,所述第一控制信号是用4相位时钟信号实现的,而第二控制信号是用2相位时钟信号实现的。
32.根据权利要求30所述的显示器,其中,当第一和第二控制信号的水平周期的一半定义为第一周期时,所述第一和第二控制信号的垂直周期是该第一周期的奇数倍。
33.根据权利要求32所述的显示器,其中,所述第一和第二控制信号的相位对于每个帧都移位180°。
34.一种用于将时分的输入数据电流编程到至少两个信号线上的多路分离器,包括第一和第二采样/保持电路组,每个电路组都具有与数据驱动器连接的输入端,并且每个电路组多路分离输入的数据电流,从而将该数据电流作为多路分离的流输出;以及开关单元,用于在第一和第二采样/保持电路组的输出端与所述信号线之间进行切换,其中,所述第一采样/保持电路组包括第一和第三采样/保持电路,该第一和第三采样/保持电路中的每个电路都具有一输入端和一输出端,其中该第一和第三采样/保持电路的输入端互相连接,并且该第一和第三采样/保持电路的输出端互相连接,并且,所述第二采样/保持电路组包括第二和第四采样/保持电路,该第二和第四采样/保持电路中的每个电路都具有一输入端和一输出端,其中该第二和第四采样/保持电路的输入端互相连接,并且该第二和第四采样/保持电路的输出端互相连接,以及所述第一、第二、第三和第四采样/保持电路的采样顺序根据输入数据电流的顺序而改变。
35.根据权利要求34所述的多路分离器,其中,所述第一和第二采样/保持电路在第一周期内顺序地对输入数据电流进行采样,以便将该数据电流存储为第一采样数据,并在第二周期内输出对应于该第一采样数据的电流,以及所述第三和第四采样/保持电路在第二周期内顺序地对数据电流进行采样,以便将该数据电流存储为第二采样数据,并在第三周期内输出对应于该第二采样数据的电流。
36.根据权利要求35所述的多路分离器,其中,所述第一和第三周期基本上相互重叠。
37.一种用于向至少两个信号线输出时分且顺序输入的数据电流的多路分离方法,包括步骤允许第一和第二采样/保持电路对输入数据电流进行顺序采样,从而在第一周期内将该数据电流存储为按照预定顺序的第一采样数据;允许第一和第二采样/保持电路将对应于第一采样数据的电流保持在信号线上,并允许第三和第四采样/保持电路对输入数据电流进行采样,从而在第二周期内将该数据电流存储为第二采样数据;以及允许第三和第四采样/保持电路在第三周期内将对应于第二采样数据的电流保持在数据线上,其中,所述输入数据电流的顺序是不同的。
38.根据权利要求37所述的多路分离方法,其中,所述第一和第二采样/保持电路的采样顺序在至少两个不同帧中是不同的。
39.根据权利要求37所述的多路分离方法,其中,所述第三和第四采样/保持电路的采样顺序在至少两个不同帧中是不同的。
40.根据权利要求37所述的多路分离方法,其中,所述第一、第二、第三和第四采样/保持电路对输入数据电流进行采样的顺序平均相互对应。
全文摘要
本发明涉及一种显示器,包括用于提供对应于图像信号的数据电流的数据驱动器,以及包括具有连接数据驱动器的输入端的第一和第二采样/保持电路组的多路分离器。每个所述采样/保持电路组包括至少两个采样/保持电路。所述显示器还包括开关单元,用于在第一和第二采样/保持电路组的输出端与所述数据线之间进行切换;以及扫描驱动器,用于向扫描线提供选择信号。第一采样/保持电路组中的一个采样/保持电路在其中第一采样/保持电路组中的另一个采样/保持电路向开关单元输出电流的至少一部分周期内,对所述数据电流中的一个对应数据电流进行采样。从数据驱动器提供的数据电流的顺序是不同的。
文档编号G09G3/32GK1622180SQ2004100946
公开日2005年6月1日 申请日期2004年11月12日 优先权日2003年11月27日
发明者申东蓉 申请人:三星Sdi株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1