用于驱动液晶显示器件的装置和方法

文档序号:2603800阅读:107来源:国知局
专利名称:用于驱动液晶显示器件的装置和方法
技术领域
本发明涉及液晶显示器件,更为具体地,涉及用于驱动液晶显示器件的装置和方法,其比较用于各线的数据,由此最小化数据转换(transition)量并改善电磁干扰(EMI)特性。
背景技术
通常,液晶显示(LCD)器件根据对其施加的数据信号来控制液晶单元的透光性,由此显示图像。特别地,有源矩阵型LCD器件包括用于各单元的开关器件,并且由于它们的高质量图像、轻巧、薄厚度、小体积和低功耗,所以有各种用途,诸如用于计算机、办公设备和便携式电话的监视器。薄膜晶体管(TFT)通常用作有源矩阵型LCD器件的开关器件。
图1是示出了根据现有技术的用于液晶显示器件的驱动装置的示意性框图。在图1中,LCD驱动装置包括液晶显示板2,该液晶显示板具有以类似矩阵的方式布置在数据线DL与选通线GL之间的交叉点处的液晶单元Clc;用于向数据线DL施加数据信号的数据驱动器4;用于向选通线GL施加选通信号的选通驱动器6;以及用于利用由系统10施加的信号来控制数据驱动器4和选通驱动器6的定时控制器8。
此外,薄膜晶体管TFT设置在每一个液晶单元Clc处。薄膜晶体管TFT响应于来自各选通线GL的扫描信号,将数据信号从各数据线DL施加到液晶单元Clc。还在每一个液晶单元Clc处设置存储电容器Cst。存储电容器Cst保持液晶单元Clc的电压。
此外,数据驱动器4响应于来自定时控制器8的数据控制信号DCS,将数字视频数据R、G和B转换为对应于灰度电平值的模拟伽马电压,即数据信号,并将模拟伽马电压施加到数据线DL。选通驱动器6响应于来自定时控制器8的选通控制信号GCS顺序地将扫描脉冲施加到选通线GL,从而选择液晶显示板2的将被提供数据信号的水平线。
系统10向定时控制器8施加垂直/水平同步信号V和H、时钟信号DCLK和数据使能信号DE。而且,系统10利用低压微分信号接口将并行数字数据压缩成串行数据,并将压缩的数据LVDS施加到定时控制器8。
此外,定时控制器8利用由系统10输入的垂直/水平同步信号V和H、时钟信号DCLK和数据使能信号DE产生选通控制信号GCS和数据控制信号DCS。定时控制器8还将来自系统10的压缩数据LVDS恢复为并行数据并将所恢复的数据data提供给数据驱动器4。
例如,对于每一个像素,定时控制器8利用18个数据线向数据驱动器4施加18位数据,R、G和B数据的每一个具有6位。如表1中所示,如果当前像素数据Pn所有位为“0”,而下一像素数据Pn+1的所有位为“1”,则这种对所有位的转换会导致高的EMI。
表1

特别地,由于液晶显示板2的分辨率和尺寸(即英寸)变大,这种现象变得更加严重。例如,如果一个像素的数据使用24位,其中R、G和B数据中的每一个具有8位,则增加了从定时控制器8传输到数据驱动器4的位的数量,导致更高的EMI。因此,由于数据的转换会引发严重的EMI。
图2是示出根据现有技术的用于液晶显示器件的另一驱动装置的示意性框图。特别地,提出了图2中示出的驱动装置以减小参考图1中示出的装置描述的高EMI。如图2中所示,LCD驱动装置包括液晶显示板2,该液晶显示板具有以类似矩阵的方式布置在数据线DL与选通线GL之间的交叉点处的液晶单元Clc;用于向数据线DL施加数据信号的数据驱动器4;用于向选通线GL施加选通信号的选通驱动器6;以及用于利用由系统10施加的信号来控制数据驱动器4和选通驱动器6的定时控制器12。
定时控制器12利用从系统10输入的垂直/水平同步信号V和H、时钟信号DCLK和数据使能信号DE来产生用于分别控制选通驱动器6和数据驱动器4的选通控制信号GCS和数据控制信号DCS。虽然未示出,选通控制信号GCS包括选通起始脉冲GSP、选通移位时钟GSC和选通输出使能信号GOE,而数据控制信号DCS包括源起始脉冲SSP、源移位时钟SSC、源输出使能信号SOE和极性控制信号POL。定时控制器12还将来自系统10的压缩数据LVDS恢复成并行数据并将所恢复的数据data提供到数据驱动器4。定时控制器12还包括用于使数据转换的频率最小的模式控制器14。
特别地,模式控制器14比较下一像素数据与当前像素数据之间的数据转换状态。因此,模式控制器14将下一像素数据Pn+1的每一位与当前像素数据Pn的每一位比较以检测位转换量如“0→1”或“1→0”,并响应于检测到的位转换量来使数据反相或非反相输出。
另外,模式控制器14计算当前像素数据Pn与下一像素数据Pn+1之间的位转换量,并检验计算的转换量是否超出临界值。例如,临界值可以为9,即,18位数据的一半。然后,如表2中所示,只要数据转换量超出临界值,模式控制器14就反相模式控制信号REV的逻辑值并反相要提供的下一像素数据。
表2

例如,如果当前像素数据Pn的所有位为“0”,而下一像素数据Pn+1的所有位为“1”,则模式控制器14计算位转换量为16。由于位转换量大于临界值9,所以模式控制信号REV被反相,且产生“000000 000000000000”的被反相的下一像素数据Pn+1’并将其作为下一帧数据提供给数据驱动器4。即,响应于模式控制信号REV反相下一像素数据Pn+1的所有位,由此将具有与前一帧数据相同位的被反相的下一像素数据Pn+1’发送到数据驱动器4。
图3是示出了根据现有技术的数据集成电路的框图。如图3所示,数据驱动器4(图2中示出的)包括数据集成电路IC,该数据集成电路IC具有数据恢复部分18、移位寄存器部分20、锁存器部分22、数模转换器(DAC)部分24和输出缓冲器部分26。在将数据施加到锁存器部分22之前,数据恢复部分18响应于模式控制信号REV反相或不反相该数据。特别地,当模式控制信号REV被反相时,数据存储部分18反相向其提供的数据的所有位,以产生恢复数据并将该恢复数据施加到锁存器部分22。当模式控制信号REV没有被反相时,数据存储部分18将向其提供的数据转发到锁存器部分22。
另外,移位寄存器部分20包括多个移位寄存器以响应于源移位时钟SSC来顺序地移位来自定时控制器12的源起始脉冲SSP,由此输出采样信号。锁存器部分22然后响应于来自移位寄存器部分20的采样信号顺序地采样从数据恢复部分18提供的数据并将其锁存。特别地,锁存器部分22具有i个锁存器(i为整数),且每一锁存器具有对应于数据位数(例如6位或8位)的大小。此外,锁存器部分22同时响应于从定时控制器12提供的源输出使能信号SOE来输出被锁存的i个数据。
DAC部分24将从锁存器部分22接收的锁存数据转换为正性和/或负性数据信号。特别地,DAC部分24接收来自伽马电压发生器(未示出)的多个伽马电压并响应于极性控制信号POL来将锁存数据转换为正性和/或负性数据信号。然后,DAC部分24将转换过的数据输出到输出缓冲器部分26。输出缓冲器部分26缓冲该转换过的数据并将所缓冲的数据施加到数据线DL。
虽然与图1中示出的驱动装置相比较,图2中示出的驱动装置将当前像素数据与下一像素数据相比较,以减小高EMI的产生,但因为该装置仅将当前像素数据与下一像素数据彼此相比较,所以图2中示出的驱动装置在减小数据的位转换频率方面受到限制。

发明内容
因此,本发明意在一种用于驱动液晶显示器件的装置和方法,基本上消除由于现有技术的限制和缺点而引起的一种或更多种问题。
本发明的一个目的是提供用于驱动液晶显示器件的装置和方法,其比较每一线的数据,由此最小化数据转换量并改善电磁干扰(EMI)特性。
本发明的另一目的是提供用于驱动液晶显示器件的装置和方法,如果确定当前线数据等同于前一线数据,则不将数据信号施加到数据驱动器,由此减少信号传输并有效地降低EMI。
将在下述说明书中阐述本发明的其它特征和优点,且部分将从说明书中显而易见,或通过本发明的实践来获得。通过在书面的说明书和其权利要求书以及附图中特别指出的结构,可以实现和获得本发明的目的和其它优点。
为了获得如本文中所体现和广泛描述的这些和其它优点并根据本发明的目的,用于具有多个数据线的液晶显示器件的驱动装置包括数据集成电路;连接到所述数据集成电路的定时控制器;设置在定时控制器处的编码器,该编码器确定当前线的数据是否与前一线的数据相同并根据当前线的数据是否与前一线的数据相同的判定来产生线控制信号;和设置在数据集成电路处的解码器,该解码器接收来自编码器的线控制信号。
在另一个方案中,驱动具有多个数据线的液晶显示器件的方法包括确定当前水平线的数据是否与前一水平线的数据相同;并在确定当前线数据与前一线数据相同时,防止数据信号和源移位时钟从定时控制器施加到数据驱动器。
应该理解,前述总体描述和下述详细说明是示例性的和解释性的并旨在对所要求的发明提供进一步的解释。


所包含的附图提供对本发明的进一步理解,其并入说明书并构成说明书的一部分,这些附图示出了本发明的实施例,并与说明书一起用于解释本发明的原理。在附图中图1是示出了根据现有技术的用于液晶显示器件的驱动装置的示意性框图;图2是示出了根据现有技术的另一种用于液晶显示器件的驱动装置的示意性框图;图3是示出根据现有技术的数据集成电路的框图;图4是示出根据本发明一实施例的用于液晶显示器件的驱动装置的示意性框图;图5是示出了图4中所示的驱动装置的定时控制器的详细框图;和图6是示出了根据本发明实施例的数据集成电路的框图。
具体实施例方式
现在将详细说明优选的实施例,其示例在附图中示出。
图4是示出了根据本发明一实施例的用于液晶显示器件的驱动装置的示意性框图。在图4中,用于液晶显示器件的驱动装置包括液晶显示板32,该液晶显示板具有以类似矩阵的方式布置在数据线DL与选通线GL之间的交叉点处的液晶单元Clc;用于向数据线DL施加数据信号的数据驱动器34;用于向选通线GL施加选通信号的选通驱动器36;以及用于控制数据驱动器34和选通驱动器36的定时控制器38。
此外,薄膜晶体管TFT设置在液晶显示板32的各液晶单元Clc处。薄膜晶体管TFT响应于来自各选通线GL的扫描信号,将来自各数据线DL的数据信号施加到液晶单元Clc。在每一液晶单元Clc处还设置有存储电容器Cst。存储电容器Cst保持液晶单元Clc的电压。
选通驱动器36接收来自定时控制器38的选通控制信号GCS,而后响应于选通控制信号GCS将扫描脉冲施加到选通线GL。结果,可以顺序地驱动选通线GL以允许将数据信号逐行地施加到液晶单元Clc。
此外,数据驱动器34可以接收来自定时控制器38的数据信号data、数据控制信号DCS、模式控制信号REV和线控制信号LCS。数据信号data可以为从外部源(未示出)提供给定时控制器38的数字视频数据。另外,数据驱动器34可以包括多个数据IC,且每一数据IC具有解码块42。在将数据信号data施加给数据IC之前,解码块42响应于模式控制信号REV有选择地反相从定时控制器38接收的数据信号data。此外,解码块42响应于线控制信号LCS确定是否提供数据信号data。此外,数据驱动器34可以响应于数据控制信号DCS来利用数据IC将数据信号data转换成对应于灰度电平值的模拟伽马电压。数据驱动器34而后可以将该模拟伽马电压施加于数据线DL。
此外,定时控制器38利用由外部系统(未示出)提供的垂直/水平同步信号V和H、时钟信号DCLK和数据使能信号DE来产生选通控制信号GCS和数据控制信号DCS。定时控制器38还包括编码块40。特别地,该编码块40依据由外部系统提供的数据,将前一像素数据与当前像素数据相比较,并将在当前线的像素数据与前一线的像素数据比较,由此选择性地改变像素数据并最小化位转换量。
图5是示出了图4中所示的驱动装置的定时控制器的详细框图。如图5所示,定时控制器38包括选通控制信号发生器50、数据控制信号发生器52和编码块40。选通控制信号发生器50利用垂直/水平同步信号V和H、时钟控制信号DCLK和数据使能信号DE来产生选通控制信号GCS。特别地,选通控制信号GCS可以包括选通起始脉冲GSP、选通移位时钟GSC和选通输出使能信号GOE。
类似地,数据控制信号发生器52利用垂直/水平同步信号V和H、时钟信号DCLK和数据使能信号DE来产生数据控制信号DCS。数据控制信号DCS可以包括源起始脉冲SSP、源移位时钟SSC、源输出使能信号SOE和极性控制信号POL等。
另外,编码块40包括延迟块60、第一存储块54、第二存储块62、比较器56和数据发生器58。由延迟块60来接收从外部源(未示出)供给到编码块40的数据data。延迟块60将该数据data延迟对应于一个水平线的预定时间周期并将该延迟了的数据施加到第一存储块54。第一存储块54然后存储该延迟了的数据data,并将已经存储于其中的用于一个前一线的前一线数据data(n-1)施加到比较器56。还通过第二存储块62来接收从外部源(未示出)供给到编码块40的数据data。第二存储块62存储用于一个线的数据data并将已经存储于其中的当前线数据data(n)施加到比较器56。
比较器56将来自第一存储块54的前一线数据data(n-1)与来自第二存储块62的当前线数据data(n)相比较。如果确定前一线数据data(n-1)与当前线数据data(n)相同,则比较器56使能线控制信号LCS并将该使能了的线控制信号LCS施加到与(AND)门59和数据发生器58。另一方面,如果确定前一线数据data(n-1)与当前线数据data(n)不同,则比较器56禁用(disable)线控制信号LCS并将该禁用的(disabled)线控制信号LCS施加到与门59和发生器58。
结果,当用于前一线的像素数据与用于当前线的像素数据相同时,编码块40使能线控制信号LCS并且不提供数据和源移位时钟SSC。另一方面,当用于前一线的像素数据与用于当前线的像素数据不相同时,编码块40禁用线控制信号LCS,并将前一像素数据与当前像素数据相比较以反相或不反相当前像素数据。因此,像素数据的位转换量在被施加到数据驱动器34之前被最小化。
在被施加了禁用了的线控制信号LCS时,数据发生器58比较输入的当前像素数据与前一像素数据以确定位转换状态。另一方面,当输入使能线控制信号LCS时,数据发生器58不输出数据data。
更为具体地,当输入了被禁用的线控制信号LCS时,数据发生器58将下一像素数据的每一位与当前像素数据的每一位相比较以检测诸如“0→1”或“1→0”的位转换量,并对应于检测的位转换量,反相或不反相输出该数据。例如,数据发生器58可以计算当前像素数据和前一像素数据的位转换量,并检验该计算的位转换量是否超出临界值。可以将临界值设置为数据位大小的一半,例如对于18位数据可以设置为9。而且,只要数据转换量超出临界值,数据发生器58就反相模式控制信号REV的逻辑值并反相要提供的下一像素数据,然后输出它们。
此外,当输入了被禁用的线控制信号LCS时,与门59将输入于其中的源移位时钟SSC施加到数据驱动器34。另一方面,当输入了使能线控制信号LCS时,与门59不将输入于其中的源移位时钟SSC施加到数据驱动器34。
将描述编码块40的详细操作过程。首先,比较器56确定来自第一存储块54的前一线数据data(n-1)是否与来自第二存储块62的当前线数据data(n)相同。如果确定前一线数据data(n-1)与当前线数据data(n)相同,则比较器56使能线控制信号LCS并输出该使能了的线控制信号LCS。特别地,在提供用于一个线的数据的时间期间,线控制信号LCS可以保持在使能状态。否则,如果确定前一线数据data(n-1)与当前线数据data(n)不同,则比较器56禁用线控制信号LCS并输出该被禁用的线控制信号LCS。
在被提供了使能线控制信号LCS时,数据发生器58不将用于一个线的数据施加到数据驱动器34。同样,在被提供了使能线控制信号LCS时,与门59不将用于一个线的源移位时钟SSC施加到数据驱动器34。因此,当前一线数据data(n-1)与当前线数据data(n)相同时,不输出用于一个线的数据且不向数据驱动器34施加源移位时钟SSC。因此,在对应于一个线的时间期间,不产生位转换量,由此最小化EMI。特别地,由于不输出高频的源移位时钟SSC,因而有效地减小了EMI。
另一方面,当被提供了被禁用的线控制信号LCS时,数据发生器58检验前一像素数据与当前像素数据的位转换量是否超出临界值。如果位转换量超出临界值,则数据发生器58反相当前像素数据并将被反相了的当前像素数据施加到数据驱动器34。数据发生器58还在将模式控制信号REV输出到数据驱动器34之前反相该模式控制信号REV。另一方面,如果位转换量不超过临界值,则数据发生器58将当前像素数据按现状施加到数据驱动器34,将模式控制信号REV保持在当前状态,并将模式控制信号REV按现状输出到数据驱动器34。
图6是示出根据本发明实施例的数据集成电路的框图。如图6所示,数据驱动器34(在图4中示出)的每一个数据IC包括解码块42、数据恢复部分78、移位寄存器部分70、锁存器部分72、数模转换器(DAC)部分74和输出缓冲器部分76。解码块42响应于线控制信号LCS来确定是否提供数据data,并响应于模式控制信号REV来确定是否反相该数据data。特别地,当在向其输入了使能线控制信号LCS时,数据恢复部分78不提供数据data,而不考虑模式控制信号REV和数据data怎样。因此,在当输入了使能线控制信号LCS时的时间期间,即在当提供用于一个线的数据时的时间期间,不将数据从数据恢复部分78供给到锁存器部分72。
当将被禁用的线控制信号LCS输入到解码块42时,数据恢复部分78响应于模式控制信号REV而反相或不反相数据data。特别地,当模式控制信号REV已经被反相时,数据恢复部分78反相向其提供的数据并将被反相了的数据施加到锁存器部分72。当模式控制信号REV没有被反相时,数据恢复部分78不反相向其提供的数据并将未反相的数据施加到锁存器部分72。
另外,当将使能了的线控制信号LCS提供给数据恢复部分78时,不将源移位时钟SSC施加到移位寄存器部分70。因此,在提供使能线控制信号LCS的时间期间中不将采样信号施加到锁存器部分72。
而且,在被提供了使能线控制信号LCS时的时间期间,不将数据从数据恢复部分78提供到锁存器部分72。因此,在输入使能线控制信号LCS时,锁存器部分72将前一数据保持原样。结果,在被提供了源输出使能信号SOE时,锁存器部分72将保持在其中的数据施加到DAC部分74。DAC部分74然后响应于极性控制信号POL将由锁存器部分72提供的数据转换为正性和/或负性的数据信号以将它们施加到输出缓冲器部分76。随后,输出缓冲器部分76缓冲这种来自DAC部分74的被转换了的数据并将所缓冲的数据施加到数据线DL。
因此,在本发明的实施例中,当输入使能线控制信号LCS时,即在前一线的数据与当前线的数据相同时,利用已经存储在锁存器部分72中的前一线的数据产生用于当前线的数据。
另一方面,如果被输入了禁用线控制信号LCS,则移位寄存器部分70响应于源移位时钟SSC来移位源起始脉冲SSP以产生采样信号,并将所产生的采样信号施加到锁存器部分72。锁存器部分72响应于采样信号来锁存由数据恢复部分78提供的反相或未反相的数据。
结果,当输入了源输出使能信号SOE时,锁存器部分72将存储的数据施加到DAC部分74。DAC部分74响应于极性控制信号POL将由锁存器部分72提供的数据转换为正性和/或负性数据信号并将这种被转换了的数据施加到输出缓冲器部分76。随后,输出缓冲器部分76缓冲被转换的数据并将被缓冲的数据施加到数据线DL。
如上所述,根据本发明的实施例,在将当前线的数据施加到数据驱动器之前,通过定时控制器将前一线的数据与当前线的数据相比较。如果前一线的数据与当前线的数据相同,则不将该数据和源移位时钟从定时控制器施加到数据驱动器。因此,减少了信号传输并有效地最小化EMI。
对于本领域技术人员显而易见地,可以在不脱离本发明的精神或范围的情况下,对本发明的用于驱动液晶显示器件的装置和方法作出各种修改和变化。因此,本发明覆盖了落入附属权利要求书和其等同物范围内的本发明的修改和变化。
本申请要求于2003年12月11日在韩国提交的韩国专利申请No.P2003-90300的优先权,在此通过引用将其并入。
权利要求
1.一种驱动装置,用于具有多个数据线的液晶显示器件,所述驱动装置包括数据集成电路;定时控制器,与所述数据集成电路相连接;编码器,设置在所述定时控制器处,所述编码器确定用于当前线的数据是否与用于前一线的数据相同并根据当前线数据是否与前一线数据相同的判定来产生线控制信号;和解码器,设置在所述数据集成电路处,所述解码器接收来自所述编码器的所述线控制信号。
2.根据权利要求1的驱动装置,其中所述编码器响应于所述线控制信号有选择地向所述解码器施加数据信号。
3.根据权利要求2的驱动装置,其中当确定当前线数据与前一线数据相同时,所述编码器不向所述解码器施加数据信号。
4.根据权利要求2的驱动装置,其中所述数据集成电路在所述编码器不向其施加数据信号时,利用在先对其施加的数据来产生要提供给数据线的信号。
5.根据权利要求1的驱动装置,其中所述编码器包括比较器,该比较器将当前线数据的每一位与前一线数据的相应位进行比较,以确定当前线数据是否与前一线数据相同。
6.根据权利要求5的驱动装置,其中所述编码器包括第一存储块,将所述前一线数据输出到所述比较器;和第二存储块,将所述当前线数据输出到所述比较器。
7.根据权利要求6的驱动装置,其中所述编码器还包括延迟器,该延迟器将数据信号延迟对应于一个水平线的预定时间期间并将所延迟的数据施加到所述第一存储块。
8.根据权利要求1的驱动装置,其中所述编码器包括数据发生器,该数据发生器将当前像素数据与前一像素数据相比较,以产生模式控制信号,并响应于所述模式控制信号有选择地反相所述当前像素数据。
9.根据权利要求8的驱动装置,其中当确定当前线数据与前一线数据相同时,所述数据发生器不比较当前像素数据与前一像素数据。
10.根据权利要求8的驱动装置,其中所述数据发生器计算当前像素数据与前一像素数据之间的位转换量。
11.根据权利要求8的驱动装置,其中所述数据发生器在当前像素数据被反相时反相所述模式控制信号的极性,而在当前像素数据没有被反相时保持所述模式控制信号的极性。
12.根据权利要求1的驱动装置,其中所述编码器包括与门,所述与门具有用于接收来自所述定时控制器的源移位时钟的第一端子、用于接收所述线控制信号的第二端子和连接到所述数据集成电路的输出端子。
13.根据权利要求12的驱动装置,其中在确定当前线数据与前一线数据相同时,所述与门不输出所述源移位时钟。
14.根据权利要求1的驱动装置,其中当确定当前线数据与前一线数据相同时,在对应于将数据供给到液晶显示器件的一个水平线的时间的预定时间期间中,所述线控制信号处于使能状态;而当确定当前线数据与前一线数据不同时,所述线控制信号处于禁用状态。
15.一种用于驱动具有多个数据线的液晶显示器件的方法,包括确定用于当前水平线的数据是否与用于前一水平线的数据相同;和当确定当前线数据与前一线数据相同时,防止将数据信号和源移位时钟从定时控制器施加到数据驱动器。
16.根据权利要求15的方法,还包括当不将数据信号和源移位时钟施加到所述数据驱动器时,利用在先施加到所述数据驱动器的数据在所述数据驱动器处产生要提供给所述数据线的数据信号。
17.根据权利要求15的方法,还包括产生要施加于所述数据驱动器的线控制信号的步骤,当确定当前线数据与前一线数据相同时,所述线控制信号处于使能状态。
18.根据权利要求17的方法,其中在对应于将数据施加到液晶显示器件的一个水平线的时间的预定时间期间,产生被使能的线控制信号。
19.根据权利要求15的方法,还包括当确定当前线数据与前一线数据不同时,计算当前像素数据与前一像素数据之间的位转换量,并响应于计算的位转换量有选择地反相所述当前像素数据。
20.根据权利要求19的方法,还包括响应于所计算的位转换量来产生模式控制信号。
全文摘要
用于驱动液晶显示器件的装置和方法。一种用于具有多个数据线的液晶显示器件的驱动装置,包括数据集成电路;连接到所述数据集成电路的定时控制器;设置在定时控制器处的编码器,该编码器确定用于当前线的数据是否与用于前一线的数据相同,并根据当前线数据是否与前一线数据相同的判定来产生线控制信号;和设置在数据集成电路处的解码器,该解码器接收来自编码器的线控制信号。
文档编号G09G3/36GK1627354SQ2004101001
公开日2005年6月15日 申请日期2004年12月8日 优先权日2003年12月11日
发明者洪镇铁 申请人:Lg.菲利浦Lcd株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1