显示设备的制作方法

文档序号:2617527阅读:72来源:国知局
专利名称:显示设备的制作方法
技术领域
本发明涉及显示设备,更具体地说,本发明涉及具有显示单元的电容的显示设备。
背景技术
气体放电型显示设备是大面积、高电容的平板显示器,并且在市场上日益成为家用的平板电视。对于这种设备,要求与CRT相同水平的功耗、显示质量和成本。
因为AC型气体放电面板在显示电极之间有电容,所以如果对显示电极施加维持放电脉冲,则在面板电容内会发生充电/放电。因此,为了减少充电/放电损耗,采用了使串联的面板电容和电感器发生谐振的方法(例如参见专利文献1和2)。
另外,为了消除LC谐振电源电压中的波动,专利文献3公开了一种方法,在该方法中,列电极被分组为偶/奇电极或多个表面放电电极对,并且在多个表面放电电极对中相同侧的电极或相反侧的电极被直接谐振,以反转电压。在该方法中,谐振电源电容器不是基本必需的,并且在面板的相同终端侧谐振的情形中电路长度变短。然而,波形受限于LC谐振通路,致使与传统电路配置相比,波形的自由度更低,并且为了在复位和寻址后立即驱动波形需要附加的LC谐振电路。另外,在大面板中气体放电电流的线路阻抗较高,但是并没有有效的方式来减少阻抗。
下面的专利文献4-8也已被早期公开。
日本专利申请早期公开No.Hei 5-265397[专利文献2]USP5,670,974(日本专利申请早期公开No.Hei 8-152865)[专利文献3]USP6,072,447(日本专利申请早期公开No.Hei 11-161226)[专利文献4]日本专利申请早期公开No.Hei 8-194320[专利文献5]USP 6,144,349(日本专利申请早期公开No.Hei 11-85098)[专利文献6]USP6,686,912(日本专利申请早期公开No.2002-62844)[专利文献7]USP5,828,353(日本专利申请早期公开No.Hei 9-325735)[专利文献8]USP5,081,400(日本专利申请早期公开No.Sho 63-101897)大面板的面板电容较高,且其气体放电电流较大,另外,面板的线路和内部的驱动电路较长。结果,由于驱动波形的失真而引起的放电不稳定/亮度恶化、不能施加高速脉冲、大的功率损耗等问题变得更加突出。具体地说,电感在大面板中有重要的影响,并且引起了某些其他问题,比如来自线路的电磁波噪声和由于电压钳制而引起的失真的维持放电脉冲的急剧电压上升所产生的电磁波噪声。现有技术对于当维持放电电压上升时以及当气体放电持续发生时所发生的波形失真没有充分的解决方案,该波形失真引起了诸如功耗、亮度/光发射效率和电磁波辐射噪声的问题。

发明内容
本发明的目的是提供一种能够防止波形失真、功率损耗、光发射效率的恶化和/或电磁波噪声的显示设备。
根据本发明的一个方面,提供了一种显示设备,包括多个X电极,由奇数的电极和偶数的电极组成;多个Y电极,由奇数的电极和偶数的电极组成,且在多个X电极和多个Y电极之间形成有电容;第一X电极电流通路,电流经过第一X电极电流通路流入奇数的X电极/从奇数的X电极流出;在同一衬底上邻近于第一X电极电流通路的第二X电极电流通路,与电流经过第一X电极电流通路流入奇数的X电极/从奇数的X电极流出同步并且与该流动方向相反地,电流经过第二X电极电流通路从偶数的X电极流出/流入偶数的X电极;第一Y电极电流通路,电流经过第一Y电极电流通路流入奇数的Y电极/从奇数的Y电极流出;以及在同一衬底上邻近于第一奇数的Y电极的第二Y电极电流通路,与电流经过第一Y电极电流通路流入奇数的Y电极/从奇数的Y电极流出同步并且与该流动方向相反地,电流经过第二Y电极电流通路从偶数的Y电极流出/流入偶数的Y电极。


图1的电路图示出了根据本发明第一实施例的等离子体显示设备的配置示例;图2的波形图示出了维持放电电压的波形示例;图3的波形图示出了根据本发明第二实施例的维持电压的波形;图4的波形图示出了根据本发明第三实施例的维持电压的波形;图5的电路图示出了根据本发明第四实施例的等离子体显示设备的配置示例;图6的波形图示出了根据本发明第五实施例的维持放电电压的波形;图7的电路图示出了等离子体显示设备的配置;图8的波形图示出了维持放电电压的波形;图9的波形图示出了维持放电电压的波形;图10是等离子体显示设备的框图;图11A-11C是等离子体显示器的显示单元的横截面图;图12是图像的一帧的复合图;以及图13示出了等离子体显示设备的驱动波形。
具体实施例方式
图10示出了等离子体显示设备的基本配置。控制电路1101控制寻址驱动器1102、维持电极(X电极)维持(维持放电)电路1103、扫描电极(Y电极)维持电路1104和扫描驱动器1105。
寻址驱动器1102向寻址电极A1、A2、A3...提供预定电压。下文中,将寻址电极A1、A2、A3...中的每个或全体称为寻址电极Aj,“j”是后缀。
扫描驱动器1105根据控制电路1101和扫描电极维持电路1104的控制,向扫描电极Y1、Y2、Y3...提供预定电压。下文中,将扫描电极Y1、Y2、Y3...中的每个或全体称为扫描电极Yi,“i”是后缀。
维持电极维持电路1103向维持电极X1、X2、X3...提供相同的电压。下文中,将维持电极X1、X2、X3...中的每个或全体称为维持电极Xi,“i”是后缀。维持电极Xi相互连接,并且具有相同的电压电平。
在显示区域1107中,扫描电极Yi和维持电极Xi形成水平方向上相互平行延伸的行,寻址电极Aj形成沿垂直方向延伸的列。扫描电极Yi和维持电极Xi沿垂直方向交替排列。脊1106放置在寻址电极Aj之间,以形成脊条结构。
扫描电极Yi和寻址电极Aj形成i行j列的两维矩阵。每个显示单元Cij由扫描电极Yi和寻址电极Aj以及邻近的维持电极Xi的交叉形成。该显示单元Cij对应于一个像素,并且显示区域1107能够显示两维图像。
图11A是图10中显示单元Cij的横截面图。维持电极Xi和扫描电极Yi形成在前玻璃衬底1211上。用于与放电空间1217绝缘的介电层1212覆盖在这些电极上,并且还涂覆有MgO(氧化镁)保护薄膜1213。
寻址电极Aj形成在正对前玻璃衬底1211的后玻璃衬底1214上。其上形成有介电层1215,另外还涂覆有荧光粉1218。在MgO保护薄膜1213和介电层1215之间的放电空间1217中密封有Ne+Xe彭宁(Penning)气体等。
图11B描述了AC驱动等离子体显示器的电容Cp。电容Ca是维持电极Xi和扫描电极Yi之间的放电空间1217的电容。电容Cb是维持电极Xi和扫描电极Yi之间的介电层1212的电容。电容Cc是维持电极Xi和扫描电极Yi之间的前玻璃衬底1211的电容。维持电极Xi和扫描电极Yi之间的电容Cp由电容Ca、Cb、Cc的和确定。
图11C描述了AC驱动等离子体显示器的光发射。条形的红、蓝和绿荧光粉1218置于脊1216的内表面上并且涂覆该内表面,并且荧光粉1218由维持电极Xi和扫描电极Yi(放电电极对)之间的放电激发,以生成光1221用于像素显示。
图12是图像的一帧FR的复合图。例如,以60帧/秒的速率形成图像。帧FR由第一子帧SF1、第二子帧SF2、...和第n子帧SFn组成。例如,“n”为10,且对应于色调位数。将子帧SF1、SF2等中的每个或全体称为子帧SF。
每个子帧SF由复位期间Tr、寻址期间Ta和维持期间(维持放电期间)Ts组成。在复位期间Tr中,初始化显示单元。在寻址期间Ta中,可根据寻址指定,选择每个显示单元的点亮或不点亮。在维持期间Ts中,所选择的单元发光。在维持期间Ts中的光发射次数(维持脉冲的数目)取决于每个子帧SF而不同。帧FR中光发射次数的总和决定了像素的色调值。
图13是图12中所示的子帧SF中的波形图。图13示出了对于构成一帧的多个子帧内的一个子帧,施加到X电极、Y电极和寻址电极的电压的波形示例。一个子帧被划分为由全写期间和全擦除期间组成的复位期间Tr、寻址期间Ta和维持期间Ts。
在复位期间Tr中,施加到维持电极X的电压首先从地电平下降到(-Vs/2)。同时,将等于电压Vw和电压(Vs/2)之和的电压施加到扫描电极Y。此时,电压(Vs/2+Vw)随时间逐渐上升。因此,维持电极X和扫描电极Y之间的电位差变为(Vs+Vw),并且在所有显示线的所有单元中发生放电,而不管其先前显示状态如何,从而形成壁电荷(全写)。
随后,在维持电极X和扫描电极Y的电压恢复到地电平后,施加到维持电极X的电压从地电平升高到(Vs/2),并且同时,施加到扫描电极Y的电压下降到(-Vs/2)。因此,在所有单元中壁电荷电压超过了放电起始电压,从而开始放电。此时,如上所述,积累的壁电荷被施加到维持电极X的电压擦除(全擦除)。
随后,在寻址期间Ta中,逐行执行寻址放电以根据显示数据开启/关闭每个单元。此时,电压(Vs/2)被施加到维持电极X。另外,当电压被施加到对应于给定显示线的扫描电极Y时,(-Vs/2)电平电压被施加到通过逐行选择选定的扫描电极Y,并且地电平电压被施加到未选定的扫描电极Y。
此时,电压Va的寻址脉冲被选择性地施加到寻址电极A1-Am中与要维持放电的单元,即要点亮的单元相对应的寻址电极Aj。结果,在要被点亮的单元的寻址电极Aj和通过逐行选择所选定的扫描电极Y之间发生放电,并且由该放电象点火一样触发(激发),在维持电极X和扫描电极Y之间立即发生放电。结果,在所选定单元的维持电极X和扫描电极Y上的MgO保护薄膜的表面上积累了足够用于下一次维持放电的壁电荷。
在随后的维持期间TS中,功率恢复电路工作,以逐渐升高扫描电极Y的电压。然后,在接近上升峰值处,扫描电极Y的电压被钳制在(Vs/2+Vx)。
另一方面,维持电极X的电压逐渐下降。此时,功率恢复电路恢复其部分电荷。然后,在接近下降峰值处,维持电极X的电压被钳制在(-Vs/2)。为了将施加到维持电极X和扫描电极Y的电压从(-Vs/2)改变为地电平(0V),类似地逐渐升高所施加的电压。另外,电压(Vs/2+Vx)只在第一次高电压施加中被施加到扫描电极Y,其后施加的高电压被设为Vs/2。注意电压Vx是被加到在图13所示的寻址期间Ta中生成的壁电荷的电压上的额外电压,用以生成维持放电所必需的电压。
另外,为了将施加到维持电极X和扫描电极Y的电压从电压(Vs/2)改变为地电平(0V),所施加的电压逐渐下降,并且功率恢复电路恢复部分在单元中积累的电荷。
从而,在维持期间Ta中,不同极性的电压(+Vs/2,-Vs/2)被交替施加到每条显示线的维持电极X和扫描电极Y,以引起维持放电,从而显示对应于一个子帧的图像。注意交替电压施加的操作被称为维持操作。
-第一实施例-图1的电路图示出了根据本发明第一实施例的等离子体显示设备(气体放电显示设备)的配置示例。显示设备有X侧驱动电路101、面板102和Y侧驱动电路103。X侧驱动电路101对应于图10中的X维持电路1103,面板102对应于图10中的显示面板1107,Y侧驱动电路103对应于Y维持电路1104。驱动电路101和103能够在图13的维持期间Ts中生成维持放电脉冲。扫描驱动器112ev和112od对应于图10中的扫描驱动器1105。
首先描述面板102的结构。多个X电极连接到X侧驱动电路101。多个Y电极连接到Y侧驱动电路103。多个X电极和多个Y电极互相平行地交替排列。X电极中,奇数的电极X1、X3、X5等被称为Xod电极,偶数的电极X2、X4、X6等被称为Xev。奇数的Xod电极相互连接,并且对其施加相同的电压。偶数的Xev电极相互连接,并且对其施加相同的电压。另外,Y电极中,奇数的电极Y1、Y3、Y5等被称为Yod电极,偶数的电极Y2、Y4、Y6等被称为Yev电极。奇数的Yod电极相互连接,并且对其施加相同的电压,偶数的Yev电极相互连接,并且对其施加相同的电压。在电极X1和电极Y1之间形成放电单元(显示单元)111,在电极X2和电极Y2之间形成另一个放电单元111,等等。即,在Xod电极和Yod电极之间形成放电单元111,在Xev电极和Yev电极之间形成放电单元111。每个放电单元111在X电极和Y电极之间具有面板电容C。
随后描述X侧驱动电路101和Y侧驱动电路103通用的配置。下文中,n沟道MOS(金属氧化物半导体)电场效应晶体管(FET)被简单称为FET。CU1是FET,其漏极连接到高电压VH,源极连接到钳制通路121ev。CU2是FET,其漏极连接到高电压VH,源极连接到钳制通路121od。CU3是FET,其漏极连接到高电压VH,源极连接到钳制通路124od。CU4是FET,其漏极连接到高电压VH,源极连接到钳制通路124ev。
CD1是FET,其源极连接到低电压VL,漏极连接到钳制通路121ev。CD2是FET,其源极连接到低电压VL,漏极连接到钳制通路121od。CD3是FET,其源极连接到低电压VL,漏极连接到钳制通路124od。CD4是FET,其源极连接到低电压VL,漏极连接到钳制通路124ev。
LU1是FET,其漏极连接到电源电压Vc(例如,(VH+VL)/2),源极连接到充电通路122ev。LU2是FET,其漏极连接到电源电压Vc,源极连接到充电通路123od。充电通路(电流通路)122ev有串联的电感器L和二极管D,并且连接到Xev/Yev电极。二极管D的正极连接到电源电压Vc侧,负极连接到面板电容C侧,并且电流可沿一定的方向流经其中以对面板电容C充电。放电通路123od有串联的电感器L和二极管D,并且连接到Xod/Yod电极。二极管D的正极连接到电源电压Vc侧,负极连接到面板电容C侧,并且电流可沿一定的方向流经其中以对面板电容C充电。由于电感器L和面板电容C的LC谐振,每次充电电流沿从电源电压Vc到面板电容C的方向流动。
LD1是FET,其源极连接到电源电压Vc,漏极连接到放电通路122od。LD2是FET,其源极连接到电源电压Vc,漏极连接到放电通路123ev。
放电通路(电流通路)122od有串联的电感器L和二极管D,并且连接到Xod/Yod电极。二极管D的负极连接到电源电压Vc侧,正极连接到面板电容C侧,并且电流可沿一定的方向流经其中以对面板电容C放电。放电通路123ev有串联的电感器L和二极管D,并且连接到Xev/Yev电极。二极管D的负极连接到电源电压Vc侧,正极连接到面板电容C侧,并且电流可沿一定的方向流经其中以对面板电容C放电。由于电感器L和面板电容C的LC谐振,每次放电电流沿从面板电容C到电源电压Vc的方向流动。
钳制通路(电流通路)121ev和121od构成一对,并且平行地相互邻近。为了导通CU1的FET,先导通CD2的FET。充电电流流经钳制通路121ev,放电电流流经钳制通路121od。电流沿相反的方向流经钳制通路121ev和121od,从而使得其磁场相互抵消。相反地,当放电电流流经钳制通路121ev时,充电电流流经钳制通路121od,以相互抵消磁场。类似地,钳制通路124ev和124od构成一对,并且电流沿彼此相反的方向流经其中,从而使得磁场相互抵消。
另外,充电通路122ev和放电通路122od构成一对。当充电电流流经充电通路122ev时,放电电流流经放电通路122od以抵消磁场。另外,充电通路123od和放电通路123ev构成一对。当充电电流流经充电通路123od时,放电电流流经放电通路123ev以抵消磁场。
图9的波形图描述了生成维持放电脉冲的示例。Xod电极的维持放电脉冲被作为描述的示例。在时刻T1前,只导通CD2和CD3的FET,以将Xod电极设为0V(VL)。随后,在时刻T1,只导通LU2的FET,以通过LC谐振将Xod电极的电压升高到接近Vs(VH)。随后,在时刻T2,只导通CU2和CU3的FET,以将Xod电极钳制在Vs。随后,在时刻T3,只导通LD1的FET,以通过LC谐振将Xod电极放电到接近0V。随后,在时刻T4,只导通CD2和CD3的FET,以将Xod电极钳制在0V。
如上所述,如图1中所示,维持脉冲的高电压和低电压分别是VH和VL;LC谐振电源电压是Vc;通过LC谐振对X/Y电极的面板电容充电的FET是LU1/LU2;通过LC谐振对X/Y电极的面板电容放电的FET是LD1/LD2;用于X/Y电极的高电压钳制的FET是CU1/CU2/CU3/CU4;用于X/Y电极的低电压钳制的FET是CD1/CD2/CD3/CD4。用于防止回流的谐振电感器L和二极管D安装在每个用于LC谐振的FET和面板终端之间,并且大电容电容器C1安装在高电压VH和低电压VL之间。
奇数侧的Yod扫描驱动器112od和偶数侧的Yev扫描驱动器112ev放置在Y侧驱动电路103中,并且Y侧放电维持脉冲经过扫描驱动器中的二极管被直接施加到Y电极。X侧和Y侧驱动电路101和103分别安装在一个印刷板和另一个印刷板上,并且设计元件排列/线路布图使得LC谐振电路和电压钳制电路的线路被划分为预定的对,这些对在印刷板上基本平行。
如图1中所示,在3电极表而放电AC型彩色面板的显示电极对X/Y之间形成每个显示单元111,并且交替地抽出电极终端。驱动电路独立放置在X电极驱动印刷板和Y电极驱动印刷板上。每个驱动电路被划分为奇数行(Xod/Yod)模块和偶数行(Xev/Yev)模块。每个模块由一行LC谐振面板电容充电电路、一行面板电容放电电路和两行高电压/低电压钳制电路组成。在LC谐振电路中,奇数显示电极的电容充电通路和偶数显示电极的电容放电通路构成一对,并且奇数显示电极的电容放电通路和偶数显示电极的电容充电通路构成一对。类似地,在电压钳制电路中,奇数显示电极的钳制通路和偶数显示电极的钳制通路被划分为多组以分别构成对。驱动电路对的线路平行排列。X和Y驱动电路101和103的充电侧和放电侧上的LC谐振电源以低阻抗相互连接,并且大电容电容器C1以低阻抗连接在X/Y高电压钳制电源和低电压钳制电源之间。在电压钳制电路中,类似于LC谐振电路,以后面将要描述的驱动波形设计元件排列/布图使得在线路对中的电流方向彼此相反。
扫描驱动器112ev和112od放置在Y电极侧,但是类似于X侧,由经由LC谐振的高电压脉冲的上升/下降和高/低电压钳制电路来生成显示维持脉冲。每个LC谐振电路有面板102和开关FET之间的电感器L和二极管D,从而使得峰值电压在谐振结束后得以维持以防止电流回流。由面板电容C和电感器L的串联所生成的谐振频率约为2MHz,并且以约0.3μs的时间间隔发生维持电压脉冲的上升/下降。尽管未在图中示出,但是在LC谐振电路的电源(Vc)侧上,充电侧和放电侧以低阻抗相互连接在同一衬底中,并且通常经过电容器接地。高电压电源VH和低电压电源VL连接到外部电源,并且分别以低阻抗连接到大电容电容器C1的两端。图10中的寻址电极A1等、寻址驱动器1102等与图10中的相同,未对其进行描述是因为其与本实施例的操作不直接发生联系。
图2的波形图示出了维持放电电压的波形示例。其示出了3电极表面放电面板的维持放电脉冲的电压波形的一个周期(12μs)。图中所示是驱动波形,以该驱动波形LC谐振电流同时在Xod和Yev电极中流动,并且Xod-Yod之间的气体放电电流和Yev-Xev之间的气体放电电流同时沿相反方向流动。放电维持脉冲的电压Vs是这样的电压,在该电压下,在具有壁电荷的已寻址到的放电单元中发生维持放电,而在未寻址到的放电单元中不发生放电。
当Yod保持在0V,Yev保持在Vs时,Xod电压从0V升高到Vs,同时,Xev电压从Vs下降到0V。这使得从Xod电极向Yod电极,和从Yev电极向Xev电极同时发生维持放电。在该状态持续5μs后,这些电压分别下降和升高。经过1μs后,Yod电压从0V升高到Vs,同时,Yev电压从Vs下降到0V。这使得从Yod电极向Xod电极,和从Xev电极向Yev电极同时发生维持放电。在该状态持续5μs后,这些电压分别下降和升高。从开始到此处经过1μs后的时间被定义为一个周期。当连续施加维持脉冲时,在寻址单元中发生维持放电的次数为周期数×2倍。显示亮度基本上正比于放电的次数,并且将图像划分为多个子帧来显示,这样能够实现多色调显示。
下面的描述将基于这样的情况,即图1中的驱动电路以图2中的驱动波形将放电维持脉冲施加到面板的显示电极。这里将讨论Xod电压从0V升高到Vs的时序,并且假定VH=Vs(约160V),VL=0V,且Vc=Vs/2。
当Y侧驱动电路103的CD2和CD3的FET导通的同时,导通X侧驱动电路101的LU2的FET,这时,电流经过Xod电感器L在Vc(Vs/2)和Xod(0V)之间流动,并且Xo电极和Y电极之间的面板电容C与电感器L谐振 从而使得Xod电极电位从0V升高到接近Vs。当达到峰值电压时,电流试图回流,但是由于串联二极管D的存在,电压被保持在峰值。同时,当导通X侧驱动电路101的LD2的FET时,电流经过Xev电感器L在Xev(Vs)和Vc(Vs/2)之间流动,并且Xev电极和Y电极之间的面板电容C与电感器L谐振 从而使得Xev电极电位从Vs下降到接近0V。当达到最小电压时,电流试图回流,但是由于串联二极管D的存在,电压被保持在最小值。假定面板电容是100nF,线圈电感是100nH,则在约300ns内达到峰值电压。与几乎达到峰值电压的时序同步地,导通X侧驱动电路101的CU2/CU3的FET和X侧驱动电路101的CD1/CD4的FET,以将Xod电极保持在Vs,Xev电极保持在0V。在Xod电极电压达到Vs,Xev电极电压达到0V后,在正发生维持放电的寻址放电单元111中的Xod-Yod电极之间和Xev-Yev电极之间立即发生用于显示维持的气体放电,从而使得放电电流从X侧驱动电路101的CU2/CU3流到Y侧驱动电路103的CD2/CD3,并且从Y侧驱动电路103的CU1/CU4流到X侧驱动电路101的CD1/CD4。
在Xod/Xev电压保持5μs后,X侧驱动电路101的CU2/CU3和X侧驱动电路101的CD1/CD4截止,并且X侧驱动电路101的LD1和X侧驱动电路101的LU1导通。类似地,在由于LC谐振而引起的电压反转并且几乎达到峰值电压后,X侧驱动电路101的CD2/CD3和X侧驱动电路101的CU1/CU4导通,以将电压钳制在0V和Vs。此时,没有用于气体放电的显示电流在流动。
以相同的方式,当经过1μs后Yod电压升高且Yev电压下降,并且其后电压被钳制时,在放电单元111中发生气体放电。在电压保持5μs后,重复施加电压反转脉冲以用于显示放电。
下面将详细讨论电路的特性和效果。当Xod电极的电压上升和Xev电极的电压下降同时发生时,因为LC谐振周期/电压/电流相同,所以到Xod电极的充电电流和来自Xev电极的放电电流也变得完全相等。至于LC谐振电源Vc,到面板电容C的充电电流从Vc流出,经过X侧驱动电路101的LU2的FET,而来自面板电容C的放电电流向Vc流入,经过X侧驱动电路101的LD2的FET,从而即使来自外部电源的阻抗较大,电源Vc的电压也不会变化。另外,由于Xod电极的LC充电电路和Xev电极的LC放电电路的线路相邻并且平行地排列,沿相反方向流经其中的电流流动抵消了磁场。这减小了等效的线路电感,从而可以认为电容C的充电/放电纯粹由面板电容和串联电感L的谐振引起。
结果,当X电压升高/下降时不发生波形失真,从而不仅可以进行高速操作,还可以减小对电容充电/放电过程中的功率损耗。假定面板电容是200nF,维持放电脉冲是400kHz,则如果没有LC谐振带来的功率恢复,总的功耗约为520W。在现有技术中,最终达到的LC谐振电压约为峰值电压的80%,功耗约为100W。本实施例获得的最终电压约为151V,功耗约为80W,从而有20%的改进。
在Xod电极的电压上升后,在显示单元中发生放电,从而使得气体放电电流从X侧驱动电路101的CU2/CU3流到Y侧驱动电路103的CD2/CD3,并且从Y侧驱动电路的CU1/CU4流到X侧驱动电路101的CD1/CD4。然而,由于电流通路的平行排列,如果显示单元的数目相同,即,如果流经其中的电流基本相等,则由流经线路的电流所引起的磁场相互抵消,导致减小了等效的线路电感。另外,在X侧驱动电路101中,从高电压电源VH(Vs)流出的电流和向低电压电源VL(0V)流入的电流基本相等,从而如果Vs和地(VH-VL)之间的电容器电容C1较大,则即使外部电源的线路阻抗较大,也只会引起电位差的较小波动。结果,即使脉冲气体放电电流较大,其流动也只会引起施加到显示单元的电压的较小下降/波动,并且不会引起亮度/光发射效率的恶化和不稳定的放电,从而导致性能提高。
图7示出了一种等离子体显示设备的配置,以与图1中的相比。下面将描述图7中设备与图1中设备的区别。图7中设备没有图1中的CU3、CU4、CD3、CD4的FET。另外,钳制通路121ev和124od相互不邻近,从而不构成一对,因而磁场不能相互抵消。
另外,Xod/Yod电极的充电通路122od和放电通路123od通常相互邻近,以构成一对。然而,因为在充电通路122od的充电和放电通路123od的放电中,只有一个可以发生,且两者不能重合,所以磁场不能相互抵消。类似地,因为Xev/Yev电极的充电通路122ev和放电通路123ev相互邻近以构成一对,且充电和放电不重合,所以磁场不能相互抵消。
图8的波形图示出了维持放电电压的波形,以与图2中的相比。Xod电极的上升/下降时序和Yod电极的上升/下降时序是不同的。另外,Xev电极的上升/下降时序和Yev电极的上升/下降时序是不同的。这是与图2中维持放电电压的波形的不同之处。
本实施例涉及用于实现AC型彩色PDP的高速驱动的显示设备,并且可以实现电路损耗的减小、光发射效率的提高和操作的稳定。显示设备包括AC型气体放电面板的显示维持电极对X和Y。在Xn和Yn之间形成第n条显示线上的显示单元,并且势垒壁等防止显示单元之间的放电。向面板施加放电维持电压脉冲的驱动电路由以下元件组成LC谐振电路,其使得串联到面板电容C的电感器L与X-Y电极之间的面板电容C发生谐振,从而将面板电容C充电/放电到预定电压;和高电压/低电压钳制电路,其用于将施加到面板的电压保持在恒定电平。一侧(X或Y)上的LC谐振电路和电压钳制电路形成在一个印刷板上。至于放电维持电压脉冲,与X奇数线(Xod)的电压脉冲从低电压VL上升到高电压VH同步地,X偶数线(Xev)的电压脉冲从高电压VH下降到低电压VL。相反地,与Xod电压从高电压VH下降到低电压VL同步地,Xev电压从低电压VL升高到高电压VH。此时,在X电极的电位变化的时刻,Y电极的电位不变化。
当Xod电极电压升高时,LC谐振电路的充电侧FET导通,使得面板电容C和串联电感器L发生谐振,从而从谐振电源电容器对面板电容C充电,谐振电源电容器处于高电压VH和低电压VL之间的中间电压Vc。谐振频率反比于C×L的平方根,并且如果没有电阻等引起的电路损耗,则面板电容C的电极端Xod的电压从低电压VL上升到高电压VH。
二极管D串联到充电电路,从而使得电极端Xod的电位保持在高电压。然而,当放电单元的电极之间(Xod-Yod)的电压变得等于或高于放电起始电压时,放电开始,并且放电电流的流动会降低Xod的电位。因此,在电压经由LC谐振充分升高后,高电压钳制电路的FET导通,从而将Xod的电位保持在高电压VH。
为了与Xod电压的上升同步地使Xev电极的电位从高电压VH下降到低电压VL,Xev的LC谐振电路的放电侧FET导通,以使得面板电容C和串联电感器L谐振,从而将面板电容C在高电压VH时积累的电荷放电到谐振电源电容器中,谐振电源电容器处于高电压VH和低电压VL之间的中间电压Vc。类似于对Xod充电的情形,谐振频率反比于C×L的平方根,并且如果没有电阻等引起的电路损耗,则面板电容C的电极端Xev从高电压VH下降到低电压VL。由于串联二极管D,Xev端的电压被保持在低电压VL。然而,为了防止其后可能由气体放电引发的电压波动,Xev的低电压钳制FET导通,以将Xev电压保持在低电压VL。
Xod电位从低电压VL到高电压VH的变化和Xev电位从高电压到低电压的变化也遵循类似的过程。在Xod电位变为高电压VH,Xev电位变为低电压VL时,低电压钳制FET导通以将Yod保持在低电压VL,并且高电压钳制FET导通以将Yev保持在高电压VH。类似地,电压脉冲也被施加到Yod/Yev电极,并且电压脉冲被交替施加到X/Y电极。
将放电单元的X-Y之间的电压(VH-VL)设置为在AC型存储器驱动中典型的放电维持电压Vs,这样将实现以下这种AC型存储器驱动显示其中只有那些在它们的显示电极上具有壁电荷的所寻址到的放电单元连续放电。
在上述面板结构和驱动电路/驱动波形中,如果电路常数相同,则用于Xod上升的LC谐振电流和用于Xev下降的LC谐振电流相等。类似地,用于Xod上升的LC谐振电流和用于Xev下降的LC谐振电流相等。因为Xod和Xev的LC谐振电流大小相同,相位相反,所以即使LC谐振所引起的Xod/Xev电压的上升/下降也不会使得电流从LC谐振电源电容器Vc流出/流入LC谐振电源电容器Vc,从而不会导致Vc电压的波动。这对Yod/Yev同样适用。另外,用于到Xod电容的充电电流和来自Yod电容的放电电流的驱动电路和面板的多条线路相互平行。因此,如果电流沿相反的方向流经其中,则磁场相互抵消,导致线路电感减小。在该驱动电路/驱动波形的情况下,LC谐振电源电压不发生波动,并且电路/面板的不必要的线路电感较小。这使得设计的LC谐振可以提高功率恢复效率,并减小功耗。
在已被寻址到并且正在放电的单元中,维持放电连续发生,但是在Xod电极的电位变为高电压后,在Xod-Yod电极之间立即发生放电,从而使得放电电流从Xod的高电压钳制电源流到Yod的低电压钳制电源。另外,在同一时刻,Xev的电位变为低电压,从而使得放电电流从Yev的高电压钳制电源流到Xev的低电压钳制电源。
当Xod-Yod电极之间的点亮单元的数目与Xev-Yev电极之间的点亮单元的数目相同时,从Xod流向Yod的电流与从Yev流向Xev的电流相等。在这种情况下,如果在驱动电路板上大电容器C1安装在高电压电源VH和低电压电源VL之间,则大小相等的电流向电容器C1的低电压侧流入,并从电容器C1的高电压侧流出,从而即使没有来自外部电源电路的任何电流供应,电源电容器两端的电压也不会波动。用于从Xod流到Yod和从Yev流到Xev的放电电流的驱动电路和面板的多条线路基本相互平行。另外,如果Xod-Yod电极之间的显示单元数与Xev-Yev电极之间的显示单元数基本相同,则大小基本相等的电流沿相反的方向流动。因此,由电流引起的磁场相互抵消,从而减小了线路电感。即使流动的脉冲放电电流较大,由于电源电压的波动和线路电感而引起的电压失真/下降也较小,并且可保持XY电极之间的电压,从而导致稳定的维持放电,且没有亮度恶化。
另外,本实施例描述的情形提供了一对钳制通路121ev和121od和一对钳制通路124ev和124od。然而,也可以只提供其中的一对。
-第二实施例-图3示出了根据本发明第二实施例的维持电压波形的波形图。例如,一个周期为12μs。与Xod电极的电压上升同步地,Xev电极的电压下降。3μs后,Yod电极的电压升高,同时,Yev电极的电压下降。3μs后,Xod电极的电压下降,同时,Xev电极的电压升高。3μs后,Yod电极的电压下降,同时,Yev电极的电压升高。3μs后,从起始点重复以上过程。
本实施例可提供与图2中波形相同的效果。即,类似于图2,本实施例可提供降低线路阻抗,并减小与LC谐振和气体放电电流有关的电源电压的波动的效果。在本实施例的波形中,Xod电极和Yev电极、以及Yod电极和Xev电极各自的FET的导通次数相等,这消除了FET热量产生的不均匀,优化了热设计。电极之间的时间平均电压为0,并且没有电极之间的迁移风险。本实施例可实现驱动元件的均匀生热,并且没有电极之间的迁移风险。
-第三实施例-图4的波形图示出了根据本发明第三实施例的维持电压的波形。本实施例中的驱动波形使得Xod-Xev之间的LC谐振电流和Yod-Yev之间的LC谐振电流沿相反的方向同时流动,并且Xod-Yod之间的气体放电电流和Yev-Xev之间的气体放电电流沿相反的方向同时流动。Xod的电压从0V到Vs的变化、Yod的电压从Vs到0V的变化、Xev的电压从Vs到0V的变化以及Yev的电压从0V到Vs的变化同步,并且在该状态持续5μs后,Xod的电压从Vs到0V的变化、Yod的电压从0V到Vs的变化、Xev的电压从0V到Vs的变化以及Yev的电压从Vs到0V的变化同步。该状态持续5μs,直到此处的过程被定义为维持放电的一个周期。与图2和图3中的驱动波形相比,这些驱动波形可以更容易地实现更高速的驱动。
随后将描述Xod电极从0V到Vs的电压上升时序。X侧驱动电路101的LU2的FET、X侧驱动电路101的LD2的FET、Y侧驱动电路103的LU1的FET和Y侧驱动电路103的LD1的FET同时导通,其他所有FET都截止。此时,电流经过X侧驱动电路101的LU2和Xod电感器L,从LC谐振电源(Vs/2)流到面板电容C的Xod电极(0V)。同时,电流经过Yod电感器L和Y侧驱动电路103的LD1,从面板电容C的Yod电极(Vs)流到LC谐振电源(Vs/2)。因此,Xod电压和Yod电压实质上被LC谐振(ω=1/2πLC)]]>反转,并且被二极管D保持在峰值电压。假定面板电容是100nF,线圈电感是100nH,则约在300ns内达到峰值。在几乎达到峰值的时刻,X侧驱动电路101的CU2/CU3和Y侧驱动电路103的CD2/CD3导通,从而将Xod电极维持在Vs,Yod电极维持在0V。类似地,电流经过Y侧驱动电路103的LU1和Yev电感器L,从LC谐振电源(Vs/2)流到面板电容C的Yev电极(0V)。同时,电流经过Xev电感器L和X侧驱动电路101的LD2,从面板电容C的Xev电极(0V)流到LC谐振电源(Vs/2)。因此,Xev/Yev电压实质上被谐振(ω=1/2πLC)]]>反转,并且被二极管D保持在峰值电压。然后,在几乎达到峰值的时刻,Y侧驱动电路103的CU1/CU4和X侧驱动电路101的CD1/CD4导通,且Yev电极和Xev电极被分别维持在Vs和0V。以类似的方式,经过约5μs后,Xod/Xev/Yod/Yev的电位被LC谐振反转,并且约300ns后电压被钳制。在通过寻址写壁电荷后,以这种方式交替地施加维持电压脉冲以只在被寻址到的放电单元111中产生维持放电以用于显示。
Xod电压的上升和Xev电压的下降同步,并且LC谐振周期/电流相等,从而在LC谐振电路中生成的磁场相互抵消,导致等效线路电感的减小。另外,向LC谐振电源Vc流入的电流和从LC谐振电源Vc流出的电流相等,从而即使来自外部电源的阻抗较大,在X侧驱动电路101的电源Vc中也不会发生电压波动。另外,在Yod电压下降和Yev电压上升时,LC谐振电流类似地沿相反方向流动,导致等效线路电感的减小,并消除了Y侧驱动电路103的电源Vc的电压波动。结果,消除了在X/Y电压上升/下降时的波形失真,从而可以实现在对电容充电/放电时的高速操作和功耗的减小。
当在放电单元的电极之间施加电压Vs时,在被寻址到的放电单元中发生维持放电,并且流动的脉冲电流正比于放电单元数。如果放电单元数基本相同,则放电电流也基本相等。因此,由于Xod-Yod之间的气体放电电流和Xev-Yev之间的电流大小基本相等,方向相反,所以元件和线路的等效电感较小,并且X/Y驱动电路的电源电位差的波动较小。结果,即使流动的脉冲气体放电电流较大,也只会引起施加到显示单元的电压的较小恶化/波动,从而改进了亮度/光发射效率的恶化和不稳定的放电。
在本实施例中,一侧的电极Y中的偶数电极Yev的电压上升与相反侧的显示电极X中的奇数电极Xod的电压上升同步。另外,显示电极X的偶数线Xev和显示电极Y的奇数线Yod的电压下降与Xod的电压上升同步。
简言之,Xod的波形时序与Yev的波形时序相同,并且Xev/Yod的波形相位与Xod/Yev的波形相位相反。并且以与第一实施例中相同的方式执行通过LC谐振的电压上升/下降和在高电压/低电压处的电压钳制。因此,在Xod的电压上升时,LC谐振电流的流动方式如下。在奇数线中,LC谐振电流经过Xod电容充电侧FET和Xod电感器L,从X侧上的LC谐振电源电容器流到面板电容C的Xod电极,并且LC谐振电流经过Yod电感器L和Yod电容充电侧FET,从面板电容C的Yod电极流到Y侧上的LC谐振电源电容器。在偶数线中,LC谐振电流经过Yev电容充电侧FET和Yev电感器L,从Y侧上的LC谐振电源电容器流到面板电容C的Yev电极,并且LC谐振电流经过Xev电感器L和Xev电容放电侧FET,从面板电容C的Xev电极流到X侧上的LC谐振电源电容器。
在AC型存储器驱动中,放电电流在显示单元中流动。在奇数线中,其经过Xod高电压钳制FET和Yod低电压钳制FET,从X侧VH电源流到Y侧VL电源,而在偶数线中,其经过Yev高电压钳制FET和Xev低电压钳制FET,从Y侧VH电源流到X侧VL电源。
在Xod电极的电压下降时,LC谐振电流/放电电流都沿从Yod到Xod和从Xev到Yev的方向流动。
如果电路常数相同,则奇数线/偶数线中的LC谐振频率和电流相等,并且电流在X侧LC谐振电源和Y侧LC谐振电源之间流动。结果,大小相等的电流向X和Y LC谐振电源流入/从X和Y LC谐振电源流出,导致LC谐振电源不产生波动。驱动电路/面板的线路被划分为相互平行的偶数线/奇数线,并且流经其中的电流方向彼此相反。这减小了线路阻抗,实现了设计的LC谐振。
如果奇数和偶数线的放电单元数基本相等,则放电电流也相等,同样也导致低电压/高电压电源之间的电压波动减小,且驱动电路/面板的等效线路阻抗减小。因此,即使放电电流较大,也只会使放电维持电压脉冲产生较小的电压波动/波形失真。
由于与LC谐振和放电电流有关的电源电压的波动减小且线路电感降低,所以使用本实施例的面板/驱动电路/驱动波形可以施加无失真的高速电压脉冲。
本实施例也适用于所谓的ALIS方法。具体地说,在第一帧中,在Xod和Yod电极之间的显示单元以及Xev和Yev电极之间的显示单元中引发维持放电。在第二帧中,在Xev和Yod电极之间的显示单元以及Xod和Yev电极之间的显示单元中引发维持放电。
-第四实施例-图5的电路图示出了根据本发明第四实施例的等离子体显示设备的配置示例。下面将描述图5中电路与图1中电路的区别。LU1和LU2的FET连接到电源电压Vc1,LD1和LD2的FET连接到电源电压Vc2。电容器C2连接在电源电压Vc1和Vc2之间。电源电压Vc1为Vc+α,从而比电压Vc高。电源电压Vc2为Vc-α,从而比电压Vc低。
本实施例的LC谐振电源部分与图1中的不同。充电侧的LC电源电压为Vc+α,高于维持电压脉冲的中间电位Vc,放电侧的LC电源电压为Vc-α,低于Vc。在两者之间安装有大电容器C2。电源Vc-α因为用来恢复在高电压VH时在面板电容C中积累的电荷,所以不消耗功率,并且被用作电源Vc+α的电源。
假定VH=Vs,VL=0V,且Vc=Vs/2,并且图1电路中在电压从0V上升到Vs过程中LC谐振的谐振峰值电压假定为ηVs。这里,所给出的描述基于假定Vs=180V且η=0.9。
在面板电容C被图1电路中的LC谐振电路充电的情况下,由于FET和二极管的阻抗的影响并且由于寄生电容/线路电感,上升时达到的电压Vs略微低于180V,并且下降时达到的电压略微高于0V。例如,分别为162V和18V。在驱动电极时,当充电侧的LC谐振电源电压(Vc+α)被设为100V,且放电侧的LC谐振电压被设为(Vc-α)时,LC谐振达到的LC谐振电压实际上为Vs(η×2×100=180V)和0V(180-η×2×(180-80)=0V)。根据本实施例,通过LC谐振电压达到Vs或0V,并且通过电压钳制电路没有从162V到180V和从18V到0V的急剧的电压上升/下降。这减小了电磁波辐射噪声/传导噪声。放电侧的LC谐振电压(Vc-α)只来源于面板中积累的电荷,并且恢复电源被用于对面板充电,从而通过利用(Vc-α)的电压生成了(Vc+α)的电压。
另外,如果在该电路中极大改变充电侧和放电侧的LC谐振电压,则可以以维持电压脉冲在初始阶段的稳定电压波形使得高电压侧高于Vs,且低电压侧低于0V。当在维持放电脉冲的上升阶段达到的电压被设的更高时,可以在更低的Vs电压处放电。例如,当充电侧的LC谐振电压(Vc+α)被设为110V,且谐振峰值电压被设为198V时,可以在Vs=175V(高电压钳制电压为175V)处维持放电。此时,放电侧的LC谐振电压(Vc-α)为65V,且最小谐振电压为-23V。在本实施例中,在维持放电脉冲的初始阶段施加高电压使得在约低于典型维持电压5V的电压处维持放电。这减小了放电强度,提高了光发射效率,并减小了电阻损耗。在图5的电路中,波形失真和功耗较小,使得可以施加高速脉冲。
在本实施例中,通过LC谐振电路的理想的功率恢复使得在对面板电容充电/放电时没有功率损耗,并且没有功耗。在第一实施例中,减轻了驱动电路/面板的线路电感的影响,但是在线路和驱动FET元件中发生了电阻损耗等,导致最终的电压较低。
例如,当通过LC谐振使电压从0V升高到Vs时,假定LC谐振电源电压为Vs/2,并且由于电路的电阻损耗,驱动电路/面板中的LC谐振电压达到η×Vs(η<1)。此时,通过高电压(Vs)钳制电路的充电,电压升高到Vs,但是电压急剧地从η×Vs升高到Vs,导致产生大的电磁波辐射。
假定充电时的LC谐振电源电压为η×Vs/2,放电时的LC谐振电源电压为Vs-η×Vs/2,则LC谐振电压实际达到Vs和0V,从而不发生急剧的电压上升,导致电磁波辐射的减小。
将LC谐振电源电压设置得更高或更低会引起电压脉冲波形的过冲。当在放电维持电压的上升过程中达到的电压被设的更高时,即使在低于典型放电维持电压的Vs电压处也可以维持放电,从而导致放电强度的减小。降低单次放电的强度可以实现电阻损耗的减少和光发射效率的提高。
-第五实施例-图6的波形图示出了根据本发明第五实施例的维持放电电压的波形。本实施例中的波形与图4中的基本相同,但是电压被保持2μs,而不是5μs,并且维持放电周期为2μs,而不是5μs。图6只示出了在放电稳定后的驱动波形。然而,对于寻址后的初始维持放电,施加如图3中的宽电压脉冲,而在放电稳定后,波形换为图6中的驱动波形。另外,图4中的驱动波形和图6中的驱动波形在放电维持电压和维持放电中都是不同的。例如,在图6的波形中Vs=160V,而在图4的波形中Vs=180V。
下面的描述将基于施加图6中的驱动波形以用于显示的情况。由于放电空间中的残留离子/电子的激发效应,将放电周期缩短为约2μs可以在低电压处产生维持放电,从而导致光发射效率的提高。在实际驱动时,执行典型复位、寻址和维持放电,并且在放电稳定后,使放电维持脉冲宽度变窄并降低电压,然后驱动换为所谓的AC型高速脉冲存储器驱动。
例如,在寻址后,在维持电压脉冲宽度长于2μs,即,5μs(维持放电周期5μs)且维持电压Vs为180V时,施加具有图4中驱动波形的脉冲阵列,并且执行两个维持放电周期四次,以稳定维持放电/壁电荷。其后,在电压Vs=180V(脉冲宽度2μs)处施加具有图4中驱动波形的维持电压脉冲,然后,如图6所示的施加Vs=160V,脉冲宽度为2μs的维持电压阵列。因为放电周期为5μs,所以图4中驱动波形的激发效应较小,并且初始宽维持脉冲所需的维持电压为180V。因为从前次维持放电起,下一个窄维持脉冲引起的放电在2μs内,所以由于激发效应,可以在更低的维持电压Vs=160V维持放电。维持电压脉冲的窄宽度和低电压导致了单次放电强度的减小。因此,抑制了由紫外线辐射/吸收和荧光激发饱和引起的效率恶化。另外,由于低电压,在频率相同时减小了电路损耗。通过两级或更多级改变电压脉冲宽度和电压或者缓慢、连续地改变这些参数可以实现到AC型高速脉冲存储器放电的平滑切换,以确保稳定的显示。
在本实施例中,如果放电结束和开始之间的时间间隔(维持放电周期)被设为2μs或更短,则在放电空间中剩余有许多离子和电子。这使得可以在低的施加电压处产生维持放电,从而实现光发射效率的提高。另一方面,在传统的驱动电路/面板中,线路电感使得难以施加高速、高电压脉冲并且功耗较大。另外,由于脉冲宽度较窄,如果在气体放电中电压下降,则不能实现稳定的放电维持。
根据图1和图5中的设备,可以施加高速维持电压脉冲并产生稳定的维持放电,且放电结束和开始之间的时间间隔为2μs或更短。将放电间隔减为2μs或更短能够实现单次放电强度较小的维持放电,从而导致光发射效率的提高。根据本实施例,可以施加具有较小波形失真的高速脉冲,减小电路的功耗,并通过利用空间电荷的高速AC存储器驱动来实现高亮度显示。
如迄今所描述的,在第一到第五实施例中,放电维持脉冲的驱动电路由以下部分组成通过面板电容和串联电感器LC的LC谐振来使电压上升/下降的电路;和即使当气体放电电流流动时,也能防止电压波动的高电压/低电压钳制电路。在LC谐振时,线路电感无影响,且消除了谐振电源的波动,从而增强了功率恢复效率。在气体放电时,脉冲的放电电流流动,从而减小了钳制电路的阻抗尤其是感抗,并且通过防止钳制电源的电压波动,可以解决诸如波形失真、功率损耗和电磁波噪声的问题。
至于驱动电路/面板的电感,线路被划分为多个对,且被平行地交替排列,从而使得大小相等的电流同时沿相反方向流动,与布置了单个线路且电流沿一个方向流动的情况相比,这可以极大地减小等效电感。另外,因为面板中的显示电极平行排列,所以如果设计驱动波形使得奇数和偶数线中的电流同时沿相反方向流动,则减小了等效电感。另外,通过特别的元件排列/印刷板线路等的设计,并且通过设计驱动波形使得大小相等的电流同时沿相反方向流经平行线路,也极大地减小了驱动电路的电感。
设计电路和驱动波形使得大小相等的谐振电流同时流入/流出面板同一侧上的电路板,从而防止了LC谐振电源侧电压的波动。至于钳制电源,设计电路和驱动波形,使得在同一电路板上,大小相等的电流同时从高电压电源流出并向低电压电源流入,并且大电容器被放置在高压电源和低压电源之间而具有低阻抗,从而防止了高电压和低电压之间电位差的波动。
如迄今所描述的,本发明的特征在于维持放电脉冲的失真较小且功率损耗较小。即使显示单元数较大,也不会引起亮度和光发射效率的恶化,从而实现了稳定的显示。另外,改变LC谐振电源电压使得维持脉冲平滑地上升到维持电压,从而辐射噪声较小,并且在维持放电脉冲的初始电压升高的低电压放电情形中,可以提高光发射效率。另外,可以施加无失真的高频脉冲,并且利用残留空间电荷的低电压放电可以降低单次放电的强度,从而提高了光发射效率。
在邻近的电流通路中,电流同时沿彼此相反的方向流动,从而可以相互抵消电磁波,以减小等效的线路电感。这样可以减小施加到X电极和Y电极的电压的波形失真,减小功率损耗,提高光发射效率,并减小电磁波噪声。
本发明应从所有方面考虑为说明性的,而非限制性的,因此本发明试图包含落在权利要求等同物的含义和范围内的所有变化。本发明可以其他具体形式实施,而不脱离其精神或本质特性。
权利要求
1.一种显示设备,包括多个X电极,由奇数的电极和偶数的电极组成;多个Y电极,由奇数的电极和偶数的电极组成,且在所述多个X电极和所述多个Y电极之间形成有电容;第一X电极电流通路,电流经过所述第一X电极电流通路流入所述奇数的X电极/从所述奇数的X电极流出;在同一衬底上邻近于所述第一X电极电流通路的第二X电极电流通路,与电流经过所述第一X电极电流通路流入所述奇数的X电极/从所述奇数的X电极流出同步并且与该流动方向相反地,电流经过所述第二X电极电流通路从所述偶数的X电极流出/流入所述偶数的X电极;第一Y电极电流通路,电流经过所述第一Y电极电流通路流入所述奇数的Y电极/从所述奇数的Y电极流出;以及在同一衬底上邻近于所述第一Y电极电流通路的第二Y电极电流通路,与电流经过所述第一Y电极电流通路流入所述奇数的Y电极/从所述奇数的Y电极流出同步并且与该流动方向相反地,电流经过所述第二Y电极电流通路从所述偶数的Y电极流出/流入所述偶数的Y电极。
2.如权利要求1所述的显示设备,其中,彼此方向相反的二极管分别连接到所述第一和第二X电极电流通路,并且彼此方向相反的二极管分别连接到所述第一和第二Y电极电流通路。
3.如权利要求2所述的显示设备,其中,电感器分别连接到所述第一和第二X电极电流通路,并且电感器分别连接到所述第一和第二Y电极电流通路。
4.如权利要求3所述的显示设备,其中,所述第一X电极电流通路的二极管的连接方向使得电流流入所述奇数的电极,其中,所述第二X电极电流通路的二极管的连接方向使得电流流出所述偶数的X电极,其中,所述第一Y电极电流通路的二极管的连接方向使得电流流入所述奇数的Y电极,并且其中,所述第二Y电极电流通路的二极管的连接方向使得电流流出所述偶数的Y电极,并且所述显示设备还包括第三X电极电流通路,连接有二极管和电感器,并且电流经过所述第三X电极电流通路从所述奇数的X电极流出;在同一衬底上邻近于所述第三X电极电流通路的第四X电极电流通路,连接有二极管和电感器,并且与电流经过所述第三X电极电流通路从所述奇数的X电极流出同步并且与该流动方向相反地,电流经过所述第四X电极电流通路流入所述偶数的X电极;第三Y电极电流通路,连接有二极管和电感器,并且电流经过所述第三Y电极电流通路从所述奇数的Y电极流出;以及在同一衬底上邻近于所述第三Y电极电流通路的第四Y电极电流通路,连接有二极管和电感器,并且与电流经过所述第三Y电极电流通路从所述奇数的Y电极流出同步并且与该流动方向相反地,电流经过所述第四Y电极电流通路流入所述偶数的Y电极。
5.如权利要求4所述的显示设备,还包括第五X电极电流通路,能够向所述奇数的X电极提供高电位和低电位的其中之一;在同一衬底上邻近于所述第五X电极电流通路的第六X电极电流通路,能够向所述偶数的X电极提供所述低电位和所述高电位的其中之一,从而使得电流与电流流经所述第五X电极电流通路同步并且方向相反地流经所述第六X电极电流通路;第五Y电极电流通路,能够向所述奇数的Y电极提供所述高电位和所述低电位的其中之一;以及在同一衬底上邻近于所述第五Y电极电流通路的第六Y电极电流通路,能够向所述偶数的Y电极提供所述低电位和所述高电位的其中之一,从而使得电流与电流流经所述第五Y电极电流通路同步并且方向相反地流经所述第六Y电极电流通路。
6.如权利要求5所述的显示设备,其中,所述高电位和所述低电位之间的中间电位可施加于所述第一到第四X电极电流通路,并且所述高电位和所述低电位之间的中间电位可施加于所述第一到第四Y电极电流通路。
7.如权利要求5所述的显示设备,还包括第七X电极电流通路,能够向所述奇数的X电极提供所述高电位和所述低电位的其中之一;在同一衬底上邻近于所述第七X电极电流通路的第八X电极电流通路,能够向所述偶数的X电极提供所述低电位和所述高电位的其中之一,从而使得电流与电流流经所述第七X电极电流通路同步并且方向相反地流经所述第八X电极电流通路;第七Y电极电流通路,能够向所述奇数的Y电极提供所述高电位和所述低电位的其中之一;在同一衬底上邻近于所述第七Y电极电流通路的第八Y电极电流通路,能够向所述偶数的Y电极提供所述低电位和所述高电位的其中之一,从而使得电流与电流流经所述第七Y电极电流通路同步并且方向相反地流经所述第八Y电极电流通路。
8.如权利要求7所述的显示设备,其中,所述高电位和所述低电位之间的中间电位可施加于所述第一到第四X电极电流通路,并且所述高电位和所述低电位之间的中间电位可施加于所述第一到第四Y电极电流通路。
9.如权利要求1所述的显示设备,其中,所述第一X电极电流通路能够向所述奇数的X电极提供高电位和低电位的其中之一,其中,所述第二X电极电流通路能够向所述偶数的X电极提供所述低电位和所述高电位的其中之一,从而使得电流与电流流经所述第一X电极电流通路同步并且方向相反地流经所述第二X电极电流通路,其中,所述第一Y电极电流通路能够向所述奇数的Y电极提供所述高电位和所述低电位的其中之一,并且其中,所述第二Y电极电流通路能够向所述偶数的Y电极提供所述低电位和所述高电位的其中之一,从而使得电流与电流流经所述第一Y电极电流通路同步并且方向相反地流经所述第二Y电极电流通路。
10.如权利要求6所述的显示设备,其中,所述高电位和所述低电位之间的所述中间电位可施加于所述第一到第四X电极电流通路,并且所述高电位和所述低电位之间的所述中间电位可施加于所述第一到第四Y电极电流通路。
11.如权利要求6所述的显示设备,其中,高于所述高电位和所述低电位之间的所述中间电位的电位可施加于所述第一和第四X电极电流通路,低于所述高电位和所述低电位之间的所述中间电位的电位可施加于所述第二和第三X电极电流通路,并且其中,高于所述高电位和所述低电位之间的所述中间电位的电位可施加于所述第一和第四Y电极电流通路,低于所述高电位和所述低电位之间的所述中间电位的电位可施加于所述第二和第三Y电极电流通路。
12.如权利要求1所述的显示设备,其中,施加维持放电电压以引发所述X电极和所述Y电极之间的显示放电,施加的方式使得所述奇数的X电极电压的上升时序和下降时序与所述偶数的Y电极电压的上升时序和下降时序同步,所述偶数的X电极的电压和所述奇数的X电极的电压相位相反,且所述奇数的Y电极的电压和所述偶数的Y电极的电压相位相反。
13.如权利要求1所述的显示设备,其中,向所述X电极和所述Y电极施加用于引发所述X电极和所述Y电极之间的显示放电的电压,使得所述显示放电以2μs或更短的周期发生。
14.如权利要求13所述的显示设备,其中,首先向所述X电极和所述Y电极施加用于引发所述X电极和所述Y电极之间的显示放电的电压,使得所述显示放电以长于2μs的周期发生,随后,向所述X电极和所述Y电极施加电压,使得所述显示放电以2μs或更短的周期发生。
15.如权利要求14所述的显示设备,其中,当所述显示放电以2μs或更短的周期发生时所述X电极和所述Y电极之间的电压低于当所述显示放电以长于2μs的周期发生时所述X电极和所述Y电极之间的电压。
16.如权利要求6所述的显示设备,其中,施加维持放电电压以引发所述X电极和所述Y电极之间的显示放电,施加的方式使得所述X电极电压的上升时序和下降时序与所述Y电极电压的上升时序和下降时序同步,所述偶数的X电极的电压和所述奇数的X电极的电压相位相反,且所述奇数的Y电极的电压和所述偶数的Y电极的电压相位相反。
17.如权利要求6所述的显示设备,其中,向所述X电极和所述Y电极施加用于引发所述X电极和所述Y电极之间的显示放电的电压,使得所述显示放电以2μs或更短的周期发生。
18.如权利要求17所述的显示设备,其中,首先向所述X电极和所述Y电极施加用于引发所述X电极和所述Y电极之间的显示放电的电压,使得所述显示放电以长于2μs的周期发生,随后,向所述X电极和所述Y电极施加电压,使得所述显示放电以2μs或更短的周期发生。
19.如权利要求18所述的显示设备,其中,当所述显示放电以2μs或更短的周期发生时所述X电极和所述Y电极之间的电压低于当所述显示放电以长于2μs的周期发生时所述X电极和所述Y电极之间的电压。
20.如权利要求6所述的显示设备,其中,所述低电位是0V。
全文摘要
本发明提供了一种显示设备,包括多个X电极和多个Y电极,在两者之间形成有显示单元的电容;第一X电极电流通路,电流经过第一X电极电流通路流入奇数的X电极/从奇数的X电极流出;第二X电极电流通路,与电流经过第一X电极电流通路流入奇数的X电极/从奇数的X电极流出同步且与之方向相反地,电流经过第二X电极电流通路从偶数的X电极流出/流入偶数的X电极;第一Y电极电流通路,电流经过第一Y电极电流通路流入奇数的Y电极/从奇数的Y电极流出;以及第二Y电极电流通路,与电流经过第一Y电极电流通路流入奇数的Y电极/从奇数的Y电极流出同步且与之方向相反地,电流经过第二Y电极电流通路从偶数的Y电极流出/流入偶数的Y电极。
文档编号G09G3/296GK1700268SQ200510068369
公开日2005年11月23日 申请日期2005年5月8日 优先权日2004年5月21日
发明者大塚晃, 佐佐木孝 申请人:富士通日立等离子显示器股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1