液晶显示器及其驱动方法

文档序号:2618147阅读:161来源:国知局
专利名称:液晶显示器及其驱动方法
技术领域
本发明涉及一种液晶显示器及其驱动方法。
背景技术
液晶显示器(LCD)包括具有场产生电极的一对板和具有介电各向异性的液晶(LC)层,所述液晶层位于所述两板之间。所述产生电极的场一般包括多个像素电极,它们以矩阵排列,并且在每行连接到要被提供数据电压的开关元件,所述开关元件诸如薄膜晶体管(TFT);一个公共电极,它覆盖一个板的整个表面,并且被提供公共电压。彼此配合产生电场的场产生电极和其间布置的液晶形成所谓的液晶电容器,所述液晶电容器与开关元件一起作为像素的基本元素。
LCD向产生电极的场施加电压以产生对于液晶层的电场,可以通过调整液晶电容器上的电压来控制所述电场的强度。因为电场确定液晶分子的方向并且所述分子方向确定通过液晶层的透光率,所以通过控制所施加的电压来控制透光率,由此获得期望的图像。
为了防止由于单向电场的长期施加等而导致的图像变差,每帧、每行或每个像素反转相对于公共电压的数据电压的极性。
数据电压的极性反转提高了液晶电容器的充电时间,因为液晶的响应时间不特别快。因此,液晶电容器需要长时间来达到目标亮度(或目标电压),以致由LCD显示的图像不清楚和模糊。
为了解决这个问题,已经开发了脉冲驱动,用于在正常的图像之间短时间插入黑色图像。
所述脉冲驱动技术包括脉冲发射类型的驱动,它周期性地使得背光灯发光以产生黑色图像;循环重置类型的驱动,它周期性地向像素施加黑色数据电压以使得在正常的数据电压的施加之间变为黑色状态。
但是,这些技术不补偿液晶的大响应时间,并且背光灯的响应时间也大。因此,产生余像和闪烁而使得图像质量变差。另外,循环重置类型的驱动可能降低施加用于显示正常图像的正常数据电压的时间而使得液晶电容器达不到目标亮度,并且可能由于周期性的黑色数据电压施加而导致降低屏幕的总亮度。

发明内容
因此,本发明的目的在于解决传统技术的问题。
在本发明的一个实施例中,提供了一种液晶显示器(LCD),包括多个像素;信号控制器,用于根据输入图像数据来向外部输出作为输入图像数据的、所施加的输入图像数据或脉冲数据;数据驱动器,用于向像素施加对应于来自所述信号控制器的所述输出图像数据的数据电压,其中,输入图像数据的帧(称为“输入帧”)的帧频率(称为“输入帧频率”)与所述输出图像数据的帧(称为“输出帧”)的帧频率(称为“输出帧频率”)不同。
所述输出帧可以包括正常帧和附加帧,所述正常帧的所述输出图像数据可以与所述输入图像数据相同,并且附加帧的输出图像数据可以与所述输入图像数据和所述脉冲数据的其中一个相同。
所述输入图像数据可以包括第一和第二帧数据,并且,所述信号控制器可以当在第一帧数据和第二帧数据之间的差超过一个预定值时输出所述脉冲数据,并且当所述差未超过所述预定值时输出所述第一帧数据。
所述输入帧和所述输出帧的频率比可以是2∶3。
所述输出帧可以包括三个连续输出帧,并且所述三个输出帧包括两个正常帧和一个附加帧。
所述输入帧和所述输出帧的频率比可以是1∶2。
所述输出帧可以包括两个连续输出帧,并且所述两个输出帧包括一个正常帧和一个附加帧。
所述输入帧的频率可以是60赫兹。
所述脉冲数据可以具有小于预定灰度的灰度。
所述脉冲数据可以是用于黑色的数据。
所述信号控制器可以包括第一和第二存储器,用于分别存储所述第一和第二帧数据。
所述信号控制器可以在两个水平周期中向所述第一和第二帧存储器中写入两个像素行的数据,并且从所述第一和第二帧存储器读取三个像素行的数据。
所述信号控制器可以在两个水平周期中向所述第一和第二帧存储器中写入两个像素行的数据,并且从所述第一和第二帧存储器读取四个像素行的数据。
所述第一和第二帧存储器可以是DDR(双倍数据速率)RAM(随机存取存储器)。
在本发明的另一个实施例中,提供了一种包括多个像素的液晶显示器的驱动方法,包括根据所述输入图像数据来输出作为输出图像数据的输入图像数据或脉冲数据;向像素施加对应于来自所述输出图像数据的数据电压,其中,输入图像数据的帧(称为“输入帧”)的帧频率(称为“输入帧频率”)与所述输出图像数据的帧(称为“输出帧”)的帧频率(称为“输出帧频率”)不同。
所述输出帧可以包括正常帧和附加帧,所述正常帧的所述输出图像数据与所述输入图像数据相同,并且附加帧的输出图像数据与所述输入图像数据和所述脉冲数据的其中的一个相同。
所述输入图像数据可以包括第一和第二帧数据,并且,所述输入图像数据或所述脉冲数据的所述输出包括计算在所述第一帧数据和所述第二帧数据之间的差;将所述差与一个预定值相比较;并且当所述差超过所述预定值时输出所述脉冲数据来作为所述输入图像数据,当所述差未超过所述预定值时输出所述第一帧数据来作为所述输入图像数据。
所述脉冲数据可以具有小于预定灰度的灰度。
所述输入帧和所述输出帧的频率比可以是2∶3或1∶2中的其中一个。
所述输入帧的频率可以是60赫兹。


通过参照附图详细说明本发明的实施例,本发明将会变得更加清楚,其中图1是按照本发明的一个实施例的LCD的方框图;图2是按照本发明的一个实施例的LCD的像素的等同电路图;图3是图解用于在按照本发明的一个实施例的LCD中产生附加帧的输出图像数据的方法的流程图;图4是按照本发明的一个实施例的LCD的信号控制器的方框图;图5是在按照本发明的一个实施例的LCD中当所述输入帧和所述输出帧的频率比是2∶3时的所述输入帧和所述输出帧的时序图;图6是当在按照本发明的一个实施例的LCD中所述输入帧和所述输出帧的频率比是2∶3时通过帧单位来表示的所述输入图像数据和所述输出图像数据的时序图;图7是通过像素行单位来表示图6中所示的所述输入图像数据和所述输出图像数据的时序图;图8是当在按照本发明的一个实施例的LCD中所述输入帧和所述输出帧的频率比是2∶3时的所述输入帧和所述输出帧的时序图;图9是当在按照本发明的一个实施例的LCD中所述输入帧和所述输出帧的频率比是1∶2时的所述输入帧和所述输出帧的时序图;以及图10是通过像素行单位来表示的图9中所示的所述输入图像数据和所述输出图像数据的时序图。
具体实施例方式
此后,以下将参照附图来更全面地说明本发明,在附图中示出了本发明的优选实施例。
在附图中,为了清楚,放大了层和区域的厚度。在全部附图中,相同的附图标号表示相同的元件。可以明白,当诸如层、区域或基底之类的元件被称为在另一个元件“之上”时,它可以直接地在所述另一个元件之上,或者也可以提供插入其间的元件。相反,当一个元件被称为“直接在”另一个元件“之上”时,不存在插入其间的元件。
将参照附图来说明按照本发明的多个实施例的液晶显示器及其驱动方法。
现在参照图1和图2来详细说明按照本发明的一个实施例的液晶显示器。
图1是按照本发明的一个实施例的LCD的方框图,图2是按照本发明的一个实施例的LCD的像素的等同电路图。
参见图1,按照一个实施例的LCD包括LC板组件300、连接到LC板组件300的门驱动器400和数据驱动器500、连接到数据驱动器500的灰度电压产生器800、控制上述元件的信号控制器600。
参见图1,板组件300包括多条显示信号线G1-Gn和D1-Dm,以及与其连接并且大致以矩阵排列的多个像素。在图2所示的结构图中,板组件300包括下和上板100和200以及插入其间的LC层3。
显示信号线G1-Gn和D1-Dm位于下板100上,并且包括多条传送选通信号(也称为“扫描信号”)的门线G1-Gn和多条传送数据信号的数据线D1-Dm。所述门线G1-Gn大致在行方向上延伸,并且彼此大致平行,而所述数据线D1-Dm大致在列方向上延伸,并且彼此大致平行。
每个像素包括连接到显示信号线G1-Gn和D1-Dm的开关元件Q以及连接到所述开关元件Q的LC电容器CLC和存储电容器CST。存储电容器CST是选用的,并且可以在其他实施例中被省略。
可以被实现为TFT的所述开关元件Q位于下板100上。开关元件Q具有三个端子连接到门线G1-Gn之一的控制端;连接到数据线D1-Dm之一的输入端;以及连接到LC电容器CLC和存储电容器CST的输出端。
LC电容器CLC包括作为两个端子的、位于下板100上的像素电极190和位于上板200上的公共电极270。位于两个电极190和270之间的LC层3作为LC电容器CLC的电介质。像素电极190连接到开关元件Q,公共电极270被提供公共电压Vcom,并且覆盖上板200的整个表面。在其他实施例中,公共电极270可以位于下板100上,电极190和270可以具有条或棒的形状。
存储电容器CST是LC电容器CLC的辅助电容器。存储电容器CST包括像素电极190和独立的信号线,所述独立的信号线位于下板100上,经由绝缘器与像素电极190重叠,并且被提供诸如公共电压Vcom的预定电压。或者,所述存储电容器CST包括像素电极190和被称为在前的门线的相邻门线,所述相邻门线经由绝缘器与像素电极190重叠。
对于彩色显示器,每个像素唯一地表示基色之一(即空间划分),或者每个像素依序表示基色(即时间划分),以便将基色的空间或时间的总和识别为期望的颜色。一组基色的一个示例包括红色、绿色和蓝色,并且选用地包括白色(或透明色)。一组基色的另一个示例包括青色、洋红和黄色,它们可以在具有或没有红色、绿色和蓝色的情况下被使用。图2示出了空间划分的一个示例,其中,每个像素包括滤色器230,用于在面对像素电极190的上板200的一个区域中表示基色之一。或者,滤色器230位于下板100上的像素电极190之上或之下。
一个或多个偏振器(未示出)被附加到板100和200中的至少一个。
再次参见图1,灰度电压产生器800产生与像素的透射率相关联的两组多个灰度电压。在一组中的灰度电压相对于公共电压Vcom具有正极性,而在另一组中的那些相对于公共电压Vcom具有负极性。
门驱动器400连接到板组件300的门线G1-Gn,并且根据外部器件合成门导通电压Von和门关断电压Voff以产生要施加到门线G1-Gn的选通信号。
数据驱动器500连接到板组件300的数据线D1-Dm,并且向数据线D1-Dm施加从自灰度电压产生器800提供的灰度电压中选择的数据电压。
门驱动器400或数据驱动器500可以被实现为集成电路(IC)芯片,所述IC芯片被安装在板组件300上或带式承载封装体(TCP)中的软性印刷电路(FPC)薄膜上,所述软性印刷电路(FPC)薄膜附加到板组件300上。或者,驱动器400和500可以与显示信号线G1-Gn和D1-Dm以及TFT开关元件Q一起被集成到板组件300中。
信号控制器600包括数据处理器610和存储器620,并且控制门驱动器400和数据驱动器500。数据处理器610向存储器620中存储外部施加的输入图像数据R、G和B,并且根据输入图像数据R、G和B来产生输出图像数据DAT。
现在,将详细说明上述的LCD的操作。
参见图1,信号控制器600被提供输入图像数据R、G和B和来自外部图形控制器(未示出)的输入控制数据,所述输入控制数据用于控制所述输入图像数据R、G和B的像素,所述输入控制数据诸如垂直同步信号Vsync、水平同步信号Hsync、主时钟MCLK和数据使能信号DE。在产生门控制信号CONT1和数据控制信号CONT2并且根据输入控制数据和输入图像数据R、G和B处理适合于板组件300的操作的图像数据R、G和B后,信号控制器600提供用于门驱动器400的门控制信号CONT1、作为输出图像数据的处理过的图像数据DAT和用于数据驱动器500的数据控制信号CONT2。
此时,输入的图像数据R、G和B的帧频率(称为“输入帧频率”)与输出图像数据DAT的帧频率(称为“输出帧频率”)不同。信号控制器600根据输出帧频率相对于输入帧频率的频率比来产生对于每个像素的输出图像数据,并且向各自的不同帧分配所述输出图像数据。
例如,当输出图像数据的帧(称为“输出帧”)相对于输入图像数据的帧(称为“输入帧”)的频率比是2∶3时,信号控制器600在被输入两帧的输入图像数据R、G和B的同时输出三帧的输出图像数据DAT。三帧中包括两帧正常帧和一帧附加帧。正常帧的输出图像数据DAT具有等于输入图像数据R、G和B的那些的值。附加帧的输出图像数据DAT与输入的图像数据R、G和B或脉冲数据相同。此时,所述脉冲数据是用于黑色或用于低灰度的数据。稍后详细说明用于产生附加帧的输出图像数据的方法。
当频率比是1∶2时,信号控制器600在被输入一帧的图像数据R、G和B的同时输出两帧的输出图像数据DAT。所述两帧中包括一个正常帧和一个附加帧。
门控制信号CONT1包括扫描起始信号STV,用于指令门驱动器400开始扫描;至少一个时钟信号,用于控制门导通电压Von的输出时间。门控制信号CONT1可以还包括输出使能信号OE,用于确定门导通电压Von的持续时间。
数据控制信号CONT2包括水平同步开始信号STH,用于通知一组像素的数据传送的开始;负载信号LOAD,用于指令数据驱动器500向数据线D1-Dm施加到数据电压;数据时钟信号HCLK。所述数据控制信号CONT2可以还包括反相信号RVS,用于反转数据电压的极性(相对于公共电压Vcom)。
响应于来自信号控制器600的数据控制信号CONT2,数据驱动器500从信号控制器600接收一个像素行的输出图像数据DAT,将输出的图像数据DAT转换为从自灰度电压产生器800提供的灰度电压中选择的模拟数据电压,并且向数据线D1-Dm施加所述数据电压。
响应于来自信号控制器600的门控制信号CONT1,门驱动器400向门线G1-Gn施加门导通电压Von,由此接通与其连接的开关元件Q。
数据电压和公共电压Vcom之间的差被表示为通过LC电容器CLC的电压,它被称为像素电压。在LC电容器CLC中的LC分子根据所述像素电压的幅度而具有方向,并且所述分子方向确定通过LC层3的光的偏振。偏振器将光的偏振转换为光的透射。
通过以水平周期(它被表示为“1H”并且等于水平同步信号Hsync和数据使能信号DE的一个周期)为单位重复这个过程,在一帧期间,所有的门线G1-Gn依序被提供了门导通电压Von,由此向所有像素施加数据电压。当结束一帧后开始下一帧时,控制被施加到数据驱动器500的反转控制信号RVS,以便反转数据电压的极性(称为“帧反转”)。所述反转控制信号RVS也可以被控制使得在一帧中的数据线中流动的数据电压的极性被反转(例如行反转或点反转),或者在一个分组中的数据电压的极性被反转(例如列反转和点反转)。
接着,将参照图3来详细说明用于在按照本发明的一个实施例的LCD的信号控制器中产生附加帧的输出图像数据的方法。
图3是图解用于在按照本发明的一个实施例的LCD中产生附加帧的输出图像数据的方法的流程图。
为了方便说明,第N个输入帧的输入图像数据被称为N帧数据FN。
当输入输入图像数据R、G和B时,数据处理器610通过预定的数据处理过程以帧为单位向存储器620中存储输入的图像数据R、G和B。假定存储器620可以存储两帧数据,诸如N帧数据FN和N+1帧数据FN+1。
数据处理器610依序读取在存储器620中存储的所述N帧数据FN和N+1帧数据FN+1(S110)。
通过以像素为单位比较所述N帧数据FN和N+1帧数据FN+1,数据处理器610计算在两帧数据的图像数据之间的差(S120),并且将所述差与一个预定值相比较(S130)。
当所述差超过所述预定值时(S130),数据处理器610确定所述像素是要显示运动图像,其中,在N帧数据FN的灰度和N+1帧数据FN+1的灰度之间的差大于预定的灰度。因此,数据处理器610输出脉冲数据(S140)。
但是,当所述差未超过所述预定值时(S130),数据处理器610确定像素要显示静止图像,其中,在N帧数据FN的灰度和N+1帧数据FN+1的灰度之间的差小于预定的灰度。因此,数据处理器610输出N帧数据FN(S150)。当像素是针对运动图像时,数据处理器610可以输出N+1帧数据FN+1或运动补偿数据,所述运动补偿数据将N帧数据FN或N+1帧数据FN+1补偿到预定状态。因此,信号控制器600可以还包括处理单元,它具有运动补偿功能。
接着,参照图4来详细说明用于根据给定的频率比而产生输出图像数据以输出它们的操作。
图4是按照本发明的一个实施例的LCD的信号控制器的方框图。
如图4所示,按照本发明的一个实施例的LCD的信号控制器600包括数据处理器610和存储器620,如上所述。存储器620包括四个行存储器LM1-LM4和两个帧存储器FM1和FM2。
帧存储器FM1和FM2是用于存储一帧的图像数据的存储器,并且连接到数据处理器610。帧存储器FM1和FM2可以是DDR(双倍数据速率)RAM(随机存取存储器)。DDR RAM可以对于被施加到其的时钟信号的上升沿和下降沿上都可执行读取/写入操作。
行存储器LM1-LM4是用于存储一个像素行的图像数据的存储器,并且可以以与帧存储器FM1和FM2相同的速度来执行读取/写入操作。在LM1-LM4中的两个行存储器LM1和LM2连接到帧存储器FM1和数据处理器610,并且是用于对于帧存储器FM1写入和读取的行存储器。其他两个行存储器LM3和LM4连接到帧存储器FM2和数据处理器610,并且是用于对于帧存储器FM2写入和读取的行存储器。
数据处理器610接收输入的图像数据R、G和B,并且通过行存储器LM1-LM4以帧为单位将所接收的输入图像数据R、G和B存储在存储器FM1和FM2中。数据处理器610通过使用预定的数据处理来产生输出图像数据以输出到数据驱动器500。
现在,参照图5-7而详细说明当频率比是2∶3时的信号控制器600的操作。
图5是当一个输入帧和一个输出帧的频率比在按照本发明的一个实施例的LCD中是2∶3时的所述输入帧和所述输出帧的时序图,图6是当在按照本发明的一个实施例的LCD中所述输入帧和所述输出帧的频率比是2∶3时通过帧为单位来表示的所述输入图像数据和所述输出图像数据的时序图。图7是通过像素行为单位来表示图6中所示的所述输入图像数据和所述输出图像数据的时序图。
首先,说明输入帧和输出帧的时序。
如图5所示,通过被提供一个输入帧周期T的垂直同步信号Vsync和水平同步信号Hsync,信号控制器600依序接收对应于与信号Vsync和Hsync同步的、1V的输入图像数据R、G和B。此时,一个输入帧周期T被划分为数据应用部分和空部分。如图5所示,所述空部分BT1在一个持续时间的前后,在所述持续时间中,垂直同步信号Vsync保持低电平,并且未向其信号控制器600施加输入的图像数据R、G和B。因此,输入的图像数据R、G和B在数据应用部分DT1中被实质地施加到信号控制器600,但是在一个持续时间中未被施加到信号控制器600,所述持续时间是从数据应用部分DT1的终点到开始下一个输入帧周期后的预定点。
当频率比是2∶3时,输出帧周期是(2/3)T。即,在两个输入帧周期2T中,信号控制器600接收两帧的输入图像数据R、G和B,并且输出三帧的输出图像数据DAT。三个输出帧依序包括第一正常帧、附加帧和第二正常帧,并且被依序重复。每个输出帧包括数据应用部分DT2,用来实质输出输出图像数据DAT;空部分BT2,不输出它们。
接着,详细说明用于产生三个输出帧的输出图像数据DAT的操作。
为了方便说明,如图6所示,将说明在TV部分中的操作,对于所述TV部分,施加了N+1帧数据FN+1和N+2帧数据FN+2。所述TV部分被划分为被施加了两帧的输入图像数据R、G和B的两个子部分TA1和TA2,或者被划分为输出三帧的输出图像数据DAT的三个子部分TB1-TB3。
数据处理器610在子部分TA1期间接收N+1帧数据FN+1并且向帧存储器FM2中写入所接收的帧数据FN+1,并且在子部分TA2期间接收N+2帧数据FN+2并且向帧存储器FM1中写入所接收的帧数据FN+2。
在TB1中,数据处理器610依序从帧存储器FM1读取N帧数据FN,并且向数据驱动器500输出所读取的N帧数据FN来作为正常帧的输出图像数据。此时,在前一个输入帧周期T中将N帧数据FM存储到帧存储器FM1中。
在TB2中,数据处理器610依序分别从帧存储器FM1和FM2读取N帧数据FN和N+1帧数据FN+1。接着,数据处理器610将所读取的帧数据FN和FN+1相互比较,并且根据比较结果向数据驱动器500输出脉冲数据或帧数据FN来作为附加帧的输出图像数据FN’。
在子部分TB3中,数据处理器610再次从帧存储器FM2读取N+1帧数据FN+1,并且向数据驱动器500输出所读取的帧数据FN+1来作为第二正常帧的输出图像数据。
将上述信号控制器600的操作重复两个输入帧周期2T,由此,信号控制器600对每个输出帧产生输出图像数据DAT。
同时,在TB2的一个部分期间,相对于帧存储器FM1和FM2的写入操作和读取操作重叠。仅仅说明帧存储器FM1的操作,因为帧存储器FM1和FM2的操作在重叠部分中彼此大致相同。
为了方便说明,第n个像素行的数据被称为n行数据Ln,如图7所示,将说明在TH部分期间中的操作,所述操作对于TH部分期间,从外部施加在N+1帧数据FN+1中的n行数据Ln和(n+1)行数据Ln+1。所述TH部分被划分为五个子部分,每个部分具有一个(2/5)周期和三个子部分TD1-TD3。此时,行数据是1H周期。
数据处理器610在TH部分期间接收n行数据Ln和(n+1)行数据Ln+1,并且向行存储器LM3中写入所接收的数据Ln和Ln+1,并且分别在子部分TC3和TC5期间从行存储器LM3读取行数据Ln和Ln+1,并且向帧存储器FM2中写入所接收的行数据Ln和Ln+1。
另外,数据处理器610分别在子部分TC1、TC2和TC4期间从帧存储器FM2读取p行数据Lp、(p+1)行数据Lp+1和(p+2)数据Lp+2,并且向行存储器LM4中写入所读取的数据Lp、Lp+1和Lp+2。所述行数据Lp、Lp+1和Lp+2已经被存储在帧存储器FM2中。
接着,数据处理器610对于每个子部分TD1-TD3从行存储器LM4中读取行数据Lp、Lp+1和Lp+2,以用于产生附加帧的输出图像数据。
此时,被施加到帧存储器FM1和FM2的时钟信号的速度(被称为“时钟速度”)可以被定义如下。当被输入所述两个行数据时帧存储器FM1和FM2必须读取或写入5行数据。而且,帧存储器FM1和FM2可以在时钟信号的上升沿和下降沿进行写入或读取操作。因此,如果输入的图像数据R、G和B的频率是“A”,则时钟信号的时钟速度被定义为A×5/(2/0.5)。作为一个示例,当LCD的分辨率是WXGA(宽扩展图形阵列)时,输入图像数据R、G和B的频率是大约75MHz,由此,时钟信号的时钟速度被定义为大约93.75MHz。
接着,对于频率比1∶2,参照图8-10来详细说明信号控制器600的操作。
图8是当在按照本发明的一个实施例的LCD中所述输入帧和所述输出帧的频率比是2∶3时的所述输入帧和所述输出帧的时序图。图9是当在按照本发明的一个实施例的LCD中所述输入帧和所述输出帧的频率比是1∶2时的所述输入帧和所述输出帧的以帧为单位的时序图。图10是通过以像素行作为单位来表示的图9中所示的所述输入图像数据和所述输出图像数据的时序图。
首先,将说明输入帧和输出帧的时序。当频率比是1∶2时,输入帧的时序与当频率比是2∶3时的相同,其详细说明被省略。
如图8所示,因为频率比是1∶2,所以输出帧的一个周期是(1/2)T。即,对于一个输入帧周期T,信号控制器600在一个输入帧周期T内接收一帧的输入图像数据R、G和B,并且输出两帧的输出图像数据DAT。所述两个输出帧依序包括附加帧和正常帧,并且继而被重复。每个输出帧包括数据应用部分DT2,用于实质地输出输出图像数据DAT;空部分BT2,不输出它们。
接着,将详细说明用于产生所述两个输出帧的操作。
如图9所示,将说明在TV部分中的操作,对于所述TV部分,施加了N+1帧数据FN+1和N+2帧数据FN+2。所述TV部分被划分为两个子部分TA1和TA2或四个子部分TE1-TE4。
数据处理器610在子部分TA1期间接收N+1帧数据FN+1并且向帧存储器FM2中写入所接收的帧数据FN+1,并且在子部分TA2期间接收N+2帧数据FN+2且向帧存储器FM1中写入所接收的帧数据FN+2。
在子部分TE1中,数据处理器610分别从帧存储器FM1和FM2中依序读取N帧数据FN和N-1帧数据FN-1。接着,数据处理器610比较所读取的帧数据FN和FN-1,并且根据比较结果向数据驱动器500输出作为附加帧的输出图像数据FN-1’的脉冲数据或帧数据FN-1。此时,帧数据FN和FN-1已经被存储在帧存储器FM1中。
在TE2部分中,数据处理器610再次从帧存储器FM1读取N帧数据FN,并且向数据驱动器500输出所读取的帧数据FN来作为正常帧的输出图像数据。
在子部分TE3中,数据处理器610分别从帧存储器FM1和FM2中依序读取N帧数据FN和N+1帧数据FN+1。接着,数据处理器比较所读取的帧数据FN和FN+1,并且根据比较结果向数据驱动器500输出脉冲数据或N帧数据来作为附加帧的输出图像数据FN’。
在子部分TE4中,数据处理器610再次从数据存储器FM2读取N+1帧数据FN+1,并且向数据驱动器500输出所读取的帧数据FN+1来作为正常帧的输出图像数据。
将上述信号控制器600的操作重复2个输入帧周期2T,由此信号控制器600为输出帧产生输出图像数据DAT。
同时,对于子部分TE1和TE3的每个的一部分,对于帧存储器FM1和FM2的写入操作和读取操作重叠。因为帧存储器FM1和FM2的操作在所重叠部分中大致上彼此相同,因此仅仅说明帧存储器FM2的操作。
如图10所示,将说明在TH部分期间的操作,对于TH部分,从外部施加了在(N+1)帧数据FN+1中的n行数据Ln和(n+1)行数据Ln+1。所述TH部分被划分为6个子部分TF1-TF6,每个部分具有(1/3)H周期,或被划分为四个子部分TG1-TG4,每个部分具有(1/2)H周期。此时,行数据是1H周期。
数据处理器610在TH部分期间接收n行数据Ln和(n+1)行数据Ln+1,并且向行存储器LM3中写入所接收的数据Ln和Ln+1,并且分别在TF3和TF6部分期间从行存储器LM3读取行数据Ln和Ln+1,并且向帧存储器FM2中写入所接收的行数据Ln和Ln+1。
另外,数据处理器610分别在TF1、TF2、TF4和TF5部分期间从帧存储器FM2读取p行数据Lp、(p+1)行数据Lp+1、(p+2)行数据Lp+2和(p+3)行数据Lp+3,并且向行存储器LM4中写入所读取的数据Lp、Lp+1、Lp+2和Lp+3。所述行数据Lp、Lp+1、Lp+2和Lp+3是N-帧数据FN-1,并且已经被存储到帧存储器FM2中。
接着,数据处理器610在每个子部分TG1-TG4期间从行存储器LM4读取行数据Lp、Lp+1、Lp+2和Lp+3,以用于产生附加帧的输出图像数据。
此时,被施加到帧存储器FM1和FM2的时钟信号的速度可以被定义如下。帧存储器FM1和FM2当被输入所述两行数据时必须读取或写入六行数据。而且,所述帧存储器FM1和FM2可以在时钟信号的上升沿和下降沿进行写入或读取操作。因此,如果输入的图像数据R、G和B的频率是“A”,则时钟信号的时钟速度被定义为A×6/(2/0.5)。作为一个示例,当LCD的分辨率是WXGA(宽扩展图形阵列)时,输入图像数据R、G和B的频率是大约75MHz,由此,所述时钟信号的时钟速度被定义为大约112.75MHz。
同时,如果输入帧的频率是例如大约60Hz,因为频率比是2∶3,所以输出帧的频率是大约90Hz,并且因为频率比是1∶2,所以输出帧的频率是大约120Hz。
按照本发明,根据关于每个像素的前一帧和下一帧之间的灰度差,通过显示前一帧的灰度或通过在正常帧之间插入用于显示脉冲数据的附加帧,防止了图像的模糊,由此也防止了屏幕的总的亮度降低。
虽然已经在以上详细说明了本发明的优选实施例,但是应当清楚地明白,本领域的技术人员可以进行的、对于这里教授的基本发明思想的许多改变和/或修改仍然要在所附的权利要求所限定的本发明的精神和范围内。
权利要求
1.一种液晶显示器,包括多个像素;信号控制器,用于根据输入图像数据来输出作为输出图像数据的、由外部所施加的输入图像数据或脉冲数据;以及数据驱动器,用于向像素施加与来自所述信号控制器的所述输出图像数据对应的数据电压,其中,输入图像数据的帧(称为“输入帧”)的帧频率(称为“输入帧频率”)与所述输出图像数据的帧(称为“输出帧”)的帧频率(称为“输出帧频率”)不同。
2.按照权利要求1的液晶显示器,其中,所述输出帧包括正常帧和附加帧,所述正常帧的所述输出图像数据与所述输入图像数据相同,并且附加帧的输出图像数据与所述输入图像数据和所述脉冲数据的其中之一相同。
3.按照权利要求2的液晶显示器,其中,所述输入图像数据包括第一和第二帧数据,并且,所述信号控制器当在第一帧数据和第二帧数据之间的差超过预定值时输出所述脉冲数据,而当所述差未超过所述预定值时输出所述第一帧数据。
4.按照权利要求3的液晶显示器,其中,所述输入帧和所述输出帧的频率比是2∶3。
5.按照权利要求4的液晶显示器,其中,所述输出帧包括三个连续输出帧,并且所述三个输出帧包括两个正常帧和一个附加帧。
6.按照权利要求3的液晶显示器,其中,所述输入帧和所述输出帧的频率比是1∶2。
7.按照权利要求6的液晶显示器,其中,所述输出帧包括两个连续输出帧,并且所述两个输出帧包括一个正常帧和一个附加帧。
8.按照权利要求4的液晶显示器,其中,所述输入帧的频率是60赫兹。
9.按照权利要求3的液晶显示器,其中,所述脉冲数据具有小于预定灰度的灰度。
10.按照权利要求3的液晶显示器,其中,所述脉冲数据是用于黑色的数据。
11.按照权利要求3的液晶显示器,其中,所述信号控制器包括第一和第二存储器,用于分别存储所述第一和第二帧数据。
12.按照权利要求11的液晶显示器,其中,所述信号控制器在两个水平周期中向所述第一和第二帧存储器中写入两个像素行的数据,并且从所述第一和第二帧存储器读取三个像素行的数据。
13.按照权利要求11的液晶显示器,其中,所述信号控制器在两个水平周期中向所述第一和第二帧存储器中写入两个像素行的数据,并且从所述第一和第二帧存储器读取四个像素行的数据。
14.按照权利要求11的液晶显示器,其中,所述第一和第二帧存储器是DDR(双倍数据速率)RAM(随机存取存储器)。
15.一种包括多个像素的液晶显示器的驱动方法,所述方法包括根据所述输入图像数据来输出作为输出图像数据的输入图像数据或脉冲数据;并且向像素施加与所述输出图像数据对应的数据电压,其中,输入图像数据的帧(称为“输入帧”)的帧频率(称为“输入帧频率”)与所述输出图像数据的帧(称为“输出帧”)的帧频率(称为“输出帧频率”)不同。
16.按照权利要求15的方法,其中,所述输出帧包括正常帧和附加帧,所述正常帧的所述输出图像数据与所述输入图像数据相同,并且附加帧的输出图像数据与所述输入图像数据和所述脉冲数据的其中之一相同。
17.按照权利要求16的方法,其中,所述输入图像数据包括第一和第二帧数据,并且,所述输出所述输入图像数据或所述脉冲数据包括计算在所述第一帧数据和所述第二帧数据之间的差;将所述差与一个预定值相比较;并且当所述差超过所述预定值时输出所述脉冲数据来作为所述输入图像数据,当所述差未超过所述预定值时输出所述第一帧数据来作为所述输入图像数据。
18.按照权利要求17的方法,其中,所述脉冲数据具有小于预定灰度的灰度。
19.按照权利要求17的方法,其中,所述输入帧和所述输出帧的频率比是2∶3和1∶2之一。
20.按照权利要求19的方法,其中,所述输入帧的频率是60赫兹。
全文摘要
公开了一种液晶显示器,包括多个像素;信号控制器,用于根据输入图像数据来向外部输出作为输入图像数据的、所施加的输入图像数据或脉冲数据;数据驱动器,用于向像素施加对应于来自所述信号控制器的所述输出图像数据的数据电压,其中,输入图像数据的帧的帧频率与所述输出图像数据的帧的帧频率不同。
文档编号G09G3/36GK1737652SQ200510092049
公开日2006年2月22日 申请日期2005年8月16日 优先权日2004年8月20日
发明者洪淳洸, 金相洙, 朴钟贤 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1