显示装置的制作方法

文档序号:2523059阅读:147来源:国知局
专利名称:显示装置的制作方法
技术领域
本发明涉及液晶显示器(LCD)、有机EL (Electro Luminescence) 显示器、投影式显示器、场致发射显示器(FED)那样具有固定像素的 显示装置。
背景技术
利用液晶显示器(LCD)或等离子显示器(PDP)等的、具有配置成 矩阵状的固定像素的显示装置进行彩色显示的情况下,广泛利用如下方 式将红(R)、绿(G)、蓝(B)的3个子像素(以下称为"子像素") 为单位构成1个像素(以下称为"像素"),通过分别单独控制3个子像素 的亮度来进行彩色显示。因此,由具有pxq (p、 q是自然数)的像素数量(即分辨率)的固定像素的显示装置进行显示时, 一般将输入显示数 据也设为pxq的分辨率。相对于此,在输入显示数据是PxQ (P、 Q是自然数)的分辨率,有 p^P及q^Q的关系的情况下,需要实施縮小处理。作为縮小处理,如(日 本)特开2000 — 165664号公报公开那样,己知由上采样(upsample)器、 滤波器、下采样器构成縮小电路的方法。此外,(日本)特开2002—215082号公报中公开了如下方法为了 能够显示分辨率高的高精细的图像,将1帧分为2个场,在各场中改变 子像素的组合。在固定像素的显示装置中,进行伴随縮小的显示时,通过分辨率变 换处理输入的显示数据的信息的一部分丢失,会降低感知的影像的精度。并且,在2个场中改变子像素的组合的情况下,需要使子像素的面积不同。发明内容本发明的显示装置的特征在于,设有使具有多个n个子像素的固 定像素的显示装置以n倍速进行显示的单元;在输入显示数据的1帧期 间显示n个子帧的单元;对n个子帧的每一个错开采样位置的单元;通 过将构成1个像素的子像素的组合按n路进行并行替换,对于每个子帧 使采样位置和子像素的组合连动地不同的单元。以上,根据本发明,在固定了像素数量的显示装置中,进行伴随縮 小的显示时,削减由于分辨率变换处理丢失的显示数据的信息量,能够 提高感知的影像的精细度。例如,向WXGA (1366x768)的分辨率的显 示装置输入了 FullHD分辨率(1920x1080)的显示数据时,能够感知 WXGA以上的精细度的影像。


图1是固定像素的显示装置中的縮小处理的概念图。图2是现有的显示装置中的縮小显示的概念图。图3是现有的显示装置的结构图。图4是本发明的显示装置的縮小显示的概念图。图5是本发明的显示装置的结构图。图6是本发明的显示装置的动作图。图7是表示1像素中的3个子像素排列的例子的图。图8是表示1像素中的3个子像素排列的例子的图。图9是表示1像素中的3个子像素排列的例子的图。图IO是表示1像素中的4个子像素排列的例子的图。图11是表示1像素中的3个子像素排列的例子的图。 图12是表示1像素中的3个子像素排列的例子的图。 图13是表示1像素中的3个子像素排列的例子的图。
具体实施方式
以下,利用

本发明的显示装置的结构。首先,用图l、图2、 图3说明现有的显示装置的动作的概要。接着,用图l、图4、图5说明 本发明的显示装置的动作的概要。接着,用图5、图6、图7说明本发明 的实施例1。并且,利用图8至图13分别说明本发明的实施例2至7。 该实施例2至7主要是显示装置的子像素的构成方法不同。并且,在以 下的说明中,在说明将输入显示数据进行n倍速显示的方案时,说明像 素数量n-3的情况,但是n的值不限于3,也可以是其它的值。(实施例1)图1是用于显示的像素数量固定的、所谓固定像素的显示装置中的 縮小处理的概念的图。下面,没有特别指出的情况下,所谓显示装置是 指固定像素的显示装置。图1 (a)是表示现有的縮小处理的概念,图1 (b)表示应用本发明的縮小处理的概念。在各图中,横轴表示时间的经 过。在图l (a)中,在1帧期间,依次输入P像素xQ行(P、 Q是自然 数)的分辨率的输入显示数据。例如NTSC规格的电视信号的影像数据, 1帧期间是16.6ms,这时帧频率是60Hz。对于该输入显示数据依次进行由滤波处理及采样速率变换处理等构 成的分辨率变换处理,生成P像素xq行(p、 q是满足p^P及c^Q的自 然数)的输出显示数据,利用各种显示装置来显示该输出显示数据。这 里,输出显示数据的1帧期间和输入显示数据的1帧期间不变化。这样,在现有的显示装置中,被感知的图像的精细度由显示装置的 总像素数量(即p像素xq行)来决定。对此,如图1 (b)所示,在本发明的显示装置中,对于输入显示数据,在1帧期间进行n次的显示。艮卩, 使输出显示数据的帧频率为n倍。这时,显示数据的更新间隔成为1/n 帧期间。下面,将该n次的显示称为子帧。本发明的显示装置,对显示装置进行驱动,以便对于n个子帧实施 分别不同的分辨率变换处理,将这些n个子帧以n倍速显示。通过该分 辨率变换处理,本发明的显示装置能够使人感知该显示装置的实际的总 像素数量(p像素xq行)以上的精细度的图像。以上,利用图1简单地说明了现有的显示装置和本发明的显示装置 的动作原理的不同。接着,为了容易理解本发明的显示装置,详细说明 现有的显示装置的结构。图2是表示现有的显示装置中的縮小显示的概念的图。并且,下面 为了简化说明,仅说明水平方向的分辨率变换。对于垂直方向,通过应 用水平方向的处理概念来同样能够实现。图2 (a)表示输入显示数据的水平方向的空间变化的例子。图2 (a) 的横轴是输入显示数据的水平方向的位置。另一方面,纵轴是输入显示 数据(或者,对于输入显示数据应用了上采样处理及滤波处理之后的显 示数据)的信号电平,表示应在显示装置上显示的明亮度。将电平根据 水平方向的位置变化的R、 G、 B各影像信号,以像素间距d的间隔进行 采样,并对各像素X1、 X2、...的每一个得到子像素的信号强度。图2 (b)表示条状排列的显示装置中的水平方向(即行方向)的像 素排列的例子。在像素间距d的每个间隔配置像素XI、 X2、...,像素 Xi由Ri、 Gi、 Bi (i是自然数)的子像素构成。用各子像素显示对应于 被采样的信号强度的明亮度,实现彩色显示。这样,通过将输入显示数据(或者,对于输入显示数据应用上采样 处理及滤波处理之后的显示数据)的信号电平,以间隔d进行采样来实 现分辨率的縮小。图3是表示现有的显示装置的结构的图。显示装置3000具备信号变 换部3100和显示部3200。信号变换部3100具备控制信号变换电路3110 和分辨率变换电路3120。在信号变换部3100中输入输入控制信号组3001及输入显示数据 3002,输出输出控制信号组3111及输出显示数据3112。分辨率变换电路3120变换输入显示数据3002的分辨率。例如,输 入显示数据3002的水平分辨率是P像素,显示部3200的水平分辨率(即 像素数量)是p像素,P〉q的关系成立时,分辨率变换电路3120实施p/P 倍的縮小处理。p/P倍的速率变换例如(日本)特开2000—165664号公 报记载那样,通过如下处理来实现将输入显示数据3002进行上采样处 理为p倍,应用适当选择进行了上采样处理的显示数据以便抑制发生各 种误差的滤波处理,将应用滤波后的显示数据下采样为1/P。控制信号变换电路3110根据输入控制信号组3001生成与输出显示 数据3122同步的输出控制信号组3111。显示部3200是具有固定像素的显示板,例如液晶显示(LCD)板、 有机EL(Electro Luminescence )板、投影式显示板、场致发射显示器(FED) 板。该显示部3200与从控制信号变换电路3110输出的输出控制信号组 3111同步,显示从分辨率变换电路3120输出的输出显示数据3122。以上,说明了现有的显示装置的结构。接着,说明本发明的显示装置。图4是表示本发明的显示装置的縮小显示的概念的图。图4 (a)是 与图2 (a)同样表示输入显示数据的空间变化的例子的图。图4 (a)的 横轴是输入显示数据的水平方向的位置。另一方面,纵轴是对输入显示 数据(或者对输入显示数据应用了上采样处理及滤波处理之后的显示数 据)的信号电平,表示应在显示装置中显示的明亮度。在图4 (a)中,对电平根据水平方向的位置变化的R、 G、 B的各影 像信号以像素间距d的间隔进行采样。这时,如现有的显示装置那样,不是将采样的位置固定为像素间距d的间隔,而是对于3个子像素的每 一个,在不同的位置进行采样。例如,在第一子帧中,在位置X1、 X2、…对子像素的信号电平Ri、 Gi、 Bi (i是自然数)进行采样。在下一个第二子帧中,在位置Yl、 Y2、... 对子像素的信号电平Ri、 Gi、 Bi进行采样。这时,位置Xi和Yi错开位 置d/3。在下一个第三子帧中,在位置Zl、 Z2、...对子像素的信号电平 Ri、 Gi、 Bi进行采样。这时,位置Xi和Zi错开位置2x (d/3), Yi和Zi 错开位置d/3。这样,不将采样位置固定为每1个间隔d的1个,而是对于每个子 帧以子像素单位错开,从而增加可通过采样取得的信号电平的信息量。 此外,输入显示数据(或者,对输入显示数据应用了上采样处理及滤波 处理之后的显示数据)的信号电平以间隔d进行采样,从而实现分辨率 的縮小。对于这样取得的显示数据,用图4 (b) (c) (d)进行说明。图4 (b) (c) (d)表示本发明的条状排列的显示装置中的水平方向(即行方向) 的像素排列的例子。在现有的图2 (b)所示的显示装置中,构成1像素的3个子像素的 组合的顺序仅仅是(R、 G、 B)的1禾中,但是在本发明中,使构成1像 素的3个子像素的组合的顺序对于每个子帧不同。艮P,如图4 (b)所示,在第一子帧中,由3个子像素(Ri、 Gi、 Bi) (i是自然数)构成1个像素Xi来进行显示。在下一个第二子帧中,如 图4 (c)所示,由3个子像素(Gi、 Bi 、 Ri+1)构成1个像素Yi来进 行显示。在下一个第三子帧中,如图4 (d)所示,由3个子像素(Bi、 Ri+1、 Gi+1) (i是自然数)构成l个像素Zi来进行显示。这样,在各子 帧中,并行替换子像素(R、 G、 B)的组合的顺序来进行彩色显示,以 便对应于采样的信号电平。这样,并行替换对应于各采样位置的子像素的组合顺序进行显示, 从而增加可显示的空间性的信息量,在固定像素的显示装置中,能够使 观测者感知像素数量以上的精细度。接着,用图5说明本发明的显示装置的结构。在图5中,显示装置 5000由信号变换部5100和显示部5200构成,将输入显示数据5002用信 号变换部5100进行变换,并显示在显示部5200。例如由电视接收机或录 相录影再现机中的信号处理电路组(未图示)或PC和便携电话中的图形 处理电路组(未图示)等来生成输入显示数据5002。此外,在显示装置5000中,与输入显示数据5002 —同输入输入控 制信号组5001。输入控制信号组5001例如包括规定输入显示数据5002 的1帧期间(显示1画面的期间)的垂直同步信号、规定1水平扫描期 间(表示l行的期间)的水平同步信号、规定输入显示数据5002的有效 期间的数据有效期间信号及与输入显示数据5002同步的基准时钟信号 等。输入显示数据5002及输入控制信号组5001从外部的信号发生装置 (未图示)传送到显示装置5000。在该传送中,例如能够使用LVDS电 平、CMOS电平、LVTTL电平等各种电信号。信号变换部5100变换输入显示数据5002的分辨率,生成输出显示 数据5182,并向显示部5200输出。该信号变换部5100具备n倍速化电 路5130、帧存储器5140、移相器5150、 5160、选择器5170、分辨率变 换电路5120、并行替换电路5180及控制信号变换电路5110。n倍速化电路5130对输入显示数据5002的帧频率,生成使帧频率成 为n倍的n倍速化显示数据5132。并且,n倍速化电路5130将输入显示 数据5002依次存储在帧存储器5140中。在读取存储的1帧期间部分的 数据时,在进行n分割的时间内读取1帧期间。在1帧期间实施n次该 读取动作,从而能够实现帧频率的n倍化。帧存储器5140是具备能够存储至少1帧的显示数据的电容的存储元 件,进行输入显示数据5002的写入、n倍速化显示数据5132的读取处理。 作为帧存储器5140,例如可以使用各种DRAM (Dynamic Random AccessMemory)等。5141是向帧存储器写入的写入数据,5142是从帧存储器 读取的读取数据。此外,n倍速化电路5130生成n倍速控制信号组5131和子帧识别信 号5133。 n倍速控制信号组5131例如包括规定l子帧期间的n倍速垂 直同步信号、规定1水平扫描期间的n倍速水平同步信号、规定n倍速 化显示数据5132的有效期间的n倍速化显示数据有效期间信号及与n倍 速化显示数据5132同步的n倍速时钟信号等。子帧识别信号5133与n 倍速化显示数据5132同步,用于识别n倍速化显示数据5132是第几个 子帧。移相器5150、 5160具备移动n倍速化显示数据的相位的功能。具体 地,移相器5150使n倍速化显示数据5132移位d/n、移相器5160使n 倍速化显示数据5132的相位移位(2xd)/n。通过该移位动作,得到第一 子帧用的n倍速化显示数据5132、第二子帧用的移相n倍速化显示数据 5152、第三子帧用的移相n倍速化显示数据5162。选择器5170从第一子帧用的n倍速化显示数据5132、第二子帧用的 移相n倍速化显示数据5152、第三子帧用的移相n倍速化显示数据5162 中,根据子帧识别信号5133选择对应于各子帧的n倍速化显示数据,输 出为选择n倍速显示数据5172。分辨率变换电路5120变换由选择器5170选择出的选择n倍速化显 示数据5172的分辨率,输出分辨率变换显示数据5122。例如,输入显示 数据5002的水平分辨率(即像素数量)是P像素,显示部5200的水平 分辨率(即像素数量)是p像素,在成立P〉p的关系时,分辨率变换电 路5120进行p/P倍的縮小处理。p/P倍的速率变换例如(日本)特开2000—165664号公报中记载那 样,通过如下处理来实现将显示数据进行上采样处理为p倍,可以应 用适当地选择经上采样处理的显示数据以抑制发生各种误差的滤波处 理,通过将滤波应用后的显示数据下采样为1/P。或者,也可以利用其它 方法进行分辨率变换。然而,这时分辨率变换的选择n倍速化显示数据5172通过移相器 5150、 5160及选择器5170的动作,相位按每个子帧不同。该动作在图4 中相当于在第一子帧中在位置Xi进行采样、在第二子帧中在位置Yi采 样、在第三子帧中在位置Zi采样的动作。并行替换电路5180基于子帧识别信号5133对从分辨率变换电路 5120输出的分辨率变换显示数据5122并行替换子像素的组合顺序(子像 素的排列),并输出输出显示数据5182。这里的处理在图4 (b)、图4 (c)、 图4 (d)中相当于按每个子帧切换第一子帧中的第一子像素排列、第二 子帧中的第二子像素排列、第三子帧中的第三子像素排列的处理。控制信号变换电路5110根据n倍速化控制信号组5131生成与输出 显示数据5182同步的输出控制信号组5111。该输出控制信号组5111例 如包括规定输出显示数据5182的1子帧期间(显示1个画面的期间)的 垂直同步信号、规定1水平扫描期间(显示1行的期间)的水平同步信 号、规定输出显示数据5182的有效期间的数据有效期间信号及与输出显 示数据5182同步的基准时钟信号等。显示部5200是具有固定像素的显示板,例如液晶显示(LCD)板、 有机EL(Electro Luminescence)板、投影式显示板、场致发射显示器(FED) 板。示出了使用液晶显示板5240作为显示装置的例子,但是也可以使用 其它显示装置。显示部5200具备定时生成电路5210、数据线驱动电路5220、扫描 线驱动电路5230、液晶显示板5240、参照电压生成电路5250。向定时生成电路5210输入从信号变换部输出的输出控制信号组51H 和输出显示数据5182。该定时生成电路5210根据输出控制信号组5111 和输出显示数据5182,生成用于控制数据线驱动电路5220的数据线驱动 电路控制信号组5211和数据线驱动显示数据5212、以及用于控制扫描线 驱动电路5230的扫描线驱动电路控制信号组5213。数据线驱动电路控制信号组5211例如包括规定基于数据线驱动显 示数据5212的数据电压的输出定时的输出定时信号、决定源极电压的极性的交流化信号、以及与显示数据同步的时钟信号等。扫描线驱动电路控制信号组5213例如包括规定1行的扫描期间的移位信号、规定起始行 的扫描开始的垂直开始信号等。5250是参照电压生成电路,5251是参照 电压。数据线驱动电路5220根据参照电压5251生成对应于显示灰度的数 量的电位,并选择对应于数据线驱动显示数据5212的1电平的电位,输 出施加到液晶显示板5240上的数据电压5221。扫描线驱动电路5230基于扫描线驱动电路控制信号组5213生成扫 描线选择信号5231,并向液晶显示板5240的扫描线输出。液晶显示板5240的1子像素5241包括由源电极、栅电极、漏电 极构成的TFT (Thin Film Transistor);液晶层;以及对置电极。通过将扫 描信号施加在栅电极上,进行TFT的开关动作,在TFT为导通状态下, 数据电压通过源电极写入与液晶层的一方连接的漏电极,在TFT为断开 的状态下,保持写入漏电极的电压。假设该漏电极的电压为Vd,对置电 极电压为VCOM。液晶层基于漏电极电压Vd和对置电极电压VCOM的 电位差改变偏振方向,通过夹着配置在液晶层的上下的偏振片,改变来 自配置在背面的背光源的透射光量,进行灰度显示。接着,用图6说明本发明的显示装置的动作。图6是图5所示的显 示装置的动作的时间图。图6的横轴表示时间。首先,如图5所示,从 外部的信号发生装置(未图示)输入输入显示数据5002和输入控制信号 组5001。在图6中,表示作为输入控制信号组5001的一个的输入垂直同 步信号601和输入显示数据5002。输入垂直同步信号601是规定输入显 示数据5002的1帧期间的信号,是与输入显示数据5002的帧的切换同 步的脉冲。在图6中,D (j)表示第j帧(j是自然数)的输入显示数据。同样 地,例如D (j+l)表示第j+l帧的输入显示数据。输入显示数据5002中 得各帧数据以1帧期间单位依次输入…D( j )、 D( j +1 )、 D(j+2)、…。接着,通过图5所示的n倍速化电路5130执行n倍速化处理。在图6中,表示由n倍速化电路5130生成的n倍速控制信号组5131的一个即 n倍速垂直同步信号602、 n倍速化显示数据5132、子帧识别信号5133。 n倍速垂直同步信号602是规定n倍速化显示数据5132的1子帧期间(即 1/n帧期间)的信号,是与n倍速化显示数据5132的子帧的切换同步的 脉冲。并且,如图6所示,在输入垂直同步信号601及输入显示数据5002、 n倍速垂直同步信号602及n倍速化显示数据5132之间, 一般产生由n 倍速化处理引起的延迟。并且,n倍速化电路5130根据输入控制信号组5001生成子帧识别信 号5133。子帧识别信号5133用于判别n倍速化显示数据5132的子帧。 在本实施例中,示出子像素的数n二3的情况即将输入显示数据5002的 一帧分割为第一子帧、第二子帧及第三子帧的3个的例子,所以子帧识 别信号5133例如可以由对0、 1、 2的各值依次进行计数的计数器构成。 在图6中,示出对第一子帧分配计数值O、对第二子帧分配计数值l、对 第三子帧分配计数值2的例子,但是不限于此。接着,通过图5所示的移相器5150、 5160、选择器5170及分辨率变 换电路5120对n倍速化显示数据5132执行分辨率变换。选择器5170接 收子帧识别信号5133、第一子帧用的n倍速化显示数据5132、第二子帧 用的移相n倍速化显示数据5152、第三子帧用的移相n倍速化显示数据 5162,作为输入,根据子帧识别信号5133选择对应于该子帧的选择n倍 速显示数据5172。在图6中,D' (j)表示对第j帧的n倍速化显示数据D (j)实施了 第二子帧用的移相的移相n倍速化显示数据5152, D〃 (j)表示对第j帧 的n倍速化显示数据D (j)实施了第三子帧用的移相的移相n倍速化显 示数据5162。接着,在图5所示的并行替换电路5180中,基于帧识别信号5133 并行替换选择n倍速化显示数据5172的子像素的排列,生成输出显示数 据5182。此外,在控制信号变换电路5110中,由n倍速化控制信号组 5131生成输出显示控制信号组5111。在图6中表示从输出控制信号组5U1中规定lT出显示数据5182的1 子帧期间的垂直同步信号603。在图6中,S (j)是对第j帧的第一子帧 的n倍速化显示数据实施了分辨率变换的分辨率变换显示数据,S' (j) 表示对第j帧的第二子帧用的移相n倍速化显示数据实施了分辨率变换的 分辨率变换显示数据,S" (j)表示对第j帧的第三子帧用的移相n倍速 化显示数据实施了分辨率变换的分辨率变换显示数据。同样,A (j)是第j帧的第一子帧的输出显示数据,A' (j)表示第j 帧的第二子帧的输出显示数据,A" (j)表示第j帧的第三子帧的输出显 示数据。并且,如图6所示,在n倍速垂直同步信号602及n倍速显示 数据5132、输出垂直同步信号603及输出显示数据5182之间, 一般产生 由各种数据变换处理引起的延迟。图7表示将本发明的显示装置的子像素排列成格子状的例子的图。 放大显示板的一部分,以用粗线围成的三个相同面积的子像素为单位构 成1个像素。图7 (a)、图7 (b)、图7 (c)表示同一显示装置的同一位 置上的各子帧的像素的结构。图7 (a)中,在第一子帧中的子像素的排 列中,由相同面积的子像素R、 G、 B的排列构成l像素。图7 (b)中, 在第二子帧中的子像素排列中,由相同面积的子像素G、 B、 R的排列构 成1像素。图7 (c)中,在第三子帧中的子像素的排列中,由相同面积 的子像素B、 R、 G的排列构成l像素。这样,使第一、第二、第三各子 帧的子像素的排列不同。并且,子帧的显示顺序或行内的子像素的排列 顺序不限于图7的例子。(实施例2)图8是表示将本发明的显示装置的子像素排列成格子状的例子的图。 放大显示板的一部分,以用粗线围成的3个相同面积的子像素为单位构 成一个像素。图8 (a)、图8 (b)、图8 (c)表示同一显示装置的同一位 置上的各子帧的像素的结构。图8 (a)中,在第一子帧中的子像素的排 列中,第一行由相同面积的子像素R、 G、 B的排列构成l像素。第二行由相同面积的子像素G、 B、 R的排列构成一像素。第三行由相同面积的 子像素B、 R、 G的排列构成1像素。第四行以后重复以上的3行的周期。 图8 (b)是第二子帧中的子像素的排列,每个行的子像素的排列不同于 图8 (a)所示的第一子帧。图8 (c)是第三子帧中的子像素的排列,每 个行的子像素的排列不同于图8 (a)所示的第一子帧及图8 (b)所示的 第二子帧。在图7的各子帧中,各行的子像素的排列相同,但在图8中的各子 帧中,不同点在于进一步使每个行的子像素的排列不同。并且,子帧的 显示顺序、行内的子像素的排列顺序、每个行的子像素的排列顺序不限 于图8的例子。并且,子像素排列以外的显示装置的结构和动作与实施 例1中说明的显示装置相同,所以省略说明。(实施例3)图9是表示本发明的显示装置的子像素排列的例子的图。放大显示 板的一部分,以用粗线围成的三个相同面积的子像素为单位构成一个像 素。该实施例是在对于每个行将水平位置错开0.5子像素的、所谓A — V配置的显示装置中应用本发明的情况的例子。在A—V配置的显示装置中,子像素的排列是6路。图9 (a)、图9 (b)、图9 (c)、图9 (d)、图9 (e)、图9 (f)表示同一显示装置的同 一位置上的6路的子像素的排列。在本实施例中,设子帧数为例如子像 素数n=3的2倍的6,将图9所示的各排列分配给各子帧。并且,在各 像素的重心位置,调节分辨率变换电路,以便进行采样。并且,可以根据图9可知,在A—V配置的显示装置中,6路像素的 重心位置不仅在水平方向变动,还在垂直方向变动。BP,在A—V配置 的显示装置中,若应用本发明,则不仅可以提高水平方向的精细度,还 可以提高垂直方向的精细度。并且,子帧的显示顺序或行内的子像素的排列顺序不限于图9的例 子。并且,子像素排列以外的显示装置的构成或动作与实施例1中说明的显示装置相同,所以省略说明。(实施例4)图10是表示将本发明的显示装置的子像素排列成格子状的例子的 图。放大显示板的一部分,以用粗线围成的4个相同面积的子像素为单 位构成1个像素。是除了 R、 G、 B的子像素以外加上了 W (白)的子像 素的、所谓RGBW配置的显示装置中应用了本发明的情况的例子。在RGBW配置的显示装置中,子像素的排列是4路。图10 (a)、图 10 (b)、图10 (c)、图10 (d)表示同一显示装置的同一位置上的4路 的子像素排列。在本实施例中,例如将子帧数设为,子像素的数n二4, 将图IO所示的各排列分配给各子帧。并且,调节分辨率变换电路,以便 在各像素的重心位置进行采样。并且,从图IO可知,在RGBW配置的显示装置中,4路的像素的重 心位置不仅在水平方向变动,在垂直方向也变动。即,在RGBW配置的 显示装置中,若应用本发明,不仅可以提高水平方向的精细度,还可以 提高垂直方向的精细度。并且,子帧的显示顺序或行内的子像素的排列顺序不限于图10的例 子。并且,子像素排列以外的显示装置的结构或动作与实施例1中说明 的显示装置相同,所以省略说明。(实施例5)图11是表示本发明的显示装置的子像素排列的例子的图。放大显示 板的一部分,以用粗线围成的三个相同面积的子像素为单位构成1个像 素。是在将R、 G、 B子像素排列成L字及倒L字的、所谓L字配置的 显示装置中应用本发明的情况的例子。在L字配置的显示装置中,子像素的排列有6路。图ll (a)、图ll (b)、图11 (c)、图11 (d)、图11 (e)、图11 (f)表示同一显示装置 的同一位置上的6路的子像素的排列。在本实施例中,例如将子帧数量设为子像素的数量11=3的2倍的6,将图11所示的各排列分配给各子帧。 并且,调节分辨率变换电路,以便在各像素的重心位置进行采样。并且,从图11可知,在L字配置的显示装置中6路的像素的重心位 置不仅在水平方向变动,在垂直方向也变动。即,在L字配置的显示装 置中,若应用本发明,不仅可以提高水平方向的精细度,还可以提高垂 直方向的精细度。并且,子帧的显示顺序或行内的子像素的排列顺序不限于图11的例 子。并且,子像素排列以外的显示装置的结构或动作与实施例1中说明 的显示装置相同,所以省略说明。(实施例6)图12是表示本发明的显示装置的子像素排列的例子的图。示出放大 显示板的一部分并以用粗线围成的三个相同面积的子像素为单位构成1 个像素的情况。是在将R、 G、 B子像素排列成L字及倒L字的、所谓L 字配置的显示装置中应用本发明的情况的例子。与图ll所示的L字配置 的显示装置的不同点是B的子像素的排列在列方向上排列成直线状。在该L字配置的显示装置中,子像素的排列有2路。图12 (a)、图 12 (b)表示同一显示装置的同一位置上的2路的子像素的排列。在本实 施例中,例如将子帧数量设为2,将图12所示的各排列分配给各子帧。 并且,调节分辨率变换电路,以便在各像素的重心位置进行采样。并且,从图12可知,在L字配置的显示装置中,2路的像素的重心 位置不仅在水平方向变动,在垂直方向也变动。g口,在L字配置的显示 装置中,若应用本发明,则可以提高垂直方向的精细度。并且,子帧的显示顺序或行内的子像素的排列顺序不限于图12的例 子。并且,子像素排列以外的显示装置的结构或动作与实施例1中说明 的显示装置相同,所以省略说明。(实施例7)图13是表示本发明的显示装置的子像素排列的例子的图。放大显示板的一部分并以用粗线围成的三个相同面积的子像素为单位构成1个像素。是在将R、 G、 B子像素排列成L字及倒L字的、所谓L字配置的 显示装置中应用本发明的情况的例子。子像素的排列和组合方法不同于 图11所示的L字配置的显示装置。更具体地,图11所示的L字配置的 显示装置由2行3列的子像素构成2个像素,相对于此,图13所示的L 字配置的显示装置由3行2列的子像素构成2个像素。在该L字配置的显示装置中,子像素的排列有6路。图13 (a)、图 13 (b)、图13 (c)、图13 (d)、图13 (e)、图13 (f)表示同一显示装 置的同一位置上的6路的子像素的排列。在本实施例中,例如将子帧数 量设为子像素的数11=3的2倍的6,将图13所示的各排列分配给各子帧。 并且,调节分辨率变换电路,以便在各像素的重心位置进行采样。并且,从图12可知,在L字配置的显示装置中,6路的像素的重心 位置不仅在水平方向变动,在垂直方向也变动。SP,在L字配置的显示 装置中,若应用本发明,不仅可以提高水平方向的精细度,还可以提高 垂直方向的精细度。并且,子帧的显示顺序或行内的子像素的排列顺序不限于图13的例 子。并且,子像素排列以外的显示装置的结构或动作与实施例1中说明 的显示装置相同,所以省略说明。
权利要求
1.一种显示装置,其特征在于,具备显示板,具有多个像素,上述像素以n个子像素为单位构成1像素;数据线驱动电路,向上述像素输出对应于显示数据的显示信号;扫描线驱动电路,输出用于选择上述像素的选择信号;n倍速化电路,将所输入的输入显示数据的1帧n倍速化为n子帧;移相器,用于使n倍速化的n个显示数据的各相位不同;选择器,依次选择相位不同的n个显示数据;分辨率变换电路,变换被依次选择的n个显示数据的分辨率;及信号变换部,由并行替换电路构成,该并行替换电路将变换的n个显示数据的构成1像素的n个子像素的组合,对应于n个子帧按n路进行替换。
2. 如权利要求1所述的显示装置,其特征在于,由上述并行替换电 路替换的子像素的组合,在对应于n个子帧的每个显示区域不同。
3. 如权利要求1所述的显示装置,其特征在于,上述n个子像素由 n种颜色构成,将上述子像素排列成格子状。
4. 如权利要求1所述的显示装置,其特征在于,上述n个子像素由 n种颜色构成,将上述子像素按每行或每列错开0.5子像素来排列。
5. 如权利要求1所述的显示装置,其特征在于,上述子像素由4个子 像素构成,由4种颜色构成,将4个子像素排列成格子状。
6. 如权利要求1所述的显示装置,其特征在于,上述子像素由3个 子像素构成,由3种颜色构成,将3个子像素排列成L字形。
7. 如权利要求6所述的显示装置,其特征在于,将上述3个子像素 中的至少1种颜色排列成直线状,对应于2个子帧按2路并行替换上述3 个子像素的排列。
8. 如权利要求6所述的显示装置,其特征在于,将以排列成上述L 字形的3个子像素为单位的L字形的像素、和与上述L字形的像素成一对的倒L字形的像素沿行方向邻接排列,使2个像素形成2行x3列的格 子。
9. 如权利要求6所述的显示装置,其特征在于,将以排列成上述L 字形的3个子像素为单位的L字形的像素、和与上述L字形的像素成一 对的倒L字形的像素沿列方向邻接排列,使2个像素形成3行x2列的格 子。
10. 如权利要求1所述的显示装置,其特征在于,构成上述1像素的 n个子像素的面积相同。
全文摘要
本发明的显示装置中,用于使显示部(5200)以n倍速进行显示的信号变换部(5100),将输入显示数据(5002)的1帧期间n倍速化为n个子帧,对每个n倍速化的显示数据移位采样位置,为了变换分辨率而进行采样,将采样的输出显示数据的构成1个像素的子像素的组合按n路进行并行替换,对每个子帧使采样位置和子像素的组合连动地不同。
文档编号G09F9/30GK101241666SQ200810004830
公开日2008年8月13日 申请日期2008年2月4日 优先权日2007年2月9日
发明者丸山纯一, 大石纯久, 小野记久雄, 庄司孝志, 黑川能毅 申请人:株式会社日立显示器
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1