用于一平面显示器的一时序控制器存取数据的方法

文档序号:2535283阅读:151来源:国知局
专利名称:用于一平面显示器的一时序控制器存取数据的方法
技术领域
本发明涉及一种用于一平面显示器的一时序控制器存取数据的方法及 其相关装置,尤其是涉及一种可减少该时序控制器的一线緩沖器所需的存储 器单元,以节省影像数据的存储器的方法及其相关装置。
背景技术
液晶显示器具有外型轻薄、耗电量少以及无辐射污染等特性,已被广泛
地应用在计算机系统、移动电话、个人数字助理(PDA)等信息产品上。液 晶显示器的工作原理利用液晶分子在不同排列状态下,对光线具有不同的偏 振或折射效果,因此可经由不同排列状态的液晶分子来控制光线的穿透量, 进一步产生不同强度的输出光线,及不同灰阶强度的红、绿、蓝光。
请参考图1,图1为已知一薄膜晶体管(Thin Film Transistor, TFT)液 晶显示器10的示意图。薄膜晶体管液晶显示器10包含一面板100、 一时序 产生器102、 一数据线讯号输出电路104及一扫描线讯号输出电路106。数 据线讯号输出电路104根据时序产生器102所产生的控制讯号,将一数据讯 号转换为电压讯号,而扫描线讯号输出电路106根据时序产生器102所产生 的控制讯号,控制电压讯号的输出,进而控制每一像素(Pixel)的等效电容 的电平差,使面板100呈现出不同的灰阶变化。另一方面,薄膜晶体管液晶 显示器10的画面以一列(Row)为单位逐列显示,进而显示一完整画面。
在图1中,画面的一列对应于2N个像素数据P广P2N,且像素数据P广P2N通
过双端口的数据线讯号输出电路104输出至面板100。也就是说,像素数据
Pj及PNW同时显示,像素数据P2及PN+2同时显示,依此类推。
然而,原始的像素数据PrP2N并非依显示顺序排列,而是序列(Series) 排列如P,、 P2、 ...PN、 PN+1、 ...P2N,因此,时序产生器102中设有一线缓冲 器(Line Buffer) 110,用来将序列的像素数据P,-P2N转换为并列的像素数据 Pi、 Pn+i、 P2、 Pn+2、 ...Pn、 P2n,以输出至数据线讯号输出电路104。关于时 序产生器102中像素数据P广P2N及线缓冲器IIO的关系示意图,请参考图2。线緩沖器110包含有N个存储器单元,其中每个存储器单元(例如2bytes) 用来储存连续两个像素数据。因此,线緩冲器110共可储存2N个像素数据
Pl-P2N。对像素数据P广P2N来说,当像素数据由P,依序写入至PNW时,像素
数据P!及PNW即由线缓冲器110读出,输出至数据线讯号输出电路104,使
像素数据Pi及PNW同时显示。同样地,当像素数据写入至PN+2时,像素数 据P2及PN+2即由线緩冲器IIO读出,输出至数据线讯号输出电路104,使像 素数据P2及PN+2同时显示,依此类推。
然而,对于一列像素数据来说,已知线緩冲器IIO的每个存储器单元仅 用来写入及读出一次,无法提升存储器的使用效率。

发明内容
因此,本发明的主要目的即在于提供一种用于一平面显示器的一时序控 制器存取数据的方法及其相关装置,以节省影像数据的存储器。
本发明披露一种用于 一平面显示器的 一 时序控制器存取数据的方法,包 含有于该时序控制器中形成一线緩沖器,该线緩沖器包含多个存储器单元; 将该多个存储器单元分为 一第 一部分及一第二部分,该第 一部分的存储器单 元的数量大于该第二部分的存储器单元的数量;以该第一部分的存储器单元
储存对应于一画面的一列的多个像素数据中 一第 一数量的像素数据;以该第 二部分的存储器单元储存该多个像素数据中 一第二数量的像素数据;以及依 序读取该多个存储器单元所储存的像素数据;其中,该第一数量与该第二数
量相等。
本发明还披露一种可节省影像数据的存储器的平面显示器,包含有一面 板; 一数据线讯号输出电路,耦接于该面板,用来输出影像数据至该面板; 一扫描线讯号输出电路,耦接于该面板,用来驱动该面板显示影像数据;以 及一时序控制器,耦接于该数据线讯号输出电路及该扫描线讯号输出电路, 用来处理影像数据,该时序控制器包含有一线緩冲器,包含有多个存储器单 元,该多个存储器单元分为一第一部分及一第二部分,该第一部分的存储器 单元的数量大于该第二部分的存储器单元的数量; 一控制单元,耦接于该线 緩冲器,用来以该第 一部分的存储器单元储存对应于一画面的 一列的多个像 素数据中 一 第 一数量的像素数据,及以该第二部分的存储器单元储存该多个 像素数据中一第二数量的像素数据;以及一数据分组单元,耦接于该控制单元,用来通过该控制单元依序读取该多个存储器单元所储存的像素数据,并 输出至该数据线讯号输出电路;其中,该第一数量与该第二数量相等。


图1为已知一薄膜晶体管液晶显示器的示意图。
图2为已知一时序产生器中像素数据及线緩冲器的关系示意图。
图3为本发明实施例一流程的示意图。
图4为图3的流程用于存取16个像素数据的示意图。
图5为本发明实施例一平面显示器的示意图。
附图符号说明
10 薄膜晶体管液晶显示器
50 平面显示器
100、 500 面才反
104、 502 数据线讯号输出电路
106、 504 扫描线讯号输出电^各
102、 506 时序控制器
110、 510 线緩沖器
512控制单元
514数据分组单元
P,-P2N 像素数据
30 流程
300、 302、 304、 306、 308、 310步骤
具体实施例方式
由于已知线緩沖器(Line Buffer)的存储器使用效率无法提升,因此, 本发明提出一存取数据的方法,以节省线緩冲器所需的存储器。请参考图3, 图3为本发明实施例一流程30的示意图。流程30用于一平面显示器的一时 序控制器中,用来存取数据。流程30包含以下步骤
步骤300:开始。
步骤302:于该时序控制器中形成一线緩冲器,该线緩冲器包含K个存储器单元,K〉l。
步骤304:将K个存储器单元分为一第一部分及一第二部分,且第一部 分的存储器单元的数量大于第二部分的存储器单元的数量。
步骤306:以第一部分的存储器单元储存对应于一画面的一列的2N个 像素数据中前N个像素数据P广Pn,以及以第二部分的存储器单元储存该2N 个像素数据后N个像素数据PN+1-P2N, N 〉 1 。
步骤308:依序读取K个存储器单元所储存的像素数据。
步骤310:结束。
在流程30中,像素数据PrPN依序对应于画面的一列的前半部分,储存
于第一部分的存储器单元;像素数据PN+rP,依序对应于同一列的后半部分, 储存于第二部分的存储器单元。第一部分的存储器单元的数量大于第二部分
的存储器单元的数量,也就是说,第二部分的存储器单元必须进行至少两次 的读写程序,以将像素数据P,-P2N输出。请注意,上述及后文中使用「前」 或「后」表示像素数据,相对于像素数据输入至时序控制器的时间而言。
在步骤306中,以第一部分的存储器单元储存像素数据P,-PN,依序将 像素数据PrPN中每连续两个像素数据,储存于第一部分的存储器单元中每 一存储器单元。同样地,以第二部分的存储器单元储存像素数据PN+1-P2N, 依序将像素数据PN+1-P2N中每连续两个像素数据,储存于第二部分的存储器 单元中每一存储器单元。此外,对应于画面的一列的前半部分的像素数据 PrPN及后半部分的像素数据PN+1-P2N,通过平面显示器的一双端口的数据线 讯号输出电路输出,因此,步骤308中依序读取K个存储器单元所储存的像 素数据,指将像素数据P,及PN+1由对应的存储器单元读出,接着将像素数
据P2及PN+2由对应的存储器单元读出,依此类推。
另一方面,在本发明实施例中,2N个像素数据的后N个像素数据 PN+i-P2N较佳地依顺序分为数量相等的两部分,即N/2个像素数据PN+1-P3N/2 及N/2个像素数据P(3N/2)+1-P2N。本发明实施例以每连续两个像素数据为单位,
将像素数据P,-P3N/2储存于第二部分的存储器单元中每一存储器单元,同样 地,将像素数据P(3N/2)+广P2N储存于第二部分的存储器单元中每一存储器单 元。由于每一存储器单元用来储存两个像素数据,因此第一部分的存储器单
元的数量为N/2,而第二部分的存储器单元的数量为N/4。也就是说,存储 器单元的数量K等于N/2+N/4二3N/4。在已知技术中,对应于一画面的一列的2N个像素数据储存于N个存储器单元。相较之下,本发明实施例将对 应于一画面的一列的2N个像素数据储存于3N/4个存储器单元,因此节省了 1/4数量的存储器单元。值得注意的是,流程30用来存取对应于画面的一列 的像素数据,本发明实施例可将对应于画面所包含的多列的每一列进行像素 数据的存取,进而显示一完整画面。
关于2N个像素数据写入及读出线緩冲器的存储器单元的顺序,举例说 明如下。请参考图4,图4为流程30用于存取16个像素数据的示意图。画 面的一列共16个像素数据P,-P,6对应储存于包含有(3/4)x8二6个存储器单元 的线緩沖器。图4中以实线表示写入,以虚线表示读取,Wl-W8表示像素 数据写入的顺序,以Rl-R8表示像素数据读取的顺序。举例来说,像素数据 P7及Ps对应至W4及R7,表示像素数据P7及Ps于写入顺序中排行第4,于
读取顺序中排行第7。另一方面,由上可知,像素数据P9-P,2及像素数据P『P^ 储存于同样的存储器单元,因此像素数据P;rPu写入后须先读出,才能于同
样的存储器单元再写入像素数据P,3-P^。因此,对画面的一列来说,像素数 据 的 存 取 顺 序 为
Wl—W2—W3—W4—Rl—W5—R2—W6—R3—W7—R4—W8—R5—R6— R7—R8。除此之外,流程30可用于显示一画面。对应于画面的一列与其前 一列及后 一 列的数据存取顺序,可表示如 下…R5,—W1—R6,—W2—R7,—W3—R8,—W4—Rl—W5—R2—W6—R3 —W7—R4—W8—R5—Wl"—R6—W2"—R7—W3"—R8—W4"—...,其中 R5,表示前一列数据的读取,Wl"表示后一列数据的写入,依此类推。
除此之外,请参考图5。图5为本发明实施例一平面显示器50的示意 图。平面显示器50根据流程30以转换像素数据的排列方式,进而节省影像 数据的存储器。平面显示器50包含有一面板500、 一数据线讯号输出电路 502、 一扫描线讯号输出电路504及一时序控制器506。数据线讯号输出电路 502耦接于面板500,用来输出影像数据至面板500。扫描线讯号输出电路 504耦接于面板500,用来驱动面板显示影像数据。时序控制器506耦接于 数据线讯号输出电路502及扫描线讯号输出电路504,用来处理影像数据。 时序控制器506包含有一线緩沖器510、 一控制单元512及一数据分组单元 514。线缓沖器510包含有K个存储器单元,K个存储器单元分为一第一部 分及一第二部分,且第一部分的存储器单元的数量大于第二部分的存储器单元的数量,K>1。控制单元512耦接于线缓冲器510,用来以第一部分的存 储器单元储存对应于一画面的一列的2N个像素数据中前N个像素数据 PrPN,及以第二部分的存储器单元储存2N个像素数据中后N个像素数据 Pn+i-P2n, N>1。数据分组单元514耦接于控制单元512,用来通过该控制 单元512依序读取K个存储器单元所储存的^^素数据,并输出至数据线讯号 ^r出电^各502。
值得注意的是,由于像素数据Pn+广P2n的数量与像素数据P广Pn相同, 但第二部分的存储器单元的数量少于第一部分的存储器单元,因此,第二部 分的存储器单元必须进行至少两次的读写程序,以将像素数据PN+,-P,输出。 较佳地,第一部分的存储器单元的数量为第二部分的存储器单元的数量的2 倍。关于平面显示器50中各单元间的运作方式,请参考流程30,在此不赘 述。如此一来,平面显示器50的时序控制器506可通过流程30,将对应于 一画面的一列的2N个像素数据储存于3N/4个存储器单元的线緩冲器。相较 于已知技术,本发明实施例的线緩沖器510节省了 1/4数量的存储器单元。
综上所述,本发明实施例将对应于画面的一列的2N个像素数据的后N 个像素数据PN+1-P2N,依顺序分为数量相等的两部分,并且同样于第二部分 的存储器单元进行读写程序,如此一来,本发明实施例可将2N个像素数据 储存于3N/4个存储器单元。在已知技术中,对应于一画面的一列的2N个像 素数据需要N个存储器单元才能储存。相较之下,本发明实施例节省了 1/4 数量的存储器单元,进而节省线緩冲器的成本。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的均等变 化与修饰,皆应属本发明的涵盖范围。
权利要求
1.一种用于一平面显示器的一时序控制器存取数据的方法,包含有于该时序控制器中形成一线缓冲器,该线缓冲器包含多个存储器单元;将该多个存储器单元分为一第一部分及一第二部分,该第一部分的存储器单元的数量大于该第二部分的存储器单元的数量;以该第一部分的存储器单元储存对应于一画面的一列的多个像素数据中一第一数量的像素数据;以该第二部分的存储器单元储存该多个像素数据中一第二数量的像素数据;以及依序读取该多个存储器单元所储存的像素数据;其中,该第一数量与该第二数量相等。
2. 如权利要求1所述的方法,其中该第一部分的存储器单元的数量为该 第二部分的存储器单元的数量的2倍。
3. 如权利要求1所述的方法,其中该第一数量的像素数据对应于该画面 的该列的前半部分,该第二数量的像素数据对应于该画面的该列的后半部分。
4. 如权利要求1所述的方法,其中以该第一部分的存储器单元储存对应 于该多个像素数据中该第一数量的像素数据,依序将该第一数量的像素数据 中每连续两个像素数据储存于该第一部分的存储器单元中每一存储器单元。
5. 如权利要求1所述的方法,其中以该第二部分的存储器单元储存该多 个像素数据中该第二数量的像素数据,包含有将该第二数量的像素数据分为一第三数量的像素数据及一第四数量的像素数据;依序将该第三数量的像素数据中每连续两个像素数据储存于该第二部 分的存储器单元中每一存储器单元;以及依序将该第四数量的像素数据中每连续两个像素数据储存于该第二部 分的存储器单元中每一存储器单元;其中,该第三数量与该第四数量相等。
6. 如权利要求1所述的方法,其中该画面包含有多列。
7. —种可节省影像数据的存储器的平面显示器,包含有一面板;一数据线讯号输出电路,耦接于该面板,用来输出影像数据至该面板; 一扫描线讯号输出电路,耦接于该面板,用来驱动该面板显示影像数据;以及一时序控制器,耦接于该数据线讯号输出电路及该扫描线讯号输出电 路,用来处理影像数据,该时序控制器包含有一线緩冲器,包含有多个存储器单元,该多个存储器单元分为一第一部 分及一第二部分,该第一部分的存储器单元的数量大于该第二部分的存储器 单元的数量;一控制单元,耦接于该线緩冲器,用来以该第一部分的存储器单元储存 对应于 一 画面的 一 列的多个像素数据中 一 第 一数量的像素数据,及以该第二 部分的存储器单元储存该多个像素数据中一第二数量的像素数据;以及一数据分组单元,耦接于该控制单元,用来通过该控制单元依序读取该 多个存储器单元所储存的像素数据,并输出至该数据线讯号输出电路;其中,该第一数量与该第二数量相等。
8. 如权利要求7所述的平面显示器,其中该第一部分的存储器单元的数 量为该第二部分的存储器单元的数量的2倍。
9. 如权利要求7所述的平面显示器,其中该第一数量的像素数据对应于 该画面的该列的前半部分,该第二数量的像素数据对应于该画面的该列的后 半部分。
10. 如权利要求7所述的平面显示器,其中该控制单元还用来依序将该 第一数量的像素数据中每连续两个像素数据储存于该第一部分的存储器单 元中每一存储器单元。
11. 如权利要求7所述的平面显示器,其中该线緩冲器还用来将该第二 数量的像素数据分为一第三数量的像素数据及一第四数量的像素数据,该第 三数量与该第四数量相等。
12. 如权利要求11所述的平面显示器,其中该控制单元还用来依序将该 第三数量的像素数据中每连续两个像素数据储存于该第二部分的存储器单 元中每一存储器单元,及依序将该第四数量的像素数据中每连续两个像素数据储存于该第二部分的存储器单元中每一存储器单元。
13. 如权利要求7所述的平面显示器,其中该画面包含有多列。
全文摘要
用于一平面显示器的一时序控制器存取数据的方法,包含有于该时序控制器中形成一线缓冲器,该线缓冲器包含多个存储器单元;将该多个存储器单元分为一第一部分及一第二部分,该第一部分的存储器单元的数量大于该第二部分的存储器单元的数量;以该第一部分的存储器单元储存对应于一画面的一列的多个像素数据中一第一数量的像素数据;以该第二部分的存储器单元储存该多个像素数据中一第二数量的像素数据;以及依序读取该多个存储器单元所储存的像素数据;其中,该第一数量与该第二数量相等。
文档编号G09G3/20GK101587676SQ20081009853
公开日2009年11月25日 申请日期2008年5月22日 优先权日2008年5月22日
发明者苏英杰, 詹崇志, 黄柏叡 申请人:联咏科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1