等离子显示装置、等离子显示面板的驱动方法

文档序号:2582505阅读:139来源:国知局
专利名称:等离子显示装置、等离子显示面板的驱动方法
技术领域
本发明涉及交流面放电型的等离子显示装置以及等离子显示面板的驱动方法。
背景技术
等离子显示面板(以下简称为“面板”),将正面基板与背面基板对置配置,该正面基板中形成了多个由在行方向上较长的扫描电极以及維持电极构成的显示电极对,背面基板中形成了多个在列方向上较长的数据电极,在显示电极对与数据电极进行立体交叉(以下仅简称为“交叉”)的各个位置处形成有放电单元。于是,等离子显示装置是如下装置为了驱动上述面板而具有扫描电极驱动电路、維持电极驱动电路、以及数据电极驱动电路,且对各个电极施加所需的驱动电压波形,从而显示图像。作为用于驱动面板的方法,一般是如下的子场法在将I个场期间分割为多个子场的基础上,通过所发光的子场的组合来进行灰度显示。各子场包括初始化期间、写入期间以及维持期间。在初始化期间,进行如下初始化动作产生初始化放电,形成接下来的写入动作所需的壁电荷。在写入期间,进行如下写入动作根据进行显示的图像,对各个数据电极施加写入脉冲,在放电单元选择性地产生写入放电。在产生了写入放电的放电单元内形成壁电荷。然后,在維持期间,进行如下维持动作产生与亮度权重相应个数的維持脉冲,交替施加给扫描电极和维持电极。通过维持动作,在产生了写入放电的放电单元产生维持放电,从而使荧光体层发光。这样,在面板上显示图像。等离子显示装置,按每个电极具备用于产生对面板的电极施加的驱动电压波形的电极驱动电路。数据电极驱动电路,是对各个数据电极施加与图像信号对应的写入脉冲、且在各放电单元产生写入放电的驱动电路。数据电极驱动电路产生的写入脉冲的上升沿及下降沿的过渡时间,例如,与維持脉冲相比,较短。因此,在产生写入脉冲时,会瞬间流过大电流。该大电流容易成为电磁波的线(line)辐射(通过电源线放射的电磁波噪声)或机壳辐射(从电子设备本体放射的电磁波噪声)等额外辐射(电子设备发出的额外的电磁波噪声的总称)的产生源。若这种电磁波产生得较强,则会产生与其他电子设备相干扰等不良影响。为了防止这种不良影响,对电磁波的辐射的上限进行了立法規定。于是,为了将电磁波的辐射抑制在该规定以下,而提出了各种各样的方案。例如,在专利文献I中,公开了ー种具有如下结构的等离子显示装置在底座(chassis)部件上安装将覆盖屏蔽壳的部分进行了切ロ的金属制后盖,且隔着导电性垫片(gasket)将金属壳与金属制后盖电连接。但是,近年来,随着面板的高精细化、大型化的发展,等离子显示装置的耗电呈增 加趋势。因此,电磁波的线辐射以及机壳辐射等额外辐射也呈增加趋势,仅用上述方法,已难以充分获得降低额外辐射的效果。(现有技術文献)(专利文献)
专利文献IJP特开2000-196977号公报

发明内容
(发明概要)本发明提供一种等离子显示装置,包括面板,其具备多个放电单元,该放电単元具有数据电极、和由扫描电极及维持电极构成的显示电极对;和驱动电路,其使用多个具有写入期间的子场构成I个场,来驱动面板,驱动电路包括图像信号处理电路,其基于图像信号,产生表示放电单元在各子场中的发光/不发光的图像数据;数据电极驱动电路,其在写入期间,基于图像数据产生写入脉冲,且以与写入定时信号同步的定时产生写入脉冲,并施加到数据电极;和定时产生电路,其产生写入定时信号,提供给数据电极驱动电路。数据电极驱动电路具备使写入定时信号延迟预先规定的时间的延迟部,基于图像数据,按每个数据电极来计算出数据电极的负载电容,按每个数据电极,基于所计算出的负载电容,以与在延迟部中被延迟之前的写入定时信号和在延迟部中已被延迟的写入定时信号中的任一者同步的定时,来产生写入脉冲。根据该结构,由于能够根据数据电极的负载电容来分散写入脉冲的产生定时,因此能够分散在数据电极中流过放电电流的定时,从而抑制线辐射以及机壳辐射等的额外辐射,产生稳定的写入放电。此外,本发明提供一种面板的驱动方法,该面板使用多个具有写入期间的子场来构成I个场,且具备多个放电单元,该放电单元具有数据电极和由扫描电极及维持电极构成的显示电极对。并且,基于图像信号,产生表示放电单元在各子场中的发光/不发光的图像数据。此外,在写入期间,基于图像数据产生写入脉冲且以与写入定时信号同步的定时产生写入脉冲,并施加到数据电扱。此外,使写入定时信号延迟预先规定的时间。此外,基于图像数据按每个数据电极计算出数据电极的负载电容。并且,按照每个数据电极,基于所计算出的负载电容,以与被延迟之前的写入定时信号和已被延迟的写入定时信号中的任一者同步的定时,产生写入脉冲。根据该方法,由于能够基于数据电极的负载电容来分散写入脉冲的产生定时,因此能够分散在数据电极中流过放电电流的定时,从而抑制线辐射以及机壳辐射等额外辐射,产生稳定的写入放电。


图I是表示本发明的实施方式的等离子显示装置所使用的面板的构造的分解立体图。图2是本发明的实施方式的等离子显示装置所使用的面板的电极排列图。图3是表示本发明的实施方式的等离子显示装置所使用的面板的电极间电容的示意图。图4是表示本发明的实施方式的等离子显示装置所使用的面板的各电极上所施加的驱动电压波形的图。图5是本发明的实施方式的等离子显示装置的电路框图。
图6是本发明的实施方式的等离子显示装置的数据驱动器的电路框图。
图7A是本发明的实施方式的等离子显示装置的负载计算部中的自身负载计算部的电路图。图7B是本发明的实施方式的等离子显示装置的负载计算部中的相邻负载计算部的电路图。图7C是本发明的实施方式的等离子显示装置的负载计算部中的控制信号输出部的电路图。图8是概略性表示本发明的实施方式的等离子显示装置的I条的数据电极上产生的负载电容的图。图9A是表示在本发明的实施方式的等离子显示装置中,根据显示图像来对输入 到数据锁存器部所具备的锁存器的同步信号进行了适应性延迟时产生额外辐射的概略图。图9B是表示在本发明的实施方式的等离子显示装置中,将对数据锁存器部所具备的锁存器输入的同步信号全部设置为相同定时之时产生额外辐射的概略图。图10是本发明的其他实施方式的等离子显示装置的数据驱动器的电路框图。图11是表示本发明的其他实施方式的等离子显示装置中,根据显示图像来对输入到数据锁存器部所具备的锁存器的同步信号进行了适应性延迟时产生额外辐射的概略图。
具体实施例方式下面,利用附图来说明本发明的实施方式的等离子显示装置。(实施方式)图I是表示本发明的实施方式的等离子显示装置所使用的面板10的构造的分解立体图。在玻璃制的正面基板11上,形成有多个由扫描电极12和維持电极13构成的显示电极对14。并且,以覆盖扫描电极12和維持电极13的方式形成有电介质层15,在该电介质层15上形成有保护层16。在背面基板21上形成有多个数据电极22,以覆盖数据电极22的方式形成有电介质层23,而且在电介质层23上形成有井字形的隔壁24。并且,在隔壁24的侧面以及电介质层23上设置有以红色、緑色以及蓝色的各种颜色进行发光的荧光体层25。正面基板11和背面基板21,以夹着微小的放电空间且使显示电极对14与数据电极22相交叉的方式对置配置,其外周部由玻璃粉等密封件来密封。并且,在放电空间中,作为放电气体,例如密封有氖和氙的混合气体。放电空间由隔壁24分割成多个区域,在显示电极对14与数据电极22相交叉的部分形成有放电单元。于是,通过使这些放电单元进行放电、发光,从而在面板10上显示图像。此外,面板10的构造并不局限于上述构造,例如也可以是具有条纹状的隔壁的构造。图2是本发明的实施方式的等离子显示装置所使用的面板10的电极排列图。在面板10中,沿行(line)方向排列有较长的η条扫描电极SCl 扫描电极SCn (图I的扫描电极12)以及η条维持电极SUl 维持电极SUn (图I的維持电极13),沿列方向排列有较长的m条数据电极Dl 数据电极Dm(图I的数据电极22)。并且,在I对扫描电极SCi (i=I η)以及维持电极SUi与I个数据电极Dj (j = I m)相交叉的部分形成有放电单元,且放电单元在放电空间内形成有mXn个。在这样排列的电极之间,会存在电极间电容(是指电极与电极之间产生静电电容,以下,简称为“电容”)。图3是表示本发明的实施方式的等离子显示装置所使用的面板10的电极间电容的示意图。在图3中表示5条扫描电极SCi-2 扫描电极SCi+2、5条维持电极SUi-2 维持电极SUi+2、以及6条数据电极Dj-2 数据电极Dj+3。不过,在图3中,扫描电极12和維持电极12并非分立的线,而是以一条粗线表示为I对显示电极对14。此外,在图3中,将与数据电极Dl 数据电极Dm相关的电极间电容表示为电容Ce、电容Cs。如图3所示,在面板10中,在显示电极对14与数据电极22相交叉的部分,会分别存在电容Cs。此外,在相邻的数据电极22与数据电极22之间,会分别存在电容Ce。在面板10中,I条数据电极Dj与η条扫描电极SCl 扫描电极SCn以及η条维持电极SUl 维持电极SUn相交叉。因此,在面板10中,在数据电极Dj与所有显示电极对14(η对显示电极对14)之间,会存在电容(nXCs)。以下,将该电容(nXCs)标记为电容Cg0这样,在I条数据电极22上会存在与所有的显示电极对14之间产生的电容Cg、与相邻于右侧的数据电极22之间产生的电容Ce、以及与相邻于左侧的数据电极22之间产生的电容Ce。即,I条数据电极22上产生的负载电容的合计成为电容Cg+2Cc,各个数据电极22上会产生该电容。下面,说明用于驱动面板10的方法。在本实施方式中,作为用于显示灰度的方法 而采用了所谓的子场法。子场法是这样的方法将I个场期间分割为多个子场,且按每个子场来控制各放电单元的发光/不发光,由此进行灰度显示。各子场包括初始化期间、写入
期间、以及維持期间,此外,在本实施方式中,设为1个场由8个子场(SF1、SF2.....SF8)
构成,且在各子场中分别设定了(1、2、4、8、16、32、64、128)的亮度权重。不过,该子场结构仅是ー个示例,本发明并不局限于此处所示的子场结构。图4是表示本发明的实施方式的等离子显示装置所使用的面板10的各电极上所施加的驱动电压波形的图。在图4中示出子场SFl以及子场SF2这两个子场中的驱动电压波形。在子场SFl的初始化期间,对数据电极Dl 数据电极Dm以及维持电极SUl 维持电极SUn施加电压O (V),并且对扫描电极SCl 扫描电极SCn施加从电压Vil向电压Vi2逐渐上升的斜坡电压。电压Vil是维持电极SUl 维持电极SUn对应的放电开始电压以下的电压,电压Vi2是超过维持电极SUl 维持电极SUn对应的放电开始电压的电压。由此,在扫描电极SCl 扫描电极SCn与维持电极SUl 维持电极SUn之间、以及扫描电极SCl SCn与数据电极Dl 数据电极Dm之间,会分别产生微弱的初始化放电。然后,对维持电极SUl 维持电极SUn施加电压Vel,并且对扫描电极SCl 扫描电极SCn施加从电压Vi3向电压Vi4缓慢下降的斜坡电压。电压Vi3是针对维持电极SUl 维持电极SUn的放电开始电压以下的电压,电压Vi4是超过针对维持电极SUl 维持电极SUn的放电开始电压的电压。由此,在扫描电极SCl 扫描电极SCn与维持电极SUl 维持电极SUn之间、以及扫描电极SCl 扫描电极SCn与数据电极Dl 数据电极Dm之间,会再次产生微弱的初始化放电。
在初始化期间,如此,在各放电单元中产生微弱的初始化放电,接着在各电极上形成写入动作所需的壁电荷。此外,作为初始化期间的动作,如图4的子场SF2的初始化期间所示,也可以对扫描电极SCl 扫描电极SCn施加缓慢下降的斜坡电压。在接下来的在写入期间,对维持电极SUl 维持电极SUn施加电压Ve2,对扫描电极SCl 扫描电极SCn施加电压Vc,对数据电极Dl 数据电极Dm施加电压O (V)。接着,对第I行的扫描电极SCl施加电压VA的扫描脉冲,并且对与应发光的放电单兀对应的数据电极Dk(k = I m)施加电压Vd的写入脉冲。在同时施加了扫描脉冲和写入脉冲的第I行的放电单元中产生写入放电,进行在扫描电极SCl以及维持电极SUl蓄积壁电荷的写入动作。另ー方面,在未施加写入脉冲的放电单元中不产生写入放电,保持初始化期间结束后的壁电压。在写入期间,从第2行的放电单元到第η行的放电单元按每行依次进行与上述相同的写入动作,针对应发光的放电单元使写入放电选择性地产生,在放电单元内形成壁电荷。此外,从数据电极驱动电路观察到的数据电极22,如图3所示,是电容性的负载。并且,写入脉冲,如上所述,上升沿的过渡时间以及下降沿的过渡时间,例如,与使用电カ回收电路而产生的維持脉冲相比,较短。因此,为了产生这样的写入脉冲,在从数据电极驱动电路向各个数据电极22施加写入脉冲时,会瞬间流过大电流,需要在较短的过渡时间内,对数据电极22的负载电容进行充电(以下,将瞬间流过的电流的最大值记为“峰值电流”)。然而,若从数据电极驱动电路向数据电极22流入超过所需电流的大峰值电流,则电磁波的线辐射以及机壳辐射等的额外辐射会増大。于是,一旦额外辐射増大,例如,就会有超出与预先设定的额外辐射相关的规格的危险。本实施方式的等离子显示装置具有用于抑制这种额外辐射的结构,细节将后述。接着,在维持期间,对维持电极SUl 维持电极SUn施加电压O (V),对扫描电极SCl 扫描电极SCn施加电压Vs的维持脉冲。由此,在产生了写入放电的放电单元中,产生維持放电,通过此时所产生的紫外线,使荧光体层25发光。接着,对扫描电极SCl 扫描电极SCn施加电压O (V),对维持电极SUl 维持电极SUn施加电压Vs的维持脉冲。由此,在刚刚产生了维持放电的放电单元中,再次产生维持放电,使该放电单元发光。之后,产生与亮度权重相应个数的维持脉冲,并交替施加到扫描电极SCl 扫描电极SCn和维持电极SUl 维持电极SUn,使产生了写入放电的放电单元以与亮度权重相应的亮度发光。在产生了所有的维持脉冲之后,对扫描电极SCl 扫描电极SCn施加从电压O(V)向电压Vr缓慢上升的斜坡电压。由此,在产生了維持放电的放电单元中产生微弱的放电,进行将壁电荷的一部分或全部消除的所谓壁电荷消除。这样,維持期间结束。此外,在本实施方式中,虽然将电压Vr设定为与电压Vs相同的电压,但是电压Vr也可以是与电压Vs不同的电压。接着,在子场中,除了維持脉冲的产生个数以外,重复与上述的子场动作相同的动作。由此,在各子场中,以与亮度权重相应的亮度使放电单元发光。下面,说明用于驱动面板10的驱动电路。图5是本发明的实施方式的等离子显示装置30的电路框图。等离子显示装置30具备将具有扫描电极12、維持电极13、以及数据电极22的多个放电单元进行排列而成的面板10 ;和用于驱动面板10的驱动电路。驱动电路具备图像信号处理电路31 ;数据电极驱动电路32 ;扫描电极驱动电路33 ;维持电极驱动电路34 ;定时产生电路35 ;以及用于提供各电路块所需的电源的电源电路(未图示)。图像信号处理电路31,基于所输入的图像信号,将灰度值分配给各放电单元。将各灰度值转换为图像数据进行输出。该图像数据是使放电单元在各子场中的发光/不发光与数字信号的各个“ I ”、“ O ”比特相对应的数据。数据电极驱动电路32,将从图像信号处理电路31输出的图像数据转换为与数据电极Dl 数据电极Dm各自对应的写入脉冲,并施加到各数据电极Dl 数据电极Dm。该数据电极驱动电路32被分割为多个电路,且按照以I个电路来驱动规定个数的数据电极22的方式构成。并且,各电路分别集成为I个半导体集成电路(单片1C)。以下,将该单片IC称为“数据驱动器”。即,数据电极驱动电路32使用多个数据驱动器40构成。在本实施方式中,将规定个数设为384,用于驱动384条数据电极22的电路被集成为I个数据驱动器40。并且,使用8个数据驱动器40来构成数据电极驱动电路32。
定时产生电路35基于水平同步信号、垂直同步信号,产生用于控制各电路的动作的各种定时信号,并提供给各个电路。扫描电极驱动电路33基于从定时产生电路35提供的定时信号来分别驱动各扫描电极SCl 扫描电极SCn。维持电极驱动电路34基于从定时产生电路35提供的定时信号来驱动维持电极SUl 维持电极SUn。下面,说明数据驱动器40。图6是本发明的实施方式的等离子显示装置30的数据驱动器40的电路框图。数据驱动器40具备移位寄存器部141 ;数据锁存器部142 ;写入脉冲输出部143 ;写入定时控制部144 ;以及写入定时产生部145。移位寄存器部141包括多个锁存器41。锁存器41将同步信号的变化作为触发,来进行输入信号的输出。在锁存器41中,输入了时钟信号Dck作为同步信号,例如,与时钟信号Dck从“低”(Lo)向“高”(Hi)变化的定时同步地进行输入信号的输出。时钟信号Dck是以规定的周期来重复“低”与“高”的信号(时钟信号)。因此,锁存器41作为将输入信号延迟了时钟信号Dck的I个时钟周期进行输出的延迟电路而工作。于是,在移位寄存器部141中,以将锁存器41j的输出输入到下ー级的锁存器41J+1的方式串联连接了多个锁存器41。由此,输入信号与时钟信号Dck同步地、以与时钟信号Dck的周期相应的延迟时间逐渐被延迟。移位寄存器部141至少具备与数据驱动器40所驱动的数据电极22相同个数的锁存器41。并且,将与被串行传输的图像数据的子场对应的比特Q(以下,简称为“图像数据Q”)与时钟信号Dck同步地逐渐延迟。串行传输是数据传输方法的I种,是将由多个比特组成的数据每次I比特地进行传输的数据传输方法。例如,若为8比特的数据,则将8个连续的数字信号(“I”或“O”)作为I比特的信号进行传输。因此,在移位寄存器部141中,将被串行传输的图像数据Q依次通过被串联连接的多个锁存器41,由此能够每次延迟时钟信号Dck的I个时钟周期。(以下,将被串行传输的数据也简记为“串行数据”)
在此,为了简化说明,假设以I个数据驱动器40来驱动数据电极Dj-1、数据电极Dj、以及数据电极Dj+Ι这3条数据电极22,由此来说明数据驱动器40的动作。图像数据Q是将表示各子场中的与各数据电极22对应的点亮/不点亮的比特信号作为串行信号的数据。因此,在该示例中,在图像数据Q中包括表示与数据电极Dj-1、数据电极Dj、数据电极Dj+Ι各自对应的点亮/不点亮的数据。例如,在某一子场的第η行的写入动作中,若与数据电极Dj-Ι、数据电极Dj、以及数据电极Dj+Ι对应的放电单元为点亮、不点亮,点亮,则对数据电极Dj-I分配表示点亮的数据“1”,对数据电极Dj分配表示不点亮的数据“0”,对数据电极Dj+Ι分配数据“I”。因此,在图像数据Q中包括在时间上连续的“ 1、0、1”这样的数据。如此,在图像数据Q中,以在时间上连续的状态包含有与各数据电极22对应的数据。不过,对各数据电极22必须同时施加写入脉冲。在上述的示例中,对数据电极Dj-Ι、数据电极Dj、数据电极Dj+Ι必须同时分配数据“I、O、I”。 具有将在时间上连续的该多个数据以相同定时取出的作用的部件,是移位寄存器部141。在移位寄存器部141中,使用串联连接的多个锁存器41,将图像数据Q与时钟信号Dck同步地依次进行了延迟。因此,会在某一瞬间,以从锁存器41j-l输出与数据电极Dj-I对应的图像数据Qj-1、从锁存器41j输出与数据电极Dj对应的图像数据Qj、从锁存器41J+1输出与数据电极Dj+Ι对应的图像数据Qj+Ι的方式,从各锁存器41输出与位于该锁存器41之前的数据电极22对应的正确的图像数据Q。然而,接下来,在时钟信号Dck发生变化的定时,从锁存器41输出的信号会发生变化。例如,在下一个定时,若如从锁存器41j-l输出与数据电极Dj-2的对应的图像数据Qj-2、从锁存器41 j输出与数据电极Dj-I对应的图像数据Qj-Ι、从锁存器41 j+Ι输出与数据电极Dj对应的图像数据Qj那样,错过了恰当的定时,则会从各锁存器41输出与各数据电极22不对应的图像数据Q。因此,在数据驱动器40中,当从各锁存器41输出与位于该锁存器41之前的数据电极22对应的正确的图像数据Q吋,需要对该图像数据Q进行保持的动作。进行该动作的部件是数据锁存器部142。数据锁存器部142具备与移位寄存器部141中的锁存器41相同个数的锁存器42。锁存器42与数据驱动器40所驱动的数据电极22的每ー个对应,且与对应的锁存器41连接。例如,对与数据电极Dj-I对应的锁存器42j-Ι输入了锁存器41 j-Ι的输出,对与数据电极Dj对应的锁存器42j输入了锁存器41 j的输出,对与数据电极Dj+Ι对应的锁存器42j+l输入了锁存器41j+l的输出。在各锁存器42中,将在写入定时产生部145中对定时产生电路35所产生的写入定时信号LeO进行了延迟时间的调整的写入定时信号Le作为同步信号进行输入,并将该同步信号的变化(例如,从“低”向“高”的变化)作为触发,来进行输入信号的输出。写入定时信号LeO,例如,是周期性地仅时钟信号Dck的I时钟成为“高”、之后变成“低”的正极性的脉冲波形。写入定时信号LeO成为“高”的周期与产生写入脉冲的周期相等。并且,写入定时信号LeO,是从各锁存器41按照以输出与位于该锁存器41之前的数据电极22对应的正确的数据的定时从“低”向“高”变化的方式在定时产生电路35中产生的。
此外,锁存器42,在写入定时信号Le为“低”的期间,对输出信号进行保持。因此,各锁存器42,基于写入定时信号Le,将从各锁存器41输出的信号以正确的定时进行输出,以对该输出信号进行保持的方式动作。由此,从锁存器42输出的信号成为与位于该锁存器42之前的数据电极22对应的图像数据DQ。例如,锁存器42j,一旦从锁存器41j输出图像数据Qj,则获取该图像数据Qj,且输出与数据电极Dj对应的图像数据DQj。此外,在本实施方式中,作为同步信号而输入到各锁存器42的写入定时信号Le,是相对于在定时产生电路35所产生的写入定时信号LeO,在写入定时产生部145中根据在面板10上所显示的图像而添加了延迟时间的调整的信号。其细节将后述。写入脉冲输出部143具有与移位寄存器部141中的锁存器41相同个数的写入脉冲产生部43,各写入脉冲产生部43与数据驱动器40所驱动的数据电极22的每ー个对应。写入脉冲产生部43产生对数据驱动器40所驱动的数据电极22的每ー个施加的写入脉冲。 例如,从写入脉冲产生部43j输出的写入脉冲被施加于数据电极22Dj,从写入脉冲产生部43J+1输出的写入脉冲被施加于数据电极22Dj+l。写入脉冲产生部43具备输出缓冲器。输出缓冲器具备用于输出写入脉冲的高压侧的电压Vd的开关元件Trl、以及用于输出写入脉冲的低压侧的电压O(V)的开关元件Tr2,通过输出高压侧的电压Vd或低压侧的电压O(V),来产生电压Vd的写入脉冲。即,输出缓冲器,通过基于图像数据DQ将数据电极22与电压Vd或电压O (V)进行连接,来对数据电极22施加写入脉冲。并且,在图6中,将该开关元件以表示FET(Field EffectTransistor,场效应晶体管)的记号进行标记。于是,写入脉冲产生部43根据从锁存器42输出的图像数据DQ来产生写入脉冲。若图像数据DQ为“I”( “高”),则将用于输出高压侧的电压Vd的开关元件Trl设置为导通,对数据电极22施加电压Vd,若图像数据DQ为“O” ( “低”),则将用于输出低压侧的电压O (V)的开关元件Tr2设置为导通,对数据电极22施加电压O (V)。图像数据DQ与从写入定时产生部145输出的写入定时信号Le同步地进行变化。因此,从写入脉冲产生部43输出写入脉冲的定时与写入定时信号Le同歩。并且,在本实施方式中,写入脉冲产生部43所具有的输出缓冲器具备能够驱动当数据电极22的驱动负载为最大时的电容、即电容(Cg+4Cc)的电容性负载的电流电容器(电流提供能力)。因此,若数据电极22的驱动负载变小,则在产生写入脉冲时从数据驱动器40向数据电极22瞬间流过的电流量(峰值电流)将增加,额外辐射将增加。因此,在本实施方式中,为了降低额外辐射,根据写入定时控制部144中的计算结果,在写入定时产生部145中将对写入定时信号LeO添加了延迟时间的调整的写入定时信号Le作为同步信号来使用。其细节将后述。写入定时控制部144具有与移位寄存器部141中的锁存器41相同个数的负载计算部44。负载计算部44与数据驱动器40所驱动的数据电极22的每ー个对应,负载计算部44的作为输出信号的控制信号C被输入到对应的写入定时选择部45。负载计算部44具备自身负载计算部50、相邻负载计算部60、以及控制信号输出部70,且根据图像数据Q计算出数据驱动器40所驱动的数据电极22的各自的负载电容的大小。例如,负载计算部44j具备自身负载计算部50j、相邻负载计算部60j、以及控制信号输出部70j,且根据图像数据Qj来计算数据电极Dj的负载电容的大小,并将与该结果相应的控制信号Cj进行输出。
写入定时产生部145具备多个的延迟部、以及与移位寄存器部141中的锁存器41相同个数的写入定时选择部45。在本实施方式中,具备3个延迟部,即具有延迟部46a、延迟部46b、以及延迟部46c,作为多个延迟部,。延迟部46a,将由定时产生电路35所产生的写入定时信号LeO延迟“第I时间Tl”,且作为“第I写入定时信号Lei”进行输出。延迟部46b,将写入定时信号LeO延迟“第2时间T2”,且作为“第2写入定时信号Le2”进行输出。延迟部46c将写入定时信号LeO延迟“第3时间T3”,且作为“第3写入定时信号Le3”进行输出。并且,在本实施方式中,将第I时间Tl设定为Onsec ( S卩,第I写入定时信号Lel =写入定时信号LeO),将第2时间T2设定为50nsec,将第3时间T3设定成为第2时间T2的约2倍IOOnsec。此外,也可以构成为将延迟部46c设定为与延迟部46b相同的延迟时间,且将延迟部46b的输出经过延迟部46c从而产生第3写入定时信号Le3。写入定时选择部45与数据驱动器40所驱动的数据电极22的每ー个对应,写入定 时选择部45的输出信号作为同步信号被输入至对应的锁存器42。例如,写入定时选择部45J-1与数据电极Dj-I对应,写入定时选择部45j-l的输出信号作为同步信号被输入至锁存器42j-l。写入定时选择部45 j与数据电极Dj对应,写入定时选择部45 j的输出信号作为同步信号被输入至锁存器42j。写入定时选择部45j+Ι与数据电极Dj+Ι对应,写入定时选择部45j+l的输出信号作为同步信号被输入至锁存器42j+l。各写入定时选择部45由基于控制信号C来选择2个输入信号中的任ー个进行输出的选择电路构成。向写入定时选择部45的一个输入端子(例如,控制信号C为“I”时被选择的一个输入端子),输入从定时产生电路35提供的写入定时信号LeO。然后,向写入定时选择部45的另ー输入端子(例如,控制信号C为“O”的时被选择的ー个输入端子),输入从延迟部46a输出的第I写入定时信号Lei、从延迟部46b输出的第2写入定时信号Le2、以及从延迟部46c输出的第3写入定时信号Le3这3个信号中的任ー个。此时,在本实施方式中,将连续的3个写入定时选择部45 (例如,写入定时选择部45j-l、写入定时选择部45j、以及写入定时选择部45j+l)作为I组,针对I组写入定时选择部45中的姆ー个,向另ー个输入端子,输入延迟时间互不相同的写入定时信号Le。例如,向写入定时选择部45j-l的另ー个输入端子输入第I写入定时信号Lel,向写入定时选择部45j的另ー个输入端子输入第2写入定时信号Le2,向写入定时选择部45j+l的另ー个输入端子输入第3写入定时信号Le3。针对其他的I组写入定时选择部45中的每ー个,也同样向另ー个输入端子输入延迟时间互不相同的写入定时信号Le。由此,在数据驱动器40中,例如,若从写入定时控制部144输出的控制信号C全部为“ I ”,则从写入定时产生部145输出的写入定时信号Le全部与写入定时信号LeO相等。此外,若从写入定时控制部144输出的控制信号C全部为“0”,则从写入定时产生部145输 出的写入定时信号Le的三分之一成为第I写入定时信号Lel、三分之一成为第2写入定时信号Le2、三分之一成为第3写入定时信号Le3。如此,在写入定时选择部45中,根据从写入定时控制部144输出的控制信号C,输出延迟时间不同的写入定时信号Le。由此,从锁存器42以与写入定时信号Le相应的定吋,输出图像数据DQ,从写入脉冲产生部43以与图像数据DQ相应的定时,输出写入脉冲。然后,在数据驱动器40中,基于在负载计算部44所计算出的结果,对从写入脉冲产生部43输出的写入脉冲的产生定时进行控制。此外,对于如何向写入定时选择部45的另ー个输入端子输入第I写入定时信号Lel、第2写入定时信号Le2、第3写入定时信号Le3,并不受上述结构所限定,当从写入定时控制部144输出的控制信号C全部为“O”时,只要构成为使从写入定时产生部145输出的信号的各三分之一分别成为第I写入定时信号Lel、第2写入定时信号Le2、第3写入定时信号Le3即可。并且,在本实施方式中,虽然在数据驱动器40中,将锁存器42、写入脉冲产生部43、负载计算部44、写入定时选择部45分别设置为与移位寄存器部141中的锁存器41相同个数,但是,锁存器41、锁存器42、写入脉冲产生部43、负载计算部44、写入定时选择部45的个数只要为数据驱动器40所驱动的数据电极的个数以上即可。下面说明负载计算部44的细节。图7A是本发明的实施方式的等离子显示装置30的负载计算部44中的自身负载计算部50的电路图。图7B是本发明的实施方式的等离子显示装置30的负载计算部44中的相邻负载计算部60的电路图。图7C是本发明的实施方式的等离子显示装置30的负载计算部44中的控制信号输出部70的电路图。此外,在本实施方式中,虽然对与数据电极Dj对应的负载计算部44j具备的自身负载计算部50j、相邻负载计算部60j、以及控制信号输出部70j进行说明,但其他负载计算部44也是同样的结构。如图7A所示,自身负载计算部50j包括逻辑门51 j、逻辑门52j、以及逻辑门53j。 向各逻辑门输入作为针对数据电极Dj的图像数据即图像数据Qj和图像数据DQj。此外,在本实施方式中,将逻辑门51j的输出设为输出HLj,将逻辑门52j的输出设为输出LHj,将逻辑门53j的输出设输出Xj。在自身负载计算部50j中,针对所关注的放电单元中的写入动作进行如下动作检测所关注的放电单元的I行(I个水平同步期间)之前的放电单元中的写入动作状况如何。并且,所谓I行之前的放电单元是指,例如,在将面板10的各放电单元从上面的行向下面的行依次进行写入动作的情况下,成为所关注的放电单元的正上方的放电单元。此外,在将面板10的各放电单元从下方的行向上方的行依次进行写入动作的情况下,所关注的放电单元的正下方的放电单元成为I行之前的放电单元。此外,在以先对第奇数行进行写入动作、然后对第偶数行进行写入动作的方式进行所谓隔行扫描的情况下,针对所关注的放电单元,中间隔着I个放电单元的正上方或正下方的放电单元成为I行之前的放电单元。如此,在本实施方式中,所谓“I行之前的放电单元”是指写入动作中的I行(I个水平同步期间)之前的放电单元,并不局限于在数据电极22延伸的方向上与所关注的放电单元相邻的放电单元(面板10中,在正上方或正下方相邻的放电单元)。在自身负载计算部50 j中,对所关注的放电单元(例如,数据电极Dj与扫描电极SCi以及维持电极SUi交叉的区域的放电单元)中的写入动作、和I行之前的放电单元(例如,数据电极Dj与扫描电极SCi-I以及维持电极SUi-I交叉的区域的放电单元)中的写入动作进行比较。即,自身负载计算部50j,检测对位于数据电极Dj上的所关注的放电单元施加的写入脉冲、与对位于数据电极Dj上的所关注的放电单元的I行之前的放电单元施加的写入脉冲之间的相对变化。
为此,在自身负载计算部50j中,需要比较针对所关注的放电单元的图像数据DQj (i)和针对所关注的放电单元的I行之前的放电单元的图像数据DQj (i-Ι)。图像数据Qj,如上所述,是串行数据,且包括与针对所关注的放电单元的图像数据DQj (i)对应的图像数据Qj (i)。因此,通过对从锁存器42j输出且输入到自身负载计算部50j的图像数据DQj恰当地进行延迟,从而在自身负载计算部50j中,会产生使针对所关注的放电单元的I行之前的放电单元 的图像数据DQj (i-Ι)与相当于所关注的放电单元的图像数据DQj(i)的图像数据Qj(i)的定时一致的瞬间。此外,在附图中,省略了用于该延迟的电路。而且,在除了该定时以外的定时,从自身负载计算部50j不会输出图像数据DQj (i-1)与图像数据DQj-I (i)的运算结果、或图像数据DQj (i-Ι)与图像数据DQj+l(i)的运算结果等不需要的运算結果。因此,在负载计算部44中,需要对在自身负载计算部50j中进行所需的逻辑运算的恰当定时下的运算结果进行保持的动作。进行该动作的部件是后级的控制信号输出部
70j。即,在本实施方式中,使控制信号输出部70 j按照对进行所需的逻辑运算的恰当定时下的数据进行保持的方式进行动作。下面,为了简化说明,假设输入到自身负载计算部50j的图像数据DQj是与所关注的放电单元的I行之前的放电单元相关的图像数据DQj (i-Ι),图像数据Qj是与所关注的放电单元相关的图像数据DQj (i)来进行说明。逻辑门51j、逻辑门52j是进行逻辑与运算的逻辑门,仅当输入到2个输入端子的信号都为“1( ‘高’)”时输出“ 1( ‘高’)”,除此以外之时输出“0( ‘低’)”。此外,在附图中,对逻辑门51j、逻辑门52j的一个输入端子标注了圆形标记,其表示的是翻转器(inverter),即进行逻辑翻转的动作(“I”变成“0”,“0”变成“I”的动作)。因此,使图像数据Qj逻辑翻转后输入至逻辑门51j,使图像数据DQj逻辑翻转后输入至逻辑门52j。S卩,逻辑门51j,当图像数据DQj为“I”且图像数据Qj为“O”时输出“ 1”,除此以外之时输出“O”。此外,逻辑门52j,当图像数据DQj为“O”且图像数据Qj为“I”时输出“ 1”,除此以外之时输出“O”。逻辑门53j是进行异或逻辑运算的逻辑门,仅当输入到2个输入端子的信号中的ー个为“O”、另ー个为“I”时运算结果为“1”,当输入到2个输入端子的信号都为“O”、或者都为“I”时运算结果为“O”。此外,在附图中,由于在逻辑门53j的输出端子上标注了圆形标记,因此逻辑门53j的运算结果进行逻辑翻转后被输出。因此,从逻辑门53j,仅当图像数据DQj和图像数据Qj都为“O”、或者都为“I”时,输出“1”,除此以外之时输出“O”。因此,在自身负载计算部50j中,当所关注的放电单元的I行之前的放电单元点亮、且所关注的放电单元不点亮时,即,当图像数据DQj (i-Ι)为“I”、且图像数据Qj (i)为“O”吋,逻辑门51j的输出HLj变为“1”,输出LHj、输出Xj变为“O”。此外,当所关注的放电単元的I行之前的放电单元不点亮、且所关注的放电单元点亮时,即,当图像数据DQj (i-1)为“O”、且图像数据DQj⑴为“I”吋,逻辑门52j的输出LHj变为“1”,输出HLj、输出Xj变为“O”。此外,当所关注的放电单元的I行之前的放电单元不点亮、且所关注的放电单元也不点亮时,即,当图像数据DQj (i-Ι)为“O”、且图像数据DQj⑴也为“O”时,以及,当所关注的放电单元的I行之前的放电单元点亮、且所关注的放电单元也点亮时,即,当图像数据DQj (i-Ι)为“I”、且图像数据DQj⑴也为“I”吋,逻辑门53j的输出Xj变为“ 1”,输出HLj、输出LHj变为“O”。
如图7B所示,相邻负载计算部60j具有逻辑门61 j、逻辑门62j、逻辑门63j、逻辑门64j、逻辑门65j、逻辑门66j、逻辑门67j、逻辑门68j、以及逻辑门69J0于是,根据与数据电极Dj对应的自身负载计算部50j的输出、与相邻于数据电极Dj的数据电极Dj-I对应的自身负载计算部50j-l的输出、以及与相邻于数据电极Dj的数据电极Dj+Ι对应的自身负载计算部50j+l的输出,来计算数据电极Dj 数据电极Dj-I之间以及数据电极Dj 数据电极D j+Ι之间的电容Ce对应的负载的大小。即,通过比较针对所关注的放电单元的图像数据和针对在显示电极对14延伸的方向上与所关注的放电单元相邻的放电单元的图像数据,来计算在属于所关注的放电单元的数据电极22中产生的负载电容。逻辑门61 j、逻辑门62j、逻辑门64j、逻辑门66j、逻辑门67j、以及逻辑门69j是进行逻辑与运算的逻辑门。此外,逻辑门63j、逻辑门65j、以及逻辑门68j是进行或运算的逻辑门,仅当输入到2个输入端子的信号都为“O”时输出“0”,除此以外之时输出“I”。向逻辑门61 j输入自身负载计算部50j-ι的输出即输出HLj-I和自身负载计算部50j的输出即输出LHj,仅当各输入都为“I”时输出“ 1”,除此以外之时输出“ O”。向逻辑门62j输入自身负载计算部50j_l的输出即输出LHj-I和自身负载计算部50j的输出即输出HLj,仅当各输入都为“I”时输出“ 1”,除此以外之时输出“ O”。向逻辑门66j输入自身负载计算部50j+l的输出即输出HLj+1和自身负载计算部50j的输出即输出LHj,仅当各输入都为“I”时输出“ 1”,除此以外之时输出“ O”。向逻辑门67j输入自身负载计算部50j+l的输出即输出LHj+Ι和自身负载计算部50j的输出即输出HLj,仅当各输入都为“I”时输出“ 1”,除此以外之时输出“ O”。向逻辑门65j输入自身负载计算部50j的输出即输出HLj和输出LHj,仅当各输入都为“O”时输出“0”,除此以外之时输出“I”。向逻辑门63j输入逻辑门61 j的输出和逻辑门62j的输出,仅当各输入都为“O”时输出“0”,除此以外之时输出“I”。向逻辑门68j输入逻辑门66j的输出和逻辑门67j的输出,仅当各输入都为“O”时输出“0”,除此以外之时输出“I”。向逻辑门64j输入自身负载计算部50j_l的输出即输出Xj-I和逻辑门65j的输出,仅当各输入都为“ I ”时输出“ I ”,除此以外之时输出“O”。向逻辑门69j输入自身负载计算部50j+l的输出即输出Xj+Ι和逻辑门65j的输出,仅当各输入都为“ I ”时输出“ I ”,除此以外之时输出“O”。此外,在本实施方式中,将逻辑门63j的输出设为输出L2j,将逻辑门64j的输出设为输出Llj,将逻辑门68j的输出设为输出R2j,将逻辑门69j的输出设为输出Rlj。因此,当在相邻负载计算部60 j中,与数据电极Dj的左侧相邻的数据电极Dj-I的图像数据Qj-I在行之间的变化(从图像数据DQj-I (i-Ι)向图像数据DQj-I (i)的变化)、与数据电极Dj的图像数据Qj在行之间的变化(从图像数据DQj (i-Ι)向图像数据DQj(i)的变化)成为反相吋,逻辑门61j或逻辑门62j的输出变成“ 1”,逻辑门63j的输出L2j变成 “ I ”。此外,当数据电极Dj的图像数据Qj在行之间进行变化(图像数据DQj (i-Ι)与图 像数据DQj (i)成为彼此不同的值),且与数据电极Dj的左侧相邻的数据电极Dj-I的图像数据Qj-I在行之间不进行变化(图像数据DQj-I (i-1)与图像数据DQj-I (i)成为彼此相同的值)时,逻辑门64j的输出Llj变成“I”。同样,当与数据电极Dj的右侧相邻的数据电极Dj+1的图像数据Qj+1在行之间的变化(从图像数据DQj+l(i-l)向图像数据DQj+l(i)的变化)、与数据电极Dj的图像数据Qj在行之间的变化(从图像数据DQj (i-1)向图像数据DQj (i)的变化)成为反相时,逻辑门66j或逻辑门67j的输出变成“1”,逻辑门68j的输出R2j变成“I”。此外,当数据电极Dj的图像数据Qj在行之间进行变化(图像数据DQj (i-1)与图像数据DQj (i)成为彼此不同的值),且与数据电极Dj的右侧相邻的数据电极Dj+1的图像数据Qj+1在行之间不进行变化(图像数据DQj+1 (i-1)与图像数据DQj+1 (i)成为彼此相同的值)时,逻辑门69j的输出Rlj变成“I”。如图7C所示,控制信号输出部70j具有逻辑门71 j、逻辑门72j、以及锁存器73j,且输出用于控制写入定时选择部45j的控制信号Cj。控制信号Cj对写入定时选择部45j 的选择动作进行控制。此外,控制信号输出部70j中的锁存器的个数,是根据写入脉冲产生部43j具有的输出缓冲器的个数来設定的。逻辑门71j是进行逻辑或运算的逻辑门,逻辑门72j是进行逻辑与运算的逻辑门。向逻辑门72 j输入从相邻负载计算部60 j输出的输出Llj和输出Rl j,仅当各输入都为“I”时输出“1”,除此以外之时输出“O”。向逻辑门71 j输入从相邻负载计算部60j输出的输出L2j、输出R2j和逻辑门72j的输出信号,仅当各输入都为“0”时输出“0”,除此以外之时输出“I”。向锁存器73j输入定时产生电路35中产生的定时信号LE作为同步信号,将该同步信号的变化(例如,从“低”向“高”的变化)作为触发,来进行输入信号的输出。此外,在图6中省略了该定时信号LE。锁存器73j的输出信号作为控制信号Cj被提供给写入定时选择部45j。定时信号LE,例如,是周期性地仅在时钟信号Dck的I个时钟周期成为“高”,之后变成“低”的正极性的脉冲波形。定时信号LE成为“高”的周期与产生写入脉冲的周期相等。并且,如上所述,按照将在使图像数据DQj (i-1)与相当于图像数据DQj (i)的图像数据Qj (i)的定时一致的瞬间的上述各运算结果保持在锁存器73j中的方式,在定时产生电路35中产生该定时信号LE。此外,设为在锁存器73 j中,按照与从写入脉冲产生部43 j输出写入脉冲的定时同步地更新控制信号Cj的方式,对输出信号恰当地进行定时调整。根据这些各电路的动作,从控制信号输出部70j输出的控制信号Cj,在后述的模式(pattern) A以及B时变成“O”。此外,在后述的模式C、模式D、模式E、以及模式F时,控制信号Cj变成“I”。在负载计算部44j中,当数据电极Dj的图像数据Qj在行之间进行变化(图像数据DQj (i-1)与图像数据DQj (i)成为彼此不同的值),且与数据电极Dj的左侧相邻的数据电极Dj-I的图像数据Qj-I在行之间的变化、以及与数据电极Dj的右侧相邻的数据电极Dj+1的图像数据Qj+1在行之间的变化都与图像数据Qj在行之间的变化成为同相(图像数据DQj-I (i-1)以及图像数据DQj+1 (i-1)与图像数据DQj(i-l)成为彼此相同的值,图像数据DQj-I (i)以及图像数据DQj+1 (i)与图像数据DQj(i)成为彼此相同的值)时,相邻负载计算部60 j的输出L2j、输出Llj、输出R2j、以及输出Rlj都变成“0”,控制信号Cj变成“O”。这是后述的模式A。此外,当数据电极Dj的图像数据Qj在行之间进行变化(图像数据DQj (i-1)与图像数据DQj (i)成为彼此不同的值),且与数据电极Dj相邻的数据电极Dj-I以及数据电极Dj+1之中的一个数据电极的图像数据在行之间的变化、与图像数据Qj在行之间的变化成为同相(例如,图像数据DQj-I (i-1)与图像数据DQj(i-l)成为彼此相同的值,且图像数据DQj-l(i)与图像数据DQj(i)成为彼此相同的值),另一个数据电极的图像数据在行之间不进行变化(例如,图像数据DQj+1 (i-1)与图像数据DQj+1 (i)成为彼此相同的值)时,仅相邻负载计算部60 j的输出Llj和输出Rlj中的任一者变成“1”,输出Llj以及输出Rlj的另一者、输出L2j、以及输出R2j变成“O”。因此,控制信号Cj变成“O”。这是后述的模式B。此外,当数据电极Dj的图像数据Qj在行间之进行变化(图像数据DQj (i-1)与图像数据DQj (i)成为彼此不同的值),且与数据电极Dj相邻的数据电极Dj-I的图像数据 Qj-1、以及数据电极Dj+1的图像数据Qj+1在行之间不进行变化(图像数据DQj-I (i-1)与图像数据DQj-I (i)成为彼此相同的值,图像数据DQj+1 (i-1)与图像数据DQj+1 (i)成为彼此相同的值)时,或者,当图像数据Qj在行之间进行变化,且数据电极Dj-I以及数据电极Dj+1中的一个数据电极的图像数据在行之间的变化与图像数据Qj在行之间的变化成为反相(例如,图像数据DQj-I (i-1)与图像数据DQj (i-1)成为彼此不同的值,图像数据DQj-l(i)与图像数据DQj (i)成为彼此不同的值),另一个数据电极的图像数据在行之间的变化与图像数据Qj在行之间的变化成为同相(例如,图像数据DQj+1 (i-1)与图像数据DQj (i-1)成为彼此相同的值,图像数据DQj+1 (i)与图像数据DQj (i)成为彼此相同的值)时,相邻负载计算部60j的输出Llj和输出Rlj都变成“I”而其余的输出变成“0”,或者仅输出L2j和输出R2j中的任一者变成“I”而其余的输出变成“O”。因此,控制信号Cj变成“I”。这是后述的模式C或模式D。此外,当数据电极Dj的图像数据Qj在行之间进行变化(图像数据DQj (i-1)与图像数据DQj (i)成为彼此不同的值),且与数据电极Dj相邻的数据电极Dj-I、数据电极Dj+1中的一个数据电极的图像数据在行之间的变化、与图像数据Qj在行之间的变化成为反相(例如,图像数据DQj-I (i-1)与图像数据DQj(i-l)成彼此不同的值,图像数据DQj-I (i)与图像数据DQj (i)成为彼此不同的值),另一个数据电极的图像数据在行之间不进行变化(例如,图像数据DQj+1 (i-1)与图像数据DQj+1 (i)成为彼此相同的值)时,相邻负载计算部60j的输出L2j和输出R2j中的任一者变成“1”,当输出L2j成为“I”时输出Rlj变成“1”,当输出R2j成为“I”时输出Llj变成“I”。因此,控制信号Cj变成“I”。这是后述的模式E。此外,当数据电极Dj的图像数据Qj在行之间进行变化(图像数据DQj (i-1)与图像数据DQj (i)成为彼此不同的值),且与数据电极Dj相邻的数据电极Dj-I的图像数据Qj-I以及数据电极Dj+1的图像数据Qj+1在行之间的变化、与图像数据Qj在行之间的变化成为反相(图像数据DQj-I (i-1)以及图像数据DQj+1 (i-1)与图像数据DQj (i-1)成为彼此不同的值,图像数据DQj-I (i)以及图像数据DQj+1 (i)与图像数据DQj (i)成为彼此不同的值)时,相邻负载计算部60j的输出L2j和输出R2j都变成“I”。因此,控制信号Cj变成“I”。这是后述的模式F。
S卩,数据电极Dj的负载电容,在模式A下变成电容Cg,在模式B下变成电容(Cg+Cc)。因此,当数据电极Dj的负载电容为电容(Cg+Cc)以下时,控制信号Cj变成“O”。此外,数据电极Dj的负载电容,在模式C以及模式D下,变成电容(Cg+2Cc),在模式E下,变成电容(Cg+3Cc),在模式F下,变成电容(Cg+4Cc)。因此,当数据电极Dj的负载电容为电容(Cg+2Cc)以上时,控制信号Cj变成“I”。如上所述,从写入定时产生部145具有的写入定时选择部45,将“写入定时信号LeO”、使写入定时信号LeO延迟了 “第I时间Tl”的“第I写入定时信号Lei”、使写入定时信号LeO延迟了“第2时间T2”的“第2写入定时信号Le2”、以及使写入定时信号LeO延迟了“第3时间T3”的“第3写入定时信号Le3”中的任一者作为写入定时信号Le进行输出。当控制信号C为“I”时,将写入定时信号LeO作为写入定时信号Le进行输出。当控制信号C为“0”时,将第I写入定时信号LeU第2写入定时信号Le2、以及第3写入定时信号Le3中的任一者作为写入定时信号Le进行输出。
于是,写入定时信号Le作为同步信号被输入到数据锁存器部142的锁存器42。锁存器42,与作为同步信号被输入的写入定时信号Le同步地输出图像数据DQ,写入脉冲产生部43与图像数据DQ同步地产生写入脉冲。因此,从写入脉冲产生部43,输出与写入定时信号LeO同步的写入脉冲。于是,当控制信号C为“0”时,即,当数据电极22的负载电容为电容(Cg+Cc)以下时,从写入脉冲产生部43,输出与第I写入定时信号LeU或第2写入定时信号Le2、或第3写入定时信号Le3同步的写入脉冲。由此,在数据驱动器40中,例如,若从写入定时控制部144输出的控制信号C全部为“0”,则从写入脉冲产生部43输出的写入脉冲的三分之一成为与第I写入定时信号Lel同步、三分之一成为与第2写入定时信号Le2同步、三分之一成为与第3写入定时信号Le3同步。因此,在I次写入动作中,上升沿的定时不同的写入脉冲从数据驱动器40被施加到数据电极22。如上所述,写入脉冲产生部43具有的输出缓冲器,具有能够驱动当数据电极22的驱动负载为最大时的电容、即电容(Cg+4Cc)的电容性负载的电流电容器(电流提供能力)。因此,若数据电极22的驱动负载变小,则当产生写入脉冲时从写入脉冲产生部43向数据电极22瞬间流过的电流的量(峰值电流)会增加。此时,若从数据驱动器40输出的写入脉冲的上升沿的定时相一致,则峰值电流流过的定时将一致,因此从数据驱动器40向数据电极22会瞬间流过非常大的电流,有产生较大额外辐射的危险。然而,在本实施方式中,当数据电极22的负载电容为电容(Cg+Cc)以下时,控制信号C变成“0”,从写入脉冲产生部43,输出与第I写入定时信号Lei、或第2写入定时信号Le2、或第3写入定时信号Le3同步的写入脉冲。即,在I次写入动作中,从数据驱动器40,以混合有与第I写入定时信号Lel同步的写入脉冲、与第2写入定时信号Le2同步的写入脉冲、以及与第3写入定时信号Le3同步的写入脉冲的方式进行输出。由此,施加到数据电极22上的写入脉冲的上升沿的定时被分散,峰值电流流过的定时被分散,能够降低从数据驱动器40向数据电极22瞬间流过的电流的最大值,且降低额外辐射。此外,若数据电极22的驱动负载较大,则在产生写入脉冲时从写入脉冲产生部43向数据电极22瞬间流过的电流的量(峰值电流)也被抑制,因此即使从数据驱动器40输出的写入脉冲的上升沿的定时一致,也很少会有产生较大额外辐射的危险。在本实施方式中,通过如此进行驱动,从而将产生写入脉冲的定时根据显示图像来恰当地进行分散,能够稳定地产生写入放电且抑制额外辐射。下面,说明其理由。并且,若按照写入定时信号LeO产生的定时、从控制信号输出部70输出控制信号C的定时、以及图像数据Q的定时恰当一致的方式分别进行定时调整,则能够省略锁存器73。图8是表示本发明的实施方式的等离子显示装置30的I条数据电极Dj中产生的负载电容的概略图。在图8中,概略性示出数据电极Dj的图像数据Qj在行之间的变化、数据电极Dj-I的图像数据Qj-I在行之间的变化、以及数据电极Dj+1的图像数据Qj+1在行之间的变化。如上所述,对于数据电极Dj,在与显示电极对14整体之间存在电容Cg,在与相邻于数据电极Dj的左侧的数据电极Dj-I之间存在电容Cc(以下,标记为“电容Cd”),在与相邻于数据电极Dj的右侧的数据电极Dj+1之间存在电容Ce (以下,标记为“电容Ccr”)。 当数据电极Dj的图像数据Qj在行之间从“0”变化到“I”时,写入脉冲产生部43j必须对电容Cg进行充电。此时,当数据电极Dj-I的图像数据Qj-I在行之间的变化与图像数据Qj在行之间的变化成为同相且从“0”变化为“I”时,无需对电容Ccl进行充电。因此,电容Ccl实质上为O。此外,当数据电极Dj+1的图像数据Qj+1在行之间的变化与图像数据Qj在行之间的变化成为同相且从“0”变化到“I”时,无需对电容Ccr进行充电。因此,电容Ccr也实质上为O。因此,此时的数据电极Dj所产生的负载电容(等效电容)成为电容Cg。这是图8所示的“模式A”。此外,当数据电极Dj的图像数据Qj在行之间从“0”变化到“I”时,数据电极Dj+1的图像数据Qj+1在行之间的变化与图像数据Qj在行之间的变化成为同相,且数据电极Dj-I的图像数据Qj-I在行之间不进行变化(从“0”到“0”,或者从“I”到“I”)时,电容Ccr实质上为0,但会产生电容Cel。为此,写入脉冲产生部43j除了电容Cg以外,还必须对电容Ccl进行充电。因此,此时的数据电极Dj所产生的负载电容(等效电容)成为电容(Cg+Cc),8卩(电容Ccl =电容Ce)。当使图像数据Qj+1在行之间不进行变化,且图像数据Qj-I在行之间的变化与图像数据Qj在行之间的变化成为同相时,也是同样的。这是图8所示的“模式B”。此外,当在数据电极Dj的图像数据Qj在行之间从“0”变化到“I”时,数据电极Dj-I的图像数据Qj-I以及数据电极Dj+1的图像数据Qj+1在行之间不进行变化(从“0”到“0”,或者从“I”到“I”)时,电容Ccl和电容Ccr都将产生。因此,此时的数据电极Dj所产生的负载电容(等效电容)成为电容(Cg+2Cc),S卩(电容Ccl =电容Ccr =电容Ce)。这是图8所示的“模式C”。此外,当数据电极Dj的图像数据Qj在行之间从“0”变化到“I”时,数据电极Dj+1的图像数据Qj+1在行之间的变化与图像数据Qj在行之间的变化成为同相,且数据电极Dj-I的图像数据Qj-I与图像数据Qj在行之间的变化成为反相(从“I”到“0”)时,电容Ccr实质上为0,但写入脉冲产生部43j必须与反相的图像数据Qj-I逆向地对电容Ccl进行充电,数据电极Dj的充电所需的电流变成图像数据Qj-I在行之间不进行变化的情况下的2倍。这等效于连接了电容Ccl的2倍的电容2Ccl作为负载。因此,此时的数据电极Dj所产生的负载电容(等效电容)成为电容(Cg+2Cc),S卩(电容Ccl =电容Ce)。当图像数据Qj-I在行之间的变化与图像数据Qj在行之间的变化成为同相,图像数据Qj+1在行之间的变化与图像数据Qj在行之间的变化成为反相时,也是同样的。这是图8所示的“模式D”。此外,当在数据电极Dj的图像数据Qj在行之间从“0”变化到“I”时,数据电极Dj+1的图像数据Qj+1在行之间不进行变化(从“0”到「0”,或从“I”到“I”),且数据电极Dj-I的图像数据Qj-I与图像数据Qj在行之间的变化成为反相(从“I”到“0”)时,写入脉冲产生部43j必须对电容Ccr和电容2Ccl进行充电。因此,此时的数据电极Dj所产生的负载电容(等效电容)成为电容(Cg+3Cc),S卩(电容Ccl =电容Ccr =电容Ce)。当图像数据Qj-I在行之间不变化,且图像数据Qj+1在行之间的变化与图像数据Qj在行之间的变化成为反相时,也是同样的。这是图8所示的“模式E”。此外,当数据电极Dj的图像数据Qj在行之 间从“0”变化到“I”时,数据电极Dj-I的图像数据Qj-I在行之间的变化、以及数据电极Dj+1的图像数据Qj+1在行之间的变化与图像数据Qj在行之间的变化成为反相(从“I”到“0”)时,写入脉冲产生部43j必须对电容2Ccr和电容2Ccl进行充电。因此,此时的数据电极Dj所产生的负载电容(等效电容)成为电容(Cg+4Cc),即(电容Ccl =电容Ccr =电容Ce)。这是图8所示的“模式F”。这样,根据图像数据,使数据电极Dj的负载的大小按5个阶段进行变化。图9A、图9B是对等离子显示装置的额外辐射的产生条件进行比较的图。图9A是表示在本发明的实施方式的等离子显示装置30中,根据显示图像来对输入到数据锁存器部142所具备的锁存器42的同步信号进行了适应性延迟时产生额外辐射的概略图。图9B是表示在本发明的实施方式的等离子显示装置30中,将输入到数据锁存器部142所具备的锁存器42的同步信号全部设置为相同定时之时产生额外辐射的概略图。在图9A,图9B中分别概略性示出数据电极22所产生的负载电容(等效电容)、写入脉冲的波形形状、以及额外辐射。例如,当数据电极22的驱动负载变大,且必须向数据电极22提供大量的电流时,若从写入脉冲产生部43能够提供的电流量不足,则写入脉冲的上升变缓慢,导致难以稳定地产生写入放电。因此,即使当数据电极22的驱动负载成为最大时,即,当数据电极22的负载电容成为电容(Cg+4Cc)时,也按照抑制额外辐射的产生、并且使写入脉冲在合适的过渡时间恰当地上升、且稳定地产生写入放电的方式,来设定了写入脉冲产生部43的输出缓冲器。这样,写入脉冲产生部43具有的输出缓冲器的电流提供能力,由于是配合数据电极22的驱动负载成为最大时而设定的,因此,如图9B所示,数据电极22的驱动负载,随着电容(Cg+3Cc)、电容(Cg+2Cc)、电容(Cg+Cc)、以及电容Cg的变小,输出缓冲器针对数据电极22的驱动负载的电流提供能力会相对变大,写入脉冲的上升会逐渐变陡,瞬间流过的电流(峰值电流)会增加,导致额外辐射也增大。然而,若根据面板10所显示的图像,即,根据数据电极22所产生的驱动负载,将输入到数据锁存器部142具有的锁存器42的同步信号适应性地进行延迟,则在驱动负载较小时,能够分散从写入脉冲输出部143输出的写入脉冲的上升沿的定时。由此,通过分散从写入脉冲输出部143向数据电极22流过峰值电流的定时,能够降低从数据驱动器40向数据电极22流过的电流的最大值,能够防止额外辐射的增大。因此,在本实施方式中,设为配合数据电极22所产生的驱动负载的电容,将对数据锁存器部142具有的锁存器42输入的同步信号适应性地进行延迟。即,当数据电极22所产生的驱动负载为电容(Cg+2Cc)以上时,将输入到锁存器42的定时信号Le设为定时信号LeO。此外,当数据电极22的驱动负载为电容(Cg+Cc)以下时,将输入到锁存器42的定时信号Le设为第I写入定时信号LeU第2写入定时信号Le2、以及第3写入定时信号Le3中的任一者。这样,会防止在产生写入脉冲时,对数据电极22过多地提供电流。如此,通过根据数据电极22所产生的驱动负载,来适应性地变更产生写入脉冲的定时,从而如图9A所示,在数据电极22的驱动负载已减少时,能够将写入脉冲的上升沿的定时进行分散(在本实施方式中,分散为3份),且分散产生写入放电的定时。由此,即使在数据电极22的驱动负载已减少时,也能分散从写入脉冲输出部143向数据电极22流过放电电流的定时(将流过峰值电流的定时分散为3份),从而能够抑制向数据电极22流过的电流的最大值,能够抑制额外辐射的产生,并且稳定地产生写入放电。此外,在本实施方式中,虽然对于写入脉冲的上升进行了说明,但是对于写入脉冲的下降,也是同样的。 此外,在本实施方式中,虽然对于当数据电极22的驱动负载为电容(Cg+Cc)以下时将产生写入脉冲的定时进行分散的结构进行了说明,但是,本发明并不局限于该结构。关于数据电极22的驱动负载成为怎样的电容时将产生写入脉冲的定时进行分散,只要根据所产生的额外辐射的大小、面板10的特性、等离子显示装置30的规格等进行设定即可。此外,在本实施方式中,虽然对于在第I写入定时信号Lel到第3写入定时信号Le3的期间设置IOOnsec的时间间隔的结构进行了说明,但是,对于在最早产生的写入定时信号Le与最迟产生的写入定时信号Le之间如何设置时间间隔,优选在能够稳定地进行I次写入动作的范围内进行最佳设定。作为该基准之一,例如,可例举当数据电极22的驱动负载为最大(电容(Cg+4Cc))时,写入脉冲的上升或下降所需的时间(在图9A中,表示为“时间t”)。不过,本发明并不局限于该结构。此外,在本实施方式中,虽然对于将产生写入脉冲的定时,通过设置了各50nsec的时间间隔的第I写入定时信号LeU第2写入定时信号Le2、以及第3写入定时信号Le3来将其分散成3份的结构进行了说明,但是,对于将产生写入脉冲的定时分散成多少份,此 夕卜,以怎样的时间间隔来产生写入脉冲,优选根据是否能够稳定地进行I次写入动作、额外辐射的大小、面板10的特性、等离子显示装置30的规格等来进行设定。例如,将产生写入脉冲的定时分散为4份以上的结构也是可以的。或者,如果能够将所产生的额外辐射抑制在预先设定的与额外辐射相关的规格的范围内,则还可构成为使产生写入脉冲的定时成为2份(例如,第I写入定时信号Lel和第2写入定时信号Le2),从而将产生写入脉冲的定时分散成2份,以简化电路结构而构成数据驱动器。下面,说明将产生写入脉冲的定时分散成比上述结构更多份的结构。图10是本发明的其他的实施方式的等离子显示装置的数据驱动器49的电路图。数据驱动器49具有移位寄存器部141、数据锁存器部142、写入脉冲输出部143、写入定时控制部144、以及写入定时产生部148。此外,在数据驱动器49中,对于与图6所示的数据驱动器40进行相同动作的电路块,赋予与图6相同的符号,并省略说明。写入定时产生部148具有与移位寄存器部141中的锁存器41相同个数的延迟部48以及写入定时选择部45。延迟部48被串联连接,且将写入定时信号LeO依次延迟。此夕卜,在本实施方式中,I个延迟部48中的延迟时间被设定为0. 3nsec。因此,从被串联连接的多个延迟部48中的第j个延迟部48j输出的写入定时信号LeOj,成为将写入定时信号LeO 延迟了(0. 3X j)nsec 的信号。于是,向写入定时选择部45的一个输入端子(例如,控制信号C为“I”时被选择的输入端子),输入由定时产生电路35提供的写入定时信号LeO,向写入定时选择部45的另一个输入端子(例如,控制信号C为“0”时被选择的输入端子),输入由延迟部48输出的信号。例如,向写入定时选择部45j-l的另一个输入端子,输入由延迟部48j-l输出的写入定时信号LeOj-I,向写入定时选择部45 j的另一个输入端子,输入由延迟部48 j输出的写入定时信号LeOj。此外,写入定时选择部45的动作与图6所示的写入定时选择部45相同,因此省略说明。图11是表示在本发明的其他实施方式的等离子显示装置中,将对数据锁存器部142所具有的锁存器42输入的同步信号根据显示图像而适应性地进行了延迟时产生额外辐射的概略图。在图11中,分别概略性地示出数据电极22所产生的负载电容(等效电容)、写入脉冲的波形形状、以及额外辐射。在数据驱动器49中,例如,若设定为当数据电极22的负载电容为电容(Cg+2Cc)以上时,控制信号C变成“1”,当数据电极22的负载电容为电容(Cg+Cc)以下时,控制信号C变成“0”,则如图11所示,当数据电极22的负载电容为电容(Cg+Cc)以下时,写入脉冲的上升沿被分散。于是,例如,若所有的控制信号C为“0”,则从数据驱动器49输出的写入脉冲的上升沿的定时,按每个数据电极22而不同。因此,从写入脉冲产生部43向数据电极22流过的放电电流中产生峰值电流的定时,按每个数据电极22而不同,从数据驱动器49向数据电极22流过的电流的最大值被降低,如图11所示,能够抑制额外辐射,并且稳定地产生写入放电。此外,在本实施方式中,虽然对于移位寄存器部141具有I个移位寄存器,且I个串行图像数据Q被输入到移位寄存器部141的结构进行了说明,但是,本发明并不局限于此。例如,也可以是如下结构在移位寄存器部中具有3个移位寄存器,使之分别与红色、绿色、蓝色这些原色信号各自的图像数据Qr、图像数据Qg、图像数据Qb对应,且将各自的图像数据Qr、图像数据Qg、图像数据Qb按照数据电极22的排列顺序进行改换排序,以作为图像数据Q。此外,在本实施方式中所示的具体的电路结构,仅是表示电路结构的示例,本发明并不局限于这些电路结构。只要能够实现上述功能,也可以是其他的电路结构。此外,本实施方式中所示的锁存器也可以构成为以负极性的同步信号进行动作,且将输入到各锁存器的同步信号设为负极性的脉冲信号。此外,本发明的实施方式中所示的具体数值等,仅是例举的示例,本发明并不局限于这些数值。各数值,优选根据面板的特性或等离子显示装置的规格等,来适当设定为最佳的值。(产业上的可利用性)本发明,由于能抑制线辐射以及机壳辐射等额外辐射、且产生稳定的写入放电,因此,作为等离子显示装置以及面板的驱动方法很有用。符号说明
10面板11正面基板12扫描电极13维持电极14显示电极对15,23 电介质层16保护层21背面基板 22数据电极24隔壁25突光体层30等离子显示装置31图像信号处理电路32数据电极驱动电路33扫描电极驱动电路34维持电极驱动电路35定时产生电路40,49 数据驱动器41,42,73 锁存器43写入脉冲产生部44负载计算部45写入定时选择部46,46a,46b,46c,48 延迟部50自身负载计算部51,52,53,61,62,63,64,65,66,67,68,69,71,72 逻辑门60相邻负载计算部70控制信号输出部141移位寄存器部142数据锁存器部143写入脉冲输出部144写入定时控制部145,148 写入定时产生部Cg, Ce, Cs, Cd, Ccr 电容
权利要求
1.一种等离子显示装置,包括 等离子显示面板,其具备多个放电单元,该放电单元具有数据电极和由扫描电极以及维持电极构成的显示电极对;和 驱动电路,其使用多个具有写入期间的子场构成I个场,来驱动上述等离子显示面板, 其中, 上述驱动电路包括 图像信号处理电路,其基于图像信号产生表示上述放电单元在各子场中的发光/不发光的图像数据; 数据电极驱动电路,其在上述写入期间,基于上述图像数据产生写入脉冲,且以与写入定时信号同步的定时产生上述写入脉冲,并施加到上述数据电极;和 定时产生电路,其产生上述写入定时信号,并提供给上述数据电极驱动电路, 上述数据电极驱动电路, 具备使上述写入定时信号延迟预先规定的时间的延迟部, 并基于上述图像数据,按每个上述数据电极来计算出上述数据电极的负载电容, 且按每个上述数据电极,基于上述负载电容,以与上述写入定时信号和在上述延迟部中已被延迟的写入定时信号中的任一者同步的定时,产生上述写入脉冲。
2.根据权利要求I所述的等离子显示装置,其特征在于, 上述数据电极驱动电路具备多个写入定时选择部,对该写入定时选择部的一个输入端子输入上述写入定时信号,对另一个输入端子输入在上述延迟部中已被延迟的写入定时信号,当上述负载电容大时,将输入到上述一个输入端子的写入定时信号进行输出,当上述负载电容小时,将输入到上述另一个输入端子的写入定时信号进行输出, 上述数据电极驱动电路以与从上述写入定时选择部输出的写入定时信号同步的定时,产生上述写入脉冲。
3.根据权利要求I所述的等离子显示装置,其特征在于, 上述数据电极驱动电路,通过比较所关注的放电单元对应的图像数据和在上述所关注的放电单元的I个水平同步期间之前进行了写入动作的放电单元对应的图像数据,来计算出上述负载电容。
4.根据权利要求3所述的等离子显示装置,其特征在于, 上述数据电极驱动电路,通过比较上述所关注的放电单元对应的图像数据和在上述显示电极对所延伸的方向上与上述所关注的放电单元相邻的放电单元对应的图像数据,来计算出上述负载电容。
5.一种等离子显示面板的驱动方法,用于驱动等离子显示面板,该等离子显示面板使用多个具有写入期间的子场来构成I个场,且具备多个放电单元,该放电单元具有数据电极、和由扫描电极及维持电极构成的显示电极对,其中, 基于图像信号,产生表示上述放电单元在各子场中的发光/不发光的图像数据, 在上述写入期间,基于上述图像数据产生写入脉冲且以与写入定时信号同步的定时产生上述写入脉冲,并施加到上述数据电极, 使上述写入定时信号延迟预先规定的时间,且基于上述图像数据按每个上述数据电极来计算出上述数据电极的负载电容,按每个上述数据电极,基于上述负载电容,以与被延迟之前的写入定时信号和已被延迟的上述写入定时信号中的任一者同步的定时,产生上述写入脉冲。
6.根据权利要求5所述的等离子显示面板的驱动方法,其特征在于, 当上述负载电容大时,以与被延迟之前的写入定时信号同步的定时产生上述写入脉冲,当上述负载电容小时,以与已被延迟的上述写入定时信号同步的定时产生上述写入脉冲。
7.根据权利要求5所述的等离子显示面板的驱动方法,其特征在于, 通过比较所关注的放电单元对应的图像数据和在上述所关注的放电单元的I个水平同步期间之前进行了写入动作的放电单元对应的图像数据,来计算出上述负载电容。
8.根据权利要求7所述的等离子显示面板的驱动方法,其特征在于, 通过比较上述所关注的放电单元对应的图像数据和在上述显示电极对所延伸的方向上与上述所关注的放电单元相邻的放电单元对应的图像数据,来计算出上述负载电容。
全文摘要
本发明提供一种等离子显示装置,能抑制线辐射以及机壳辐射等额外辐射且产生稳定的写入放电。为此,等离子显示装置中具备图像信号处理电路、数据电极驱动电路和定时产生电路。在图像信号处理电路中,基于图像信号产生图像数据,在数据电极驱动电路中,基于图像数据产生写入脉冲且以与来自定时产生电路的写入定时信号同步的定时产生写入脉冲。数据电极驱动电路具备使写入定时信号延迟的延迟部,且基于图像数据按每个数据电极来计算出数据电极的负载电容,按每个数据电极,基于计算出的负载电容,以与在延迟部中被延迟之前的写入定时信号或在延迟部中已被延迟的写入定时信号中的任一者同步的定时,产生写入脉冲。
文档编号G09G3/288GK102687190SQ20108005097
公开日2012年9月19日 申请日期2010年11月11日 优先权日2009年11月12日
发明者新保吉志昌 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1