显示装置的数据驱动电路及数据线电荷分享方法

文档序号:2583672阅读:163来源:国知局
专利名称:显示装置的数据驱动电路及数据线电荷分享方法
技术领域
本发明涉及一种应用于显示装置的数据驱动电路,且尤其涉及一种具电荷共享功 能的数据驱动电路与显示装置的数据线电荷共享方法。
背景技术
请参阅图1,其绘示出具nXm个像素电路的显示装置的结构示意图。显示装置10
主要包括显示面板12与数据驱动电路14。显示面板12电性耦接至N条数据线.....
\与M条栅极线\、\.....Ym ;其中N条数据线\、\.....Xn由数据驱动电路14所送出。
显示面板12包括NXM个像素电路122,其中同一列的N个像素电路122电性耦接至同一条 栅极线而同一行的M个像素电路122电性耦接至同一条数据线。栅极在线的电位用以决定 其所对应的η个像素电路122是否导通而数据线用以提供欲在导通的像素电路122上所显 示的像素数据。而不同的驱动方式会有不同的极性转换,常用的行反转驱动方式,双数数据
线\、X4.....\ (假设N为偶数)所送出的像素数据与单数数据线\、\.....Xn^1所送出
的像素数据具有不同的极性。举例来说,若双数数据线\、\.....\所送出的像素数据具
正极性,则单数数据线&、X3.....Xn^1所送出的像素数据具负极性;或者,若双数数据线\、
X4.....Xn所送出的像素数据具负极性,则单数数据线X1J3.....Xn-!所送出的像素数据具
正极性。再者,像素电路122主要由多个晶体管开关、电容与发光元件所组成(未示出),其 中发光元件所输出的亮度与像素数据对电容充电的大小有关。在显示装置10中,为了节省像素电路122中电容充放电所消耗电量,数据驱动 电路14在对多个数据线送出像素数据前,会对多个具同一极性的数据线采取电荷分享 (charge sharing)请参阅图2,其绘示出经由电荷分享操作下具同一极性的多条数据线于接连传 递两笔像素数据时的数据时序图。如图2所示,假设数据线Xp X3、X5、X7分别所送出的 第一笔像素数据其准位分别为4V、4V、8V、8V。在多个像素电路122分别显示完此多笔像 素数据后,电荷分享操作会将此数据线X” X3、X5、X7的准位平均,也即数据线X” X3、X5、 X7的准位会被平均至6V((4V+4V+8V+8V)/4 = 6V)。假设数据线X” X3、X5、X7分别所送 出的第二笔像素数据其准位分别为8V、8V、4V、8V,则数据驱动电路14只需提供足以造成 6V((8V-6V) + (8V-6V) + (8V-6V) = 6V)的电压变化的电荷,如此将可达成多个像素电路122 中电容充放电所消耗电量的减少。如图2所示,若不对数据线乂1、&、&、&执行电荷分享操 作,则数据驱动电路14总共需要提供足以造成8V((8V-4V) + (8V-4V) = 8V)的电压变化的 电荷。然而,对某些数据线来说,若其接连传递的两笔像素数据的准位差异不大或甚至 相同,此时在接连传递此两笔像素数据间对此数据线实施电荷分享操作,反而会造成电量 消耗的增加。以数据线\来说,其第一笔像素数据其准位为8V而第二笔像素数据其准位 也为8V,若不对数据线X7实施电荷分享操作,则接连显示此两笔像素数据所需的电压为 0V,反之,若对数据线)(7实施电荷分享操作,则接连显示此两笔像素数据反而会造成额外的2V(8V-6V = 2V)电能的浪费。因此,如何降低现有技术中电荷分享操作所可能部分造成数 据线电量消耗的增加是目前极待解决的问题。

发明内容
本发明的目的是提供一种具电荷共享功能的数据驱动电路,适用于显示装置,以 降低显示装置电能的消耗。本发明的再一目的是提供一种显示装置的数据线电荷共享方法。本发明提出一种显示装置的数据驱动电路,适于将数据传送至显示装置中。数据 驱动电路包括数据缓存单元,接收并储存多个数字显示数据;多个输出线,电性耦接至数 据缓存单元,数据缓存单元对每一输出线输出一个数字显示数据;缓冲比较单元,电性耦接 至多个输出线以接收多个输出线所传递的数字显示数据,并比较由同一输出线所接连传递 的两笔数字显示数据以得相对应的比较结果;显示数据处理单元,电性耦接至多个输出线 以将多个输出在线的多个数字显示数据转换为适合显示装置显示时使用的相对应的多个 像素数据;多条数据线,电性耦接至显示数据处理单元,且每一数据线对应于一个输出线, 且每一数据线从显示数据处理单元接收一个像素数据;以及电荷共享单元,电性耦接至多 个数据线与缓冲比较单元,电荷共享单元根据从缓冲比较单元所接收的比较结果以决定是 否对相对应的数据线进行电荷分享操作。在本发明的较佳实施例中,上述的缓冲比较单元包括第一缓存器,电性耦接至一 个输出线,并储存由所电性耦接的输出线所接连传递的两笔数字显示数据中较前的第一数 字显示数据中的一部份;第二缓存器,电性耦接至与第一缓存器电性耦接的同一个输出线, 并储存由电性耦接的输出线所接连传递的两笔数字显示数据中较后的第二数字显示数据 中与第一数字显示数据中的部份相对应的一部份;以及比较器,比较器的一输入端电性耦 接至第一缓存器以接收缓存器中所储存的第一数字显示数据中的部份,比较器的另一输入 端电性耦接至第二缓存器以接收第二缓存器中所储存的一部分的第二数字显示数据,比较 器对第一数字显示数据中的部份与第二数字显示数据中的部份进行比较操作,并输出比较 结果。在本发明的较佳实施例中,上述的电荷共享单元包括栅极线以及多个电荷共享控 制电路。每一电荷共享控制电路包括第一晶体管,具有栅极、第一源/漏极与第二源/漏 极,第一晶体管的栅极电性耦接至栅极线以由栅极在线的电位决定其是否导通;第二晶体 管,具有栅极、第一源/漏极与第二源/漏极,第二晶体管的第一源/漏极电性耦接至一个 数据线,第二晶体管的栅极接收与第二晶体管相电性耦接的数据线相对应的比较结果,第 二晶体管的第二源/漏极电性耦接至第一晶体管的第一源/漏极;以及第三晶体管,具有栅 极、第一源/漏极与第二源/漏极,第三晶体管的第一源/漏极电性耦接至另一个数据线, 第三晶体管的栅极接收与第三晶体管相电性耦接的数据线相对应的比较结果,第三晶体管 的第二源/漏极电性耦接至第一晶体管的第二源/漏极。本发明提出一种显示装置的数据线电荷分享方法,适于在显示装置中的多条数据 线之间进行电荷分享操作。此数据线电荷分享方法先比较同一条数据线接连传递的两笔显 示数据,当两笔显示数据的差异不大于预设值时,禁止此条数据线与其它数据线进行电荷 分享操作;相反地,当此两笔显示数据的差异超过预设值时,使此条数据线与其它数据线进行电荷分享操作。在本发明的较佳实施例中,上述的两笔显示数据各为数字显示数据。在本发明的较佳实施例中,上述在比较同一条数据线接连传递的两笔显示数据 时,先比较此两笔显示数据中最高的数个位。当此两笔显示数据中最高的数个位相同时,设 定此两笔显示数据的差异不大于预设值;相反地,当此两笔显示数据中最高的数个位不完 全相同时,则设定此两笔显示数据的差异大于预设值。在本发明的较佳实施例中,上述的比较此两笔显示数据中最高的数个位是比较此 两笔显示数据中最高的三个位。本发明因比较同一条数据线接连传递的两笔显示数据的差异,当此两笔显示数据 的差异不大于预设值时,则不对此数据线与其它数据线进行电荷分享操作,因此将可避免 额外电能的消耗。以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。


图1为具NXM个像素电路的显示装置的电路方块图。图2为经由电荷分享操作下具同一极性的多条数据线接连传递两笔像素数据时 的数据时序图。图3为根据本发明一实施例的一种应用于显示装置的数据驱动电路的电路方块 图。图4为根据本发明一实施例提出的缓冲比较电路的电路图。图5为根据本发明一实施例提出的电荷共享电路的电路图。图6为适于执行本发明实施例提出的数据驱动电路的数据线电荷分享操作的施 行步骤流程图。其中,附图标记10、30 显示装置14、34:数据驱动电路38 数据缓存单元40:缓冲比较单元402:缓冲比较电路412,414 缓存器422 比较器42:显示数据处理单元44 电荷共享单元442:电荷共享电路12 显示面板122:像素电路100、110、120、130 电荷分享操作步骤M1、M2、M3:晶体管X”)(2、· ··、\ 数据线
P1^P2,...Y1^Y2,...CPpCPy
、!V输出线 、YM:栅极线 ..、CPn 比较结果
具体实施例方式请参阅图3,其绘示出本发明实施例提出的一种应用于显示装置30的数据驱动电
路34的电路方块图。如图3所示,显示装置30包括了显示面板12、N条数据线X1J2.....
Xn以及M条栅极线Y1J2.....YM。而数据驱动电路34则进一步包括数据缓存单元38、N条
输出线PpP2.....IV缓冲比较单元40、显示数据处理单元42、前述N条数据线X1J2.....
Xn以及电荷共享单元44。其中,数据线Xp X2.....Xn由数据驱动电路34延伸至显示面板
12之中以提供数据至各像素电路(未绘示),本领域技术人员当知有些电路可以制作在显 示面板12上,而不单单限于制作在驱动电路34中。如图3所示,数据缓存单元38在每一致能期间(扫描栅极线\、\.....Ym其中之
一所需的时间)储存有N笔数字显示数据,且每一笔数字显示数据由Q个位(bit)所组成。
此外,N条输出线P1J2.....Pn电性耦接至数据缓存单元38,而储存于数据缓存单元38内
的N笔数字显示数据则在每一致能期间分别经由相对应的输出线输出。一般来说,在同一
帧画面里,双数的输出线P2、P4.....(假设N为偶数)所送出的数字显示数据与单数的
输出线Pp P3.....Pn-!所送出的数字显示数据具有不同的极性。举例来说,若双数输出线
P2、P4.....Pn所送出的数字显示数据具正极性(相对于共同电位而言),则单数输出线Pp
P3.....Pim所送出的数字显示数据具则负极性。或者相反地,若双数输出线P2、P4.....Pn
所送出的数字显示数据具负极性,则单数输出线P” P3.....Pn-!所送出的数字显示数据即
具正极性,然而输出线所输出的极性会因为使用不同的驱动方式而改变,在此不再赘述。如图3所示,缓冲比较单元40电性耦接至N条输出线Pp P2.....Pn,且在每一致
能期间接收这N条输出线P” P2.....Pn所传递的N笔数字显示数据。缓冲比较单元40包
括相对应的N个缓冲比较电路402,每一个缓冲比较电路402分别电性耦接至其所对应的输 出线Pi、P2、...或IV缓冲比较电路402主要用于比较其所对应的输出线Pi、P2、...或 所接连传递的二笔数字显示数据之间的差异是否大于现有设定的预设值。请一并参阅图4,其绘示出本发明实施例提出的缓冲比较电路的电路图。在本 实施例中,缓冲比较电路402包括第一缓存器(buffer)412、第二缓存器414、与比较器 (comparator)422。其中,缓存器412的输入端电性耦接至对应的输出线,而其输出端则电 性耦接至比较器422的第一输入端。缓存器414的输入端电性耦接至对应的输出线,而其 输出端则电性耦接至比较器422的第二输入端。比较器422的输出端电性耦接至电荷共享 单元44以提供比较结果CP至电荷共享单元44。如前所述,缓冲比较电路402主要用于比较其所对应的输出线所接连传递的二笔 数字显示数据之间的差异。现假设图4所示的输出线先传递了一笔第一数字显示数据,并 接着传递一笔第二数字显示数据,则缓存器412就会储存第一数字显示数据而缓存器414 就会储存第二数字显示数据。而在第二数字显示数据在输出在线被传递至缓存器414后, 缓存器412所储存的第一数字显示数据就会被提供至比较器422的第一输入端且缓存器 414所储存的第二数字显示数据就会被提供至比较器422的第二输入端。缓存器412在输出第一数字显示数据之后(或者在输出第一数字显示数据的同时),会进一步从输出在线 取得目前正在传递的第二数字显示数据以备下一次的数据比较之用。需注意的是,缓存器412与缓存器414并非一定相对应地储存第一数字显示数据 与第二数字显示数据的全部内容,而是可能只储存第一数字显示数据与第二数字显示数据 中的一部份。另外,即使缓存器412与缓存器414相对应地储存了第一数字显示数据与第 二数字显示数据的全部内容,其提供至比较器422的第一输入端与第二输入端的数据也不 必是第一数字显示数据与第二数字显示数据的全部内容。在这种状况下,比较器422从第 一输入端上的部份第一数字显示数据与第二输入端的部份第二数字显示数据相对应。换句话说,若每笔数字显示数据包括Q个位,则缓存器412所储存的就是第一笔数 字显示数据的前R个位,缓存器414所储存的就是第二笔数字显示数据的前R个位,其中R 小于或等于Q。例如,若每笔数字显示数据包括4个位,则缓存器412在第一个致能期间内 将会储存第一笔数字显示数据的前3个位。而在接下来的第二个致能期间内,缓存器414 将会储存第二笔数字显示数据的前3个位,同时比较器422的第一输入端将接收缓存器412 中所储存的第一笔数字显示数据中的前3个位,同时,比较器422的第二输入端也将接收输 出线所传递的第二笔数字显示数据中的前3个位,且比较器422的第二输入端也将接收缓 存器414中所储存的第二笔数字显示数据中的前3个位。接着,比较器422对第一数字显 示数据中的前3个位与第二数字显示数据中的前3个位进行比较,并由输出端输出比较结 果CP。上述的比较器422可以是一个单纯的比较器,其直接以所输入的两个数据进行比 较,并在两者相同或不同时分别输出相对应的比较结果CP。在另一个实施例中,比较器422 可以是一个能进行简单逻辑运算的运算单元,其可以计算出所输入的两个数据之间的差异 值,并判断此差异值是否大于某一个预设值。若以节省成本的角度来看,那么使用一个单纯 的比较器来比较两个数据是否相同的方式无疑的会被列为首选。而此种方式与现有提到将 数字显示数据的前几个位作为输入数据的方式配合,就可以达到类似于判断两个输入数据 之间的差异值是否大于特定预设值的效果。例如,在现有的叙述中所提及的比较器422比 较了两笔数字数据的前三个位而忽略的最后一个位,那就表示在两笔数字数据相差不到2 与相差在2以上的时候会使比较器422产生的比较结果不同。在本实施例中,若第一数字显示数据中的前3个位与第二数字显示数据中的前3 个位不同,则使比较器422所产生的比较结果CP为一个特定准位(后续称为第一准位),以 使得此缓冲比较电路402所对应的数据线进行电荷分享操作;相反地,若第一数字显示数 据中的前3个位与第二数字显示数据中的前3个位相同,则使比较器422所产生的比较结 果CP为另一个特定准位(后续称为第二准位),以使得此缓冲比较电路402所对应的数据 线不参与电荷分享操作。请再参阅图3,如图3所示,显示数据处理单元42电性耦接至前述的输出线Pp
P2.....Pn,且在接收输出线P1、P2.....所各自提供的一笔数字显示数据(总共为N笔数
字显示数据)之后,显示数据处理单元42会将这N笔数字显示数据转换为适合显示面板12 显示时所使用的N笔像素数据。如图3所示,N条数据线\、\.....Xn电性耦接至显示数据处理单元42,且每一
条数据线X1J2.....\分别与前述的一条输出线PpP2.....I3n相对应。也就是说,每一数据线所接收的将会是由相对应的输出线(例如数据线&所对应的为输出线P1)所传递的数 字显示数据在经过显示数据处理单元42处理后而得的像素数据。电荷共享单元44电性耦
接至前述的N条数据线\、\.....Xn以及由缓冲比较单元40所输出的N笔比较结果CPp
CP2.....CIV在显示数据处理单元42将数字显示数据转换为相对应的像素数据并将此像
素数据提供至相对应的数据在线的前,电荷共享单元44会先根据从缓冲比较单元40所接 收的比较结果CPpCP2.....CPn决定是否使数据线\、\.....\进行电荷分享操作。一般来说,电荷共享单元44可以被区分为多个电荷共享电路442,每一个电荷共 享电路422用以控制相对应的一条数据线是否与另一条数据线进行电荷分享操作。假设
在如前所述的状况中,单数输出线Pi、P3.....Pn-!的数据极性相同,那么单数数据线Xp
X3.....Xn-!的数据极性也应该相同。此时,与数据线&相对应的多个电荷共享电路422就
会根据比较结果CP1来决定数据线&是否与其它单数数据线.....Xn^1进行电荷分享
操作。也就是说,与数据线\相对应的电荷共享电路会各自控制数据线\是否与数据线1、 进行电荷分享、数据线&是否与数据线\进行电荷分享、·..以及数据线&是否与数据线 Xn-!进行电荷分享。请参阅图5,其绘示出根据本发明一实施例的电荷共享电路的电路图。如图所示, 本实施例中的电荷共享电路442包括第一晶体管Ml、第二晶体管M2与第三晶体管M3。第 一晶体管Ml的栅极端电性耦接至栅极线,且由栅极在线的电位决定其是否导通;第二晶体 管M2的第一通路端电性耦接至其所对应的第R条数据线& ;第二晶体管M2栅极端接收于 缓冲比较单元40所输出的第R条数据线&相对应的比较结果CPK,且由比较结果CPk的准 位决定其是否导通;第二晶体管M2的第二通路端电性耦接至第一晶体管Ml的第一通路端; 第三晶体管M3的第一通路端电性耦接至第S条数据线\ ;第三晶体管M3的栅极端接收于 缓冲比较单元40所输出的第S条数据线\相对应的比较结果CPS,且由比较结果CPs的准 位决定其是否导通;第三晶体管M3的第二通路端电性耦接至第一晶体管Ml的第二通路端。 其中,第R条数据线\与第S条数据线\具有相同的极性。应知悉的是,如图5所示的电荷共享电路442 —方面可以被看成是根据比较结果 CPe的准位而决定第R条数据线是否与第S条数据线分享电荷,另一方面也可以被看成是根 据比较结果CPs的准位而决定第S条数据线是否与第R条数据线分享电荷。也就是说,对
于前述总共N条数据线Xp&.....\的例子而言,每一条数据线(例如第R条数据线)会
有相对应的N/2个电荷共享电路来决定此数据线是否与其它传递同极性的像素数据的数 据线一起分享电荷,而每一个电荷共享电路则可用于根据两个比较结果(例如比较结果CPk 与比较结果CPs)来最终控制相对应的两条数据线( 与)Q之间是否能完成分享电荷的操 作。请一并参阅图3及图5,若缓冲比较单元40中对应于第R条输出线Pk的缓冲比较 电路402比较出经由第R条输出线Pk所接连传递的两笔数字显示数据的差距大于预设值, 则此缓冲比较电路402就会输出具第一准位的比较结果CPk至与第R条数据线&电性耦接 的晶体管M2以使其导通。此时若缓冲比较单元40中另一个对应于第S条输出线Ps的缓 冲比较电路402比较出经由第S条输出线Ps所接连传递的两笔数字显示数据的差距也大 于预设值,则这一个缓冲比较电路402也会输出具第一准位的比较结果CPs至与第S条数 据线&电性耦接的晶体管M3以使其导通。如此一来,当栅极在线的某一致能期间使得晶体管Ml导通,则第R条数据线&即可先后经由晶体管M2、晶体管Ml与晶体管M3而与第S 条数据线\达成电荷分享。反之,若缓冲比较单元40中对应于第R条输出线Pk的缓冲比 较电路402比较出第R条输出线Pk接连传递的两笔数字显示数据的差距小于等于预设值, 则此缓冲比较电路402输出具第二准位的比较结果CPk至与第R条数据线&电性耦接的晶 体管M2以使其不导通,如此则第R条数据线&就不参与与其它数据线间的电荷分享操作。综合上述,本发明所提供的技术可归纳为相对应的操作步骤。图6绘示出适于执 行本发明实施例提出的数据驱动电路30的数据线电荷分享操作的施行步骤流程图。如图 6所示步骤100:比较同一条数据线接连传递的两笔数字显示数据。当此两笔数字显示 数据中最高的数个位相同时,设定此两笔数字显示数据的差异不大于预设值;反之,当此两 笔数字显示数据中最高的数个位不完全相同时则设定此两笔数字显示数据的差异大于预 设值。步骤110 根据步骤100的设定结果而判断所进行比较的两笔数字显示数据的差 异是否大于预设值。当设定的结果显示进行比较的两笔数字显示数据的差异不大于预设 值,则进行步骤120 ;相反的,如果所设定的结果显示进行比较的两笔数字显示数据的差异 大于预设值,则进行步骤130。步骤120 禁止此条数据线与其它具相同极性的数据线进行电荷分享操作。步骤130 使此条数据线与其它具相同极性的数据线进行电荷分享操作。综上所述,在本发明的数据驱动电路中,同一条数据线接连传递的两笔数字显示 数据会先被比较。若此两笔数字显示数据的差距相对较小,这禁止此条数据线在接连传递 此两笔数字显示数据间与其它具同极性的数据线进行电荷分享操作,如此将可避免不必要 的电能的消耗。当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟 悉本领域的技术人员可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形 都应属于本发明权利要求的保护范围。
权利要求
1.一种显示装置的数据驱动电路,适于将数据传送至一显示装置中,其特征在于,包括一数据缓存单元,接收并储存多个数字显示数据;多个输出线,电性耦接至该数据缓存单元,该数据缓存单元对每一该些输出线输出该 些数字显示数据之一;一缓冲比较单元,电性耦接至该些输出线以接收该些输出线所传递的数字显示数据, 并比较由同一该些输出线所接连传递的两笔数字显示数据以得相对应的一比较结果;一显示数据处理单元,电性耦接至该些输出线以将该些输出在线的该些数字显示数据 转换为适合该显示装置显示时使用的相对应的多个像素数据;多条数据线,电性耦接至该显示数据处理单元,且每一该些数据线对应于该些输出线 之一,且每一该些数据线从该显示数据处理单元接收该些像素数据之一;以及一电荷共享单元,电性耦接至该些数据线与该缓冲比较单元,该电荷共享单元根据从 该缓冲比较单元所接收的该比较结果以决定是否对相对应的该数据线进行电荷分享操作。
2.根据权利要求1所述的数据驱动电路,其特征在于,该缓冲比较单元包括一第一缓存器,电性耦接至该些输出线之一,并储存由所电性耦接的该输出线所接连 传递的两笔数字显示数据中较前的一第一数字显示数据中的一部份;一第二缓存器,电性耦接至与该第一缓存器电性耦接的该输出线,并储存由所电性耦 接的该输出线所接连传递的两笔数字显示数据中较后的一第二数字显示数据中与该第一 数字显示数据中的该部份相对应的一部份;以及一比较器,该比较器的一输入端电性耦接至该第一缓存器以接收该第一缓存器中所储 存的该第一数字显示数据中的该部份,该比较器的另一输入端电性耦接至与该该第二缓存 器以接收该第二缓存器中所储存的该第二数字显示数据中的该部份,该比较器对该第一数 字显示数据中的该部份与该第二数字显示数据中的该部份进行比较操作,并将比较操作的 结果输出为该比较结果。
3.根据权利要求1所述的数据驱动电路,其特征在于,该电荷共享单元包括 一栅极线;以及多个电荷共享控制电路,每一该些电荷共享控制电路包括一第一晶体管,具有栅极、第一源/漏极与第二源/漏极,该第一晶体管的栅极电性耦 接至该栅极线以由该栅极在线的电位决定是否导通;一第二晶体管,具有栅极、第一源/漏极与第二源/漏极,该第二晶体管的第一源/漏 极电性耦接至该些数据线之一,该第二晶体管的栅极接收与该第二晶体管相电性耦接的该 数据线相对应的该比较结果,该第二晶体管的第二源/漏极电性耦接至该第一晶体管的第 一源/漏极;以及一第三晶体管,具有栅极、第一源/漏极与第二源/漏极,该第三晶体管的第一源/漏 极电性耦接至该些数据线的另一,该第三晶体管的栅极接收与该第三晶体管相电性耦接的 该数据线相对应的该比较结果,该第三晶体管的第二源/漏极电性耦接至该第一晶体管的 第二源/漏极。
4.一种显示装置的数据线电荷分享方法,适于在一显示装置中的多条数据线之间进行 电荷分享操作,其特征在于,该数据线电荷分享方法包括比较同一条数据线接连传递的两笔显示数据;当该两笔显示数据的差异不大于一预设值时,禁止该条数据线与其它数据线进行电荷 分享操作;以及当该两笔显示数据的差异超过该预设值时,使该条数据线与其它数据线进行电荷分享 操作。
5.根据权利要求4所述的数据线电荷分享方法,其特征在于,该两笔显示数据各为数 字显示数据。
6.根据权利要求5所述的数据线电荷分享方法,其特征在于,比较同一条数据线接连 传递的两笔显示数据,包括比较该两笔显示数据中最高的数个位;当该两笔显示数据中最高的数个位相同时,设定该两笔显示数据的差异不大于该预设 值;以及当该两笔显示数据中最高的数个位不完全相同时,设定该两笔显示数据的差异大于该 预设值。
7.根据权利要求6所述的数据线电荷分享方法,其特征在于,比较该两笔显示数据中 最高的数个位是比较该两笔显示数据中最高的三个位。
8.根据权利要求4所述的数据线电荷分享方法,其特征在于,使该条数据线与其它数 据线进行电荷分享操作时,进行电荷分享操作的各数据线为相同极性。
全文摘要
本发明涉及一种显示装置的数据驱动电路及数据线电荷分享方法,适于在显示装置中的多条数据线之间进行电荷分享操作,本发明的数据线电荷分享方法包括比较同一条资料线接连传递的两笔显示数据;当此两笔显示数据的差异不大于预设值时,禁止此条数据线与其它数据线进行电荷分享操作;以及当此两笔显示数据的差异超过预设值时,使此条数据线与其它数据线进行电荷分享操作。本发明因比较同一条数据线接连传递的两笔显示数据的差异,当此两笔显示数据的差异不大于预设值时,则不对此数据线与其它数据线进行电荷分享操作,因此将可避免额外电能的消耗。
文档编号G09G3/20GK102136244SQ20111010409
公开日2011年7月27日 申请日期2011年4月20日 优先权日2010年12月10日
发明者孙志豪 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1