显示装置制造方法

文档序号:2546439阅读:129来源:国知局
显示装置制造方法
【专利摘要】本发明涉及显示装置,本发明提供一种能够容易实现任意形状的面显示装置的显示装置。将包括构成扫描电路的一段的电路和与所述扫描电路的输出连接的像素电路的显示装置要素以一笔画成的要领设置在显示装置基板(208)上。
【专利说明】显示装置
[0001]本申请是 优先权日:为2006年10月13日、申请日为2007年10月15日、申请号为200710162468.0、发明名称为“显示装置”的申请的分案申请。
【技术领域】
[0002]本发明涉及一种显示装置,尤其是具有矩形以外的形状的液晶显示装置、EL (电发光Electroluminescence)显示装置等的面显示装置。
【背景技术】
[0003]有源矩阵液晶显示装置构成为多个像素排列成行和列,即配置成矩阵状。像素矩阵的各行共有在薄膜晶体管(TFT)的栅电极上连接的栅极配线。像素矩阵的各列共有供给数据信号的数据配线。栅极配线的信号控制薄膜晶体管的导通、截止,在薄膜晶体管导通时,数据配线的信号施加到液晶材料上,由此改变液晶材料的光学特性。
[0004]图19表示有源矩阵液晶显示装置中现有的像素结构。像素矩阵的各行共有共用的栅极配线10,像素矩阵的各列共有共同的数据配线12。各像素具有:串联地配置在数据配线和共用电极18之间的薄膜晶体管14以及液晶单元16。薄膜晶体管14由供给到栅极配线的信号来切换导通及截止。因此,栅极配线与像素的对应行的各薄膜电极14的栅电极连接。并且,各像素具有存储电容20。该存储电容的一端与下一栅极配线、前一栅极配线或者其他存储电容配线连接。该存储电容20即使在薄膜晶体管14被截止之后,也维持液晶单元16的电压地存储电荷。
[0005]为了向液晶单元施加希望的电压以得到所需的灰度级(grayscale level),与栅极配线上的地址信号同步地向数据配线供给适当的信号。该地址信号将薄膜晶体管14导通,由此根据施加到数据配线上的信号电压,使液晶单元16充放电到希望的电压的同时,使存储电容充放电。
[0006]通过地址信号,薄膜晶体管14被截止,存储电容20在其他行被地址指定时,维持液晶单元16两端间的电压。存储电容20降低薄膜晶体管14截止时的漏泄或电容耦合、液晶的介电常数改变所引起的液晶单元电压的变动。
[0007]各行以在I个帧周期中所有行都被寻址的方式被连续地寻址。
[0008]图20是表示现有的有源矩阵液晶显示装置的结构的平面图。参照图20,地址信号由栅极驱动器电路30供给,数据信号通过数据驱动器电路32供给到像素矩阵34。图20中表示矩形的有源矩阵显示装置。
[0009]对此,在专利文献I中公开了非矩形的显示装置。图21是专利文献I中公开的非矩形显示装置的平面图。
[0010]根据专利文献1,该显示装置具有包括像素阵列、栅极驱动电路部(图中用R表示)以及数据驱动器电路(图中用C表示)的驱动器电路结构,各像素通过与对应行及列配线连接的栅极驱动器电路部及数据驱动器电路部被寻址,像素阵列形成非矩形的外形,其中,所述显示装置具有沿着所述阵列的外周配置的至少3个所述栅极驱动电路部以及至少3个所述数据驱动器电路部,上述行和数据驱动器电路部沿着外周交替配置。上述栅极驱动器电路部和数据驱动器电路部可以形成在与显示装置像素相同的基板上,例如像素和驱动器电路也可以使用多晶硅工艺技术形成。
[0011]专利文献1:特表2005-528644号公报
[0012]但是,上述现有显示装置具有以下问题。
[0013]第I个问题是无法应对任意形状的显示装置。即,通过现有技术,虽然能够得到一定程度的非矩形的显示装置,但其形状设计的自由度依然很低。
[0014]其中一个理由是由于沿着像素矩阵的外周形状配置驱动电路。在现有技术中,为了对像素进行寻址,需要从各像素延伸到像素矩阵的外周部的横向延伸的栅极配线以及从像素延伸到像素矩阵的外周部的纵向延伸的数据配线。并且,必须使这些栅极配线以及数据配线切断,因此显示装置的形状的自由度存在界限。存在根据显示装置的形状,上述配线的一部分切断,产生无法寻址的像素区域的问题。
[0015]作为现有技术的显示装置无法应对任意形状的其他理由,列举了在像素矩阵部外周连接有TAB (Tape Automated Bonding,带式自动焊接)方式的驱动器电路的例子。TAB以膜状的TCP (Tape Carrier Package,薄膜封装)的方式进行处理,在切断一个个TAB之前,将其像电影胶片那样地在鼓上卷绕成线圈状。
[0016]因此,切断后的TAB为平坦的形状,将通常的TAB利用各向异性导电膜连接到液晶面板上后,经过将其弯曲的工序。
[0017]如图21所不,将TAB连接到具有曲线状外周形状的液晶面板上后,将TAB弯曲,并且,想要制作图21所示的心形形状的外观具有特点的形状情况下,该TAB的弯折比较困难。
[0018]其理由是,TAB的弯折部通常为直线形状。
[0019]外周形状的曲率半径越小,该问题越深刻,另外在I个TAB连接部上存在多个山或谷的形状时,沿着该形状弯折TAB,使该形状具有外观上的特点是非常困难的工作。
[0020]第2个问题是,为了利用多晶硅工艺技术沿着外周的曲线形状形成驱动器电路,掩模设计需要花费大量的时间。
[0021]显示装置的驱动电路的电路布局(layout)与像素矩阵部的布局同样地,通过将被称作单位单元的多个布局配置成阵列状而画出。
[0022]例如,在栅极驱动器电路的情况下,制作出由构成扫描电路的一段的电路、缓冲一段的扫描电路的输出的电路以及起动一段的缓冲的输出的电路构成等的单位单元后,在CAD (Computer Aided Design,计算机辅助设计)上指定其间距和个数,由此在直线上将单元布局配置,能够在短时间内得到希望的电路布局。
[0023]现在的电路布局用CAD虽然具有将单位单元在X及Y方向上直线状地布局配置的功能,但是没有将单位单元曲线状地配置的功能。
[0024]因此,为了制作沿着显示装置外周形状的驱动器电路的布局,必须逐个将基本单元手动配置,或者制作出数个基本单元的布局后,将其手动配置。因此掩模设计需要很多时间,掩模设计者会疲劳困乏而不想继续工作。

【发明内容】

[0025]因此,本发明的目的在于提供一种提高显示装置的形状设计的自由度,任意形状的显示装置。
[0026]本发明的其他目的在于提供一种缩短任意形状的显示装置的设计时间,提高其生产率的显示装置。
[0027]本发明的另一目的在于提供一种既能实现上述目的,又能实现显示装置的窄边框化的显示装置。
[0028]本发明的又一目的在于提供一种既能实现上述目的,又能减少显示装置基板的连接端子数的显示装置。
[0029]本发明的再一目的在于提供一种既能实现上述目的,又能提高像素的开口率的显
示装置。
[0030]本申请中公开的发明为了达到上述目的,具有以下概要结构。另外,以下在括号内添加附图的参考标号以 说明本发明,但其只是为了使本发明易于理解,并不能理解为将本发明的范围限定于此,这是不言自明的。
[0031]本发明的面显示装置,在其第I方式中,将包括构成扫描电路的一段的电路(也称为扫描电路的“单位电路”)(图2的206)和与上述电路(图2的206)的输出节点(图2的n2)连接的像素电路(202)的显示装置要素(200)以一笔画成的要领(一筆書务^要領)设置在显示装置基板(图1的208)上。即,将包括构成扫描电路的一段的电路(图2的206)和与上述电路(图2的206)的输出节点(图2的n2)连接的像素电路(202)的显示装置要素(200)在显示装置基板(图1的208)上连续地配置。
[0032]上述扫描电路的结构是,驱动其所必需的时钟信号为I相的时钟信号。
[0033]在其他方式中(技术方案3)中,本发明的面显示装置,具有包括用于向扫描电路的输出节点输出扫描信号的晶体管(图13的214a、214b、214c、214d、……)的扫描电路(204);以及与所述输出节点连接的像素电路(202),其中,将用于向所述输出节点输出扫描信号的晶体管和一个像素电路作为一组,在所述面显示装置上设置多组所述组,由此形成显示区域的大致整个区域。
[0034]进而,在其他方式(技术方案4)中,本发明的有源矩阵液晶显示装置是包括用于向扫描电路的输出节点输出扫描信号的晶体管(图13的214a、214b、214c、214d、……)而构成的扫描电路(204);以及与所述输出节点连接的像素电路(202)的面显示装置,其中,将用于向所述输出节点输出扫描信号的晶体管和I个像素电路作为I组,在所述面显示装置上设置多组所述组,由此形成显示区域,进而所述扫描电路中包含的晶体管和所述像素电路中包含的晶体管是形成在玻璃基板上的多晶硅TFT。
[0035]进而,在其他方式(技术方案5)中,本发明的面显示装置具有在非矩形的显示装置基板上以一笔画成的要领设置的扫描电路;与扫描电路的各输出段连接的像素电路,所述扫描电路具有至少一处以上折回部(52),并设在所述显示装置基板(208)上,由此形成非矩形状的显示区域。
[0036]进而,在其他方式(技术方案6)中,本发明的面显示装置具有在非矩形的显示装置基板上以一笔画成的要领设置的扫描电路;与扫描电路的各输出段连接的像素电路,该扫描电路螺旋状地配置在所述显示装置基板上,形成非矩形状的显示区域(图5)。
[0037]进而,在其他方式(技术方案7)中,本发明的面显示装置,具有:多个像素电路
(202);以及依次向所述多个像素电路施加电压的扫描电路(204),其中,所述扫描电路的一部分设置在所述像素电路和像素电路之间,或设置在像素电路下方。
[0038]在其他方式(技术方案8 )中,本发明的面显示装置,将包括多个像素电路(202 )以及依次向所述多个像素电路施加电压的扫描电路(204)而构成的电路以弯曲一次以上的方式设置在显示装置基板上(图1)。
[0039]在其他方式(技术方案9 )中,本发明的面显示装置,将包括多个像素电路(202 )以及依次向所述多个像素电路施加电压的扫描电路(204)的电路螺旋状地设置在显示装置基板上(图5)。
[0040]在其他方式(技术方案10)中,本发明的面显示装置,将线状显示装置(302)在支撑体(304)上卷绕两次以上而形成(图7),其中,所述线状显示装置(302)线状地形成有多个像素电路和由所述扫描电路选择的像素电路,且具有挠性。
[0041]进而,在其他方式(技术方案14)中,本发明的显示装置,具有由晶体管构成的像素开关(350)的栅电极与扫描电路的输出节点连接的结构,所述扫描电路的奇数段的电路的输出节点(图13的nl、n3、n5……)输出第I极性(低态有效)的扫描信号,偶数段的电路的输出节点(图13的n2、n4、n6……)输出极性与所述第I极性相反(高态有效)的扫描信号,与所述奇数段的输出节点连接的像素开关为第I导电型(P型)的晶体管,与所述偶数段的输出节点连接的像素开关为第2导电型(η型)的晶体管。
[0042]进而,在其他方式(技术方案15)的本发明的显示装置中,所述扫描电路的奇数段的单位电路包括:输入从前段供给的脉冲信号的倒相电路(图13的54);和连接在倒相电路的输出节点和扫描电路的输出节点之间的第2导电型(η型)开关晶体管(图13的214a、214c),所述扫描电路的偶数段的电路包括:输入从前段供给的脉冲信号的倒相电路;和连接在倒相电路的输出节点 和扫描电路的输出节点之间的第I导电型(P型)开关晶体管(图13的214b、214d),各个所述开关晶体管的栅电极中输入有共同的时钟信号。
[0043]进而,在其他方式(技术方案16)的本发明的显示装置中,所述扫描电路的奇数段的电路和偶数段的单位电路包括输入有从前段供给的脉冲信号,且将其输出节点作为扫描电路的输出节点的时钟控制倒相器(clocked inverter)(图15的56),在所述扫描电路的奇数段的电路所包含的所述时钟控制倒相器的第2导电型(η型)的晶体管的栅电极中供给有时钟信号,在所述时钟控制倒相器电路(clocked inverter circuit)的第I导电型(p型)的晶体管的栅电极中供给有时钟信号的反转信号,在所述扫描电路的偶数段的电路所包含的时钟控制倒相器电路的第2导电型(η型)的晶体管的栅电极中供给有时钟信号的反转信号,所述时钟控制倒相器电路的第I导电型(P型)的晶体管的栅电极中供给有时钟信号(图15)。
[0044]进而,在其他方式(技术方案17)中,本发明的显示装置中,所述扫描电路的奇数段和偶数段的电路包括:输入有从前段供给的脉冲信号的倒相电路(图15的54);以及连接在倒相电路的输出节点和扫描电路的输出节点之间的CMOS传输门(58 ),在所述扫描电路的奇数段的电路所包含的所述CMOS传输门的第2导电型(η型)的晶体管的栅电极中供给有时钟信号,在所述CMOS传输门的第I导电型(P型)的晶体管的栅电极中供给有所述时钟信号的反转信号,在所述扫描电路的偶数段的单位电路所包含的CMOS传输门的第2导电型(η型)的晶体管的栅电极中供给有所述时钟信号的反转信号,在CMOS传输门的第I导电型(P型)的晶体管的栅电极中供给有时钟信号。[0045]进而,在其他方式(技术方案18)的本发明的显示装置中,所述扫描电路的奇数段的电路及偶数段的电路包括:以串联方式依次连接在高位电源和低位电源间的第I至第4的开关元件(图17 (b)的MOl?M04),所述第1、第2开关元件为P型的MOS型晶体管,所述第3、第4开关元件为η型的MOS型晶体管,I个所述ρ型的MOS型晶体管和I个所述η型的MOS型晶体管的栅电极共用地连接,输入从前段供给的脉冲信号,剩余的2个所述MOS型晶体管的栅电极中输入有时钟信号,并包括将I个所述P型的MOS晶体管和I个所述η型MOS型晶体管的漏电极作为输出节点的单相时钟控制型倒相器(图17)。
[0046]本发明的第I效果是能够实现任意形状的显示装置。
[0047]其中一个理由是,包括构成扫描电路的一段的电路和与所述扫描电路的输出节点连接的像素电路的显示装置要素级联地连接,所有的像素被依次寻址的电路以一笔画成的要领设置在显示装置基板上,形成显示区域。即,通过将一笔画成的牵引进行任意的布局,由此能够形成任意形状的显示区域。
[0048]其他理由是,由于以一笔画成的要领将所述显示装置要素电路配置在显示装置基板上,形成显示区域,因此能够对显示区域内的所有像素寻址。在现有的显示装置中,构成为在纵向直线状布线的数据配线和在横向直线状布线的栅极配线的交点上设置的像素被寻址,存在如下问题:根据显示装置的形状,上述配线的一部分被切断,产生无法寻址的像素区域。
[0049]其他理由是,显示装置基板上的显示区域由以一笔画成的要领设置的显示装置要素构成,因此显示装置基板和用于驱动该显示装置基板的电路的连接部位于以一笔画成的要领设置的显示装置要素的一段即可,其结果是,具有能够减少与用于驱动该显示装置基板的电路连接的端子数的效果,因此不需要在显示装置区域的外周部安装TAB方式的驱动器,或者其数量减少。TAB的弯折部通常为直线形状,很难将显示装置基板的外周形状设置成曲线等形状。
[0050]本发明的第2效果是能够缩短掩模设计的时间。
[0051]其理由是,没有必要沿着外周的曲线形状将驱动器电路布局。实施本发明的情况下,将显示装置要素布局而得到的构成作为单位单元,将与显示装置的横向宽度对应的个数的该单位单元直线状地布局配置,由此完成一行的布局。这与现有的配置一行像素的工序相同。以往必须沿着外周形状将驱动器电路布局成非直线状,但根据本实施方式,不需要进行该布局,因此能够缩短掩模设计的时间。
[0052]本发明的第3效果是能够将显示装置的边框变窄。
[0053]其理由是,不需要沿着显示装置基板的外周配置驱动器电路。即,显示装置要素能够设置到显示装置基板的外周部边缘,由此显示装置基板的形状能够与显示装置的形状大致一致,其结果是能够缩窄显示装置的边框。
[0054]本发明的第4效果是减少显示装置基板的连接端子数。
[0055]其理由是,显示装置基板上的显示区域由以一笔画成的要领配置的显示装置要素构成,因此显示装置基板与用于驱动该显示装置基板的电路的连接部配置在以一笔画成的要领配置的显示装置要素的一端。
[0056]本发明的第5效果是能够提高像素的开口率。
[0057]其理由是,构成扫描电路的晶体管数和驱动扫描电路的时钟信号数较少。【专利附图】

【附图说明】
[0058]图1是表示本发明的实施方式的面显示装置的平面图。
[0059]图2是表示本发明的实施方式的面显示装置的电路图。
[0060]图3是表示本发明的实施方式的面显示装置的平面图。
[0061]图4是表示本发明的实施方式的面显示装置的平面图。
[0062]图5是表示本发明的实施方式的面显示装置的平面图。
[0063]图6是表示本发明的实施方式的面显示装置的平面图。
[0064]图7是表示本发明的实施方式的面显示装置的透视图(a)和电路图(b)。
[0065]图8是表示本发明的实施方式的显示装置的电路图。
[0066]图9是表示本发明的实施例的电路配置图。
[0067]图10是表示本发明的实施例的DFF的电路图(a)以及各符号的电路图(b)、(C)。
[0068]图11是表示本发明的实施例的电路图(a)和DFF2的电路图(b)。
[0069]图12是表示本发明的实施例的电路配置图。
[0070]图13是表示本发明的实施例的电路图。
[0071]图14是表示图13所示的电路的工作的时序图。
[0072]图15是表示本发明的实施例的电路图(a)以及变形实施例的电路图(b)。
[0073]图16是表示图15所示的电路的动作的时序表。
[0074]图17是表示本发明的实施例的电路图(a)以及单相时钟控制型反相器的电路图(b )、单相时钟控制型反相电路的真值表(c )。
[0075]图18是表示图17所示的电路的工作的时序表。
[0076]图19是现有有源矩阵液晶显示装置的像素电路图。
[0077]图20是现有的有源矩阵液晶显示装置的平面图。
[0078]图21是现有的非矩形的显示装置的平面图。
【具体实施方式】
[0079]以下参照【专利附图】

【附图说明】本发明的实施方式。
[0080](第I实施方式)
[0081]图1是表示本发明的第I实施方式的有源矩阵型液晶显示装置的结构的图。参照图1,本实施方式的结构是,在与显示装置(208)的外形形状大致一致的显示区域内,以一笔画成的要领设置显示装置要素,由此构成面显示装置。即,将显示装置要素以与显示区域的形状一致的方式弯曲一处以上,以一笔画成的要领设置,由此构成面显示装置。
[0082]利用图2对显示装置要素以及设置了显示装置要素的构成进行说明。设置了显示装置要素的构成是指如图2所示在显示装置基板上形成有电路的构成。
[0083]参照图2,显示装置要素(200)具有构成扫描电路的一段的电路(也称为扫描电路的“单位电路”)(206)以及与其输出节点连接的像素电路(202)而构成。
[0084]更具体地说,构成扫描电路的一段的电路(206)例如由D型触发电路(略记为“DFF”)构成,DFF的输出节点Q上连接有像素电路。DFF与CLK节点中输入的时钟信号的上升同步地,对输入节点D中输入的信号进行取样,输出到输出节点Q。[0085]像素电路(202)具有:其漏极端子与DATA节点连接的像素开关350、连接在像素开关350的源极端子和共用电极VC (18)之间的液晶单元(16)以及存储电容(20)。
[0086]存储电容(20)的一端连接在液晶单元(16)的与共用电极VC (18)不同侧的节点,存储电容(20)的另一端VA (22)与存储电容配线或被施加了固定电位的配线例如DFF的电源配线连接。
[0087]以一笔画成的要领配置显示装置要素(图1的212)是指,以使该显示装置要素内的DFF的输出节点Q与下一段的DFF的输入节点D连接方式,将显示装置要素级联地连接的电路。
[0088]另外,以DFF的输出节点Q和下一段的输入节点D连接的方式级联连接多个的电路被称为“扫描电路”或“移位寄存电路”。
[0089]通过连接DFF的输出节点Q和下一段的DFF的输入节点D的配线,脉冲信号与时钟信号同步地向后段传送。在此,连接输出节点Q和输入节点D的配线称作“脉冲传送配线”(300)。
[0090]在此所述的扫描电路和像素电路,在显示装置上基板上例如使用多晶硅工艺技术,如图3所示进行布局。
[0091]如图3所示,扫描电路(204)和与扫描电路的输出节点连接的像素电路(202)形成在显示装置基板上。扫描电路和与其输出节点连接的像素电路构成一行。通过多行构成显示区域。
[0092]以连接行与行的方式设置脉冲传送配线(300)。该部分是一笔画成状地布局的扫描电路折回的部分,在图3中,表为折回部(52)。
[0093]通过设在扫描电路端部的输入端子(210)输入信号。
[0094]通过像素电路形成的像素的间距在纵方向上恒定,并且在横方向上也恒定地进行布局。
[0095]由此,能够避免现有问题中可以想到的在显示部上产生不需要的线、显著地损害画质的问题。
[0096]对构成行的显示装置要素的个数进行调整,调整各行的横方向的长度使其与显示区域一致,将多行布局,由此填埋显示区域,从而能够实现任意形状的显示装置。
[0097]由于在行与行之间配置有脉冲传送配线(300),因而所有行中包含的扫描电路一笔画成地设置在显示区域整体上,一笔画成地将各像素布局。
[0098]接着对本实施方式的工作进行说明。
[0099]为了向各液晶单元施加希望的电压,得到需要的灰度级(grayscale level),与扫描电路(204)的输出同步地,向与DATA节点连接的数据配线供给适当的信号。扫描电路的输出信号将像素开关(350)导通,由此根据施加到数据配线的信号电压,将液晶单元(16)充放电至希望的电压的同时,使存储电容(20)充放电。
[0100]其后,通过扫描电路的输出信号,像素开关(350)被截止,已写入液晶单元(16)的电压在其他像素被寻址期间维持该电压。
[0101]扫描电路以一个帧周期内所有的像素被寻址的方式连续地输出扫描信号。
[0102]根据本实施方式,该显示装置在其显示区域内以一笔画成的要领设置显示装置要素(200),因此能够应对任意形状的显示装置。其效果可以通过参照下文所述的其他实施方式得以明确。
[0103]另一方面,在现有的显示装置中,为了对像素进行寻址,需要延伸到显示装置基板的外周部的横向延伸的栅极配线、以及延伸到显示装置基板的外周部的纵向延伸的数据配线,因此形状的自由度存在极限。
[0104]根据本实施方式,显示装置基板上的显示装置通过以一笔画成的要领配置的显示装置要素构成,因此显示装置基板和用于驱动该显示装置基板的电路的连接部位于以一笔画成的要领设置的显示装置要素的一端即可,其结果是,能够得到与用于驱动该显示装置基板的电路连接的连接端子数减少的效果。
[0105]因此,例如,即使在将该连接如TAB所示用于挠性基板的情况下,将其连接的部位仅限于显示装置基板的外周部的一小部分。因此,像素区域的形状成为显示装置的形状,能够得到外观上的效果。
[0106]根据本实施方式,显示装置基板上的像素区域由以一笔画成的要领设置的显示装置要素构成,且与用于驱动该显示装置基板的电路的连接部位于以一笔画成的要领设置的显示装置要素一端即可,因此即使在显示区域的形状为瓢状的中间变窄的形状,其中间变窄的部分非常窄的情况下,只要至少具有显示装置要素能够排列的宽度,就能实现这种形状的显示装置。即平面形状能够应对任意的显示装置。
[0107]根据本实施方式,不需要沿着外周的曲线形状将驱动器电路布局,因此能够得到缩短掩模设计时间的效果。
[0108]本实施方式的情况下,将显示装置要素布局后的构成设为单位单元,将与像素区域的横向宽度对应的个数的该单位单元直线状地布局配置,由此完成一行的布局。这与现有的配置一行像素的工序相同。以往必须沿着外周形状将驱动器电路布局成非直线状,但根据本实施方式,不需要这样(沿着外周形状将驱动器电路布局成非直线状),因此能够缩短掩模设计的时间。
[0109]另外,显示区域的一部分或全部为矩形的情况下,不一定必须以行单位进行布局,也可以利用将单位单元排列配置成矩阵状,根据需要追加或删除单位单元的方法进行显示区域的布局。
[0110]根据本实施方式,能够得到将显示装置的边框变窄的效果。例如可以设想使用多晶硅工艺技术,将显示装置的驱动器电路形成在显示装置基板上的情况。
[0111]在作为现有技术的在图21所示的显示装置的驱动器电路形成在显示装置基板上的情况下,沿着显示装置基板的外周形状将驱动器电路布局。因此,显示区域比显示装置基板的外周的边缘(边沿)靠内侧,并且比设在边缘内侧的驱动器电路的布局区域靠内侧。
[0112]对此,根据本实施方式,不需要沿着显示装置基板的外周形状的驱动器电路的布局,因此能够将显示区域设置达到显示装置基板的最边缘。
[0113]另外,现有技术中的栅极驱动器电路必须具有驱动与横向排列的像素数相等数目的晶体管或横向布线的栅极配线的寄生电容的能力。因此在栅极驱动器中需要由大尺寸的晶体管构成的缓冲电路。
[0114]对此,根据本实施方式,与构成扫描电路的一段的电路(206 )的输出节点连接的晶体管(像素开关)为I个,并且与该输出节点连接的配线长度较短,寄生电容较小,因此不需要由大尺寸的晶体管构成的缓冲电路。[0115](第2实施方式)
[0116]在所述第I实施方式中,如参照图1的说明所示,在显示区域的整个区域以一笔画成的要领设置显示装置要素。
[0117]在第2实施方式中,与此相对,显示装置如图4所示,将显示区域分割成多个子区域,在各子区域中,显示装置要素以一笔画成的要领设置。
[0118]图4中存在8个子区域,但仅将2个子区域标记为62a、62b。
[0119]在本实施例中,通过分割成子区域,能够降低施加到扫描电路的时钟频率,进而减少时钟信号配线的负荷电容,减少时钟延迟。
[0120]进而,减少数据配线的负荷电容,减少数据信号的延迟。
[0121]由此,与第I实施方式相比能够更容易地驱动更大型的显示装置或像素数更多的显示装置。
[0122]在图4中,在各子区域中设有输入端子(210a?210h),但也可以在显示装置基板上形成配线,使输入端子的位置集合。根据这种方式,由于能够通过在一个部位安装挠性基板而实现与外部的电连接,因此对于制作任意形状的显示装置是优选的。
[0123](第3实施方式)
[0124]在所述第I实施方式中,如参照图1和图3的说明所示,将直线状地配置显示装置要素而形成的行排列多行,由此构成显示装置。在本发明的第3实施方式中,如图5所示,将显示装置要素螺旋状地配置,由此构成面显示装置。
[0125](第4实施方式)
[0126]图6是表示本发明的第4实施方式的结构的图。本发明的第4实施方式是显示装置基板具有开口 50的面显示装置的一例。即使在这种形状的情况下,通过以一笔画成的要领设置显示装置要素,也能够填埋显示区域,构成面显示装置,对于面显示装置的形状的设计自由度较高。由于不需要沿着面显示装置基板的开口部设置驱动器,因此能够得到显示装置的外形形状的自由度较高的效果。
[0127]而利用现有技术时,很难实现这种形状。其理由如下。
[0128]一个理由是,由于具有开口部,数据配线或栅极配线被切断,与配置在像素矩阵外周的栅极驱动器电路、数据驱动器电路无法连接,或者产生难以连接的区域。
[0129]作为解决该问题的方法,可以想到沿着开口部的边缘,追加设置数据驱动器电路或栅极驱动器电路。
[0130]作为设置方法的一例,有利用TAB的方式的安装。TAB的输出侧的端子组利用各向异性导电膜与液晶面板的数据线或栅极线的输入端子连接。
[0131]开口部的形状具有外观上的特点,为了得到该效果,需要将TAB向着显示装置的背面折回。
[0132]但是,大多数情况下开口部的曲率半径较小,这种TAB的弯折很困难。
[0133]进而,在显示装置背面设置与TAB的输入侧端子组连接的追加配线等,产生部件个数的增加、成本上升,除此之外设计上产生新的限制。
[0134]作为其他设置方法,还有沿着外周的边缘以及开口的边缘,利用多晶硅工艺技术形成数据驱动器电路或栅极驱动器电路的方法。并且,可以想到在外周的边缘的一部分上设置用于输入信号的连接端子的结构。[0135]但是,由于需要将输入信号发送到沿着开口边缘的驱动器电路,因此必须形成配线。
[0136]在使用多晶硅工艺技术的情况下,该配线形成在与形成像素的晶体管的面相同的面上,其结果产生像素矩阵部的布局不规则的区域。
[0137]由此,存在像素矩阵部、即显示区域上产生不需要的线,严重损伤画质的新问题。
[0138]出于以上理由,在使用现有技术时,实现图6所示的具有开口的形状是很困难的,但是通过本发明已解决。
[0139](第5实施方式)
[0140]图7是表示本发明的第5实施方式的结构的图。参照图7对本实施方式进行说明。在本实施方式中,扫描电路(204)和与扫描电路的各输出节点连接的像素电路(202)形成在长条状的挠性基板上。并且,该长条状显示装置即线状显示装置(302)卷绕在支撑体(304)上,由此制作出面显示装置。
[0141]根据本实施方式,显示装置的显示区域由以一笔画成的要领设置的显示装置要素
(200)构成,因此显示装置和用于驱动该显示装置的电路的连接部位于以一笔画成的要领设置的显示装置要素的一端即可,其结果获得可以减少与用于驱动该显示装置的电路连接的连接端子数的效果。
[0142](其他实施方式)
[0143]在上述实施方式中,作为面显示装置的一个形态,表示了有源矩阵液晶显示装置的例子,但显示装置的形态不限于此,例如也可以在EL (Electroluminescence)显示装置、电子纸、电场发射型显示装置等由多个像素构成的面显示装置中实施,能够得到上述实施方式中叙述的多个效果。
[0144]在上述实施方式中,作为在显示装置基板上形成显示电路装置要素的方式,表示了在显示装置基板上利用多晶硅工艺技术形成的方式的例子,但本发明不限于上述制法,这一点是不言自明的。例如,可以是利用非晶硅工艺技术形成的方式,也可以使用各种有机半导体工艺技术形成的方式,也可以是在绝缘基板上形成单晶硅薄膜,利用其形成的方式。
[0145]进而,除了在绝缘基板是上使用薄膜工艺形成的方式之外,也可以在硅基板上形成显示装置要素。
[0146]在上述实施方式中,如图3所示,表示了扫描电路和与其连接的像素在平面图中被布局在分离的位置上的例子,但也它们也可以是重叠的。例如,使用多晶硅工艺技术形成半透过型的液晶显示装置时,像素内的反射部区域与扫描电路的布局重叠地形成,像素内的透过部区域与扫描电路的布局不重叠地形成,由此得到提高像素的开口率、反射率的效果O
[0147]在EL显示装置中也同样地,通过将像素内的发光部分和扫描电路在平面图中重叠地进行布局,得到提高填充因子(Fill Factor)的效果。
[0148]在上述实施方式中,如图2所示,表示了 DFF的输出上连接I个像素开关,各像素开关中,一种数据信号与DATA节点连接的例子,但也可以在DFF的输出上并列连接3个子像素,并连接3种数据信号,由此形成彩色的显示装置。更详细地说,如图8所示,在DFF的输出节点Q上,3个子像素202a、202b、202c并联连接。它们是红(R)、绿(G)、蓝(B)的像素,用DATA_R、DATA_G、DATA_B表示的独立的数据信号与它们连接。由此实现彩色显示装置。[0149]在上述实施方式中,如图1、图5或图6所示,在非矩形的显示装置基板上形成有与该基板的外形形状大致相似形状的显示区域,但也可以在矩形的显示基板内形成非矩形的显示区域。
[0150]例如,像日本国旗那样,在矩形的显示装置基板上形成圆形的显示区域。这时,显示装置基板的四角不是显示区域,该区域可以用作显示装置基板与其他构成要素的螺纹固定区域。同样地,在矩形的显示装置基板上形成环状的显示区域时,可以将环状的孔的部分用作螺纹固定区域。以下结合具体的例子进行说明。
[0151](实施例1)
[0152]在该实施例中,使用多晶硅工艺技术制作TFT (薄膜晶体管:Thin FilmTransistor)基板,利用其制作出透过性的有源矩阵液晶显示装置。制造工艺使用现有已知的低温多晶娃TFT-1XD的制造技术。详细的制造工艺例如记载在e-express公司(彳一.二夕7 7。^社)发行的“絵τ見3低温poly-Si TFT-LCD製造7。口七^ 05年版,,。
[0153]利用低温多晶硅TFT-1XD的制造技术,制作平面构造的TFT像素开关和扫描电路部的TFT、像素电极、存储电容电极,形成TFT基板。
[0154]构成显示装置基板上的电路的TFT由相同工艺的TFT制成。利用需要最高电压的TFT可以工作的工艺。
[0155]进而,在该TFT基板上,制作4μπι的已形成图案的柱子,作为用于保持单元间隙(Cell Gap)的空间使用,同时具有耐冲击力。
[0156]并且,在相对基板的显示区域外部,涂布有紫外线硬化用的密封材料。相对基板上与像素的开口部对应的位置以外的部分上设有遮光层(所谓的黑底(black matrix)),防止向错^ ^ Va >)引起的画质劣化,并且隐藏配线的折回部等不规则的布局,从显示装置的观察者观察到的是像素的开口部以等间距配置。
[0157]TFT基板和相对基板粘接后,将玻璃容易吸收的波长为10.6 μ (百万分之一)的二氧化碳激光抵接在切断线上并加热后,立刻喷射冷却物质气雾,制作龟裂,对其施加压力并切断,由此分离成具有曲线状外形形状的单片,注入液晶。液晶材料为向列液晶,添加手征材料,使其在材料堆(e ^ ^ )方向上匹配,从而形成扭曲向列(TN)型。
[0158]显示装置基板上形成的电路的结构如图9所示。其是将图2所示的实施方式的结构进一步与布局对应地详细重画的图。显示装置要素由以下布局构成:在表示为DFF的长方形的位置上将形成DFF电路的晶体管和DFF的内部配线布局的结构、在表示为像素的长方形的位置上将像素晶体管、像素电极以及存储电容布局的结构、左右方向设置的时钟配线(CLK)、第I电源配线(VDD)、第2电源配线(VSS)、DATA配线、存储电容配线(VCOM)的布局结构。
[0159]将这样布局的显示装置要素单元在左右方向上阵列配置,形成显示装置基板的行的布局。
[0160]第一行和第二行在其端部以连接时钟配线、第一电源配线、第二电源配线、DATA配线、存储电容配线的方式追加配线,从而以一笔画成的要领电连接显示装置要素。通过调整构成各行的显示装置要素单元的数目能够与任意外形形状一致地形成显示区域。
[0161]将这样形成的显示装置基板和与该基板的外形形状相配的背光灯组装,从而构成显示装置。[0162]由于构成为如上所述以一笔画成的要领设置显示装置要素,因此横方向的尺寸能够通过调整构成行的显示装置要素的单元数设置成任意尺寸,并且,纵方向的尺寸能够通过调整行数实现任意尺寸,其结果,可以将显示区域设计成任意形状,能够制作任意形状的显示装置基板。
[0163]根据本实施例,以一笔画成的要领设置显示装置要素,因此所有的要素必然能够被寻址。
[0164]并且,根据本实施例,所有的显示装置要素以一笔画成的要领电连接,因此不需要沿着显示装置基板外周的以往必需的驱动器电路。
[0165]根据本实施例,这样,所有的显示装置要素以一笔画成的要领电连接,因此大大减少显示装置基板和外部电路的连接端子数。
[0166]如本实施例这样,构成为从外部供给DATA信号的情况下,S卩,在数据驱动器未形成在基板上时,以往需要像素的横方向的数目的连接端子,例如需要100个。在本实施例中只需要I个。
[0167]由于以往沿着显示装置基板外周所必需的TAB不再需要,因此外周形状的自由度大幅度提高。或者,沿着显示装置基板外周形成的所必需的驱动器电路不再需要,因此能够使外框变窄。沿着非矩形的显示装置基板外周布局驱动电路的工作在现有的CAD中是相当费工时的工作,但由于已经不需要,因而能够缩短掩模设计时间。
[0168]在本实施例中,DFF的结构如图10 Ca)所示,由4个时钟控制倒相器CINVl?CINV4、2个倒相器INV1、INV2以及用于生成反转时钟信号Cl、非反转时钟信号C2的2个倒相器INV3、INV4构成。时钟控制倒相器以及倒相器的结构分别是图10 (C)、图10 (b)所示的结构。图10(b)是连接在电源VDD和VSS之间,共用连接栅极形成输入节点A,且共用连接漏极形成输出节点Y的P沟道晶体管MP1、N沟道晶体管丽I所构成的CMOS倒相器。图10 (C)是连接在电源VDD和VSS之间的P沟道晶体管MP2、MPUN沟道晶体管丽1、丽2所构成的、输入A被输入到晶体管MP1、丽I的共通栅极、反转时钟Cl、非反转时钟C2分别被输入到晶体管MN2、MP2的时钟控制倒相器(Clocked Inverter)。
[0169]作为变形例,图11 (a)表示了删除用于生成DFF内的反转时钟信号、非反转时钟信号的2个倒相器,取而代之对时钟信号及其反转信号进行总线配线的例子。图11 (b)是表示图11 Ca)的DFF2电路的结构的图。
[0170]向图11的CLK中供给时钟信号,向XCLK中供给时钟信号的反转信号。在该例的情况下,每个像素所需要的晶体管数目在DFF2电路中为20个,加上I个像素总计为21个。
[0171]在本实施例中,使用准分子激光形成多晶硅膜,但也可以使用其他激光,例如连续振荡的CW激光等。
[0172]在本实施例中制作透过型IXD,也可以在形成像素的透明电极后,在整个面上依次堆积Mo膜和Al膜,形成光刻图案,在Al膜和Mo膜上同时形成图案,其后去除光刻图案时,形成反射电极,得到半透过型像素电极的构成。
[0173]并且,在显示装置基板上布局的显示装置要素中所包含的晶体管或配线被布局成:在以平面图观察时,设置在与反射电极重叠的位置上,以截面图观察时,设置在反射电极下方的位置上,由此提高像素的开口率和反射面积。
[0174]在本实施例中,时钟配线、电源线、数据配线、存储电容配线也都是以一笔画成的要领进行布局,但也不一定必须一笔画成地进行布局。
[0175]例如也可以是在纵方向上将数据配线配线,在纵方向上排列的像素之间共用连接地布局。并且,将上述配线电连接而与输入端子连接即可。最低限需要将扫描电路以一笔画成的要领进行布局。
[0176]图12是表示本实施例的电路布局的一例的图。参照图12,数据配线纵向延伸,纵向排列的像素彼此与数据线共用地连接。并且,上述数据配线电连接而与输入端子(DATA)连接。
[0177]这种情况下,时钟配线和数据配线的环绕路线不同,因此必须注意信号的时序设计。具体来说,以从时钟配线的输入端子(CLK)观察,位于最远端的像素和位于最近端的像素中都写入有数据的方式设计数据信号的时序。
[0178]在本实施例中,表示了通过配线将时钟信号供给到各DFF的结构,但是考虑到时钟配线的负荷电容,也可以在时钟配线中途插入中继缓冲器。
[0179]这种情况下,为了保持显示区域的布局的规则性,例如优选在扫描电路的折回部分,即显示区域的端部插入中继缓冲器。
[0180](实施例2)
[0181]在所述实施例1的图11的电路的情况下,对于I个像素,需要21个晶体管、用于驱动扫描电路的时钟信号以及时钟信号的反转信号的2相时钟信号。
[0182]在本实施例中,为了削减上述晶体管的数目或控制时钟信号的种类,对本
【发明者】制作的电路进行说明。
[0183]图13是表示本实施例的扫描电路和像素电路的结构的图。参照图13,显示装置要素(200)由构成扫描电路的一段的电路(206)和与该电路(206)的输出节点连接的像素电路(202)构成,构成扫描电路的一段的电路(206)由I个反相电路和I个开关晶体管构成。开关晶体管214a、214c为η型,开关晶体管214b、214d为ρ型。即,扫描电路的第一段的开关晶体管214a为η型,第二段的开关晶体管214b为ρ型,第三段的开关晶体管214c为η型,奇数段的开关晶体管为η型,偶数段的开关晶体管为ρ型而构成。
[0184]扫描电路的各段的输出节点nl、η2、η3……上分别连接有I个像素开关。与节点nl连接的像素开关为P型,与n2连接的像素开关为η型,与n3连接的像素开关为ρ型等的方式,与扫描电路的奇数段的输出节点连接的像素开关为P型,与偶数段的输出节点连接的像素开关为η型而构成。因此,能够构成对应每个像素具有4个晶体管的显示装置。
[0185]并且,用于驱动扫描电路的时钟信号是单相信号即可。时钟信号为单相,并且扫描电路的每一段仅仅驱动I个晶体管即可,因此减少时钟配线的负荷电容,时钟延迟变少。
[0186]这样构成的扫描电路和像素电路如下工作。图14是用于说明本实施例的工作的时序图。参照图14,将脉冲宽度为2χΤ (Τ表示时钟信号半周期)的高态有效的脉冲信号(one-shot pulse:单脉冲)作为输入信号ST,在时钟信号CLK从低电平向高电平的上升时序输入到ST端子中,由此ST的反转脉冲信号输出到节点nl。
[0187]该信号作为构成下一段的显示装置要素中包含的扫描电路的一段的电路的输入信号,在比节点nl的信号迟T的时钟信号CLK的下降时序,脉冲信号输出到节点n2。
[0188]在节点nl的脉冲信号波形上标有“a”的期间,η型晶体管MOl导通,因此节点nl是低阻抗。因此,输入到ST的脉冲信号的反转信号输出到节点nl。[0189]在“b”的期间,晶体管MOl处于导通,节点nl为高阻抗,形成通过节点nl的电容保持电压的状态。
[0190]这样,脉冲宽度为2xT的低态有效脉冲信号输出到节点nl。
[0191]节点n2在“a”期间,ρ型的晶体管M02导通,因此为高阻抗,“b”期间,ρ型的晶体管Μ02导通,因此为低阻抗,作为反相器INV02的输入的反转信号的高电平输出到节点η2。
[0192]在“c”期间,处于晶体管Μ02截止、节点η2为高阻抗、通过节点η2的电容保持电压的状态。这样,向节点η2输出脉冲宽度为2χΤ的高态有效脉冲信号。
[0193]以下同样地,延迟期间T地依次向节点η3输出低态有效的脉冲、向节点η4输出高态有效的脉冲。
[0194]这样,在节点nl、n3、n5……的扫描电路的奇数段的输出中能够产生低态有效的扫描脉冲信号,在节点η2、η4、η6……的扫描电路的偶数段的输出中能够产生高态有效的扫描脉冲信号。
[0195]如图13所示,通过该极性的扫描脉冲信号,以像素开关导通的方式设定像素开关的极性。即,与扫描电路的奇数段的输出连接的像素开关设定为P型晶体管,与偶数段的输出连接的像素开关设定为η型晶体管。因此,例如,与节点nl连接的像素开关在如期间“a”和期间“b”所示的一系列期间内导通。
[0196]像素开关导通期间,液晶单元的电容及存储电容根据数据信号DATA的电压信号充放电,决定在像素开 关截止的时序写入像素的电压。
[0197]因此,写入与节点nl连接的像素的电压信号在节点nl的上升时序,为施加到DATA节点的Dl。
[0198]同样地,写入与节点n2连接的像素的电压在节点n2的下降时序为施加到DATA节点的电压信号D2。这样,在DATA节点中,应写入像素的电压以周期T依次施加。
[0199]通过扫描电路,从与扫描电路的初段连接的像素开始,到与最终段连接的像素为止依次寻址,构成I帧的数据写入到像素中。
[0200]与扫描电路偶数段连接的像素电路和与奇数段连接的像素电路的电路结构不同,因此显示特性也因此产生差异。为了保证作为显示装置的画质,要尽力进行布局以在横向、纵向上都配置不同的像素电路地。
[0201]本实施例的电路形成在玻璃基板上,应用反转共通的电极极性的驱动方式实现显示装置。此时,施加到液晶上的电压范围能够取得充分的反差,取OV至5V的范围,在反转共通电极的极性时一方电压为0V,另一方电压为5V。此时,像素电极取-5V至IOV的范围,因此在像素开关为η型时,作为使其截止的电压需要-5V以下,作为用于使其导通的电压,需要7V以上。
[0202]在像素开关为ρ型时,用于使其截止的电压需要IOV以上,用于使其导通的电压需要-2V以下。因此,输出段所需要的电压范围为-5V以下~IOV以上。为了使其可能,反相器的电源电压设为-5V、10V,通过开关(Μ01至Μ04)传达该振幅的电压信号,因此时钟信号的电压为-7V、12V。总结来说,如下文所述。
[0203]即,在本实施例中,DATA信号的电压范围设定为O~5V、反相器的电源电压设定为-5V和10V,时钟信号的低电平设为-7V,高电平设为12V。
[0204]根据这样构成的电路,每一个像素具有4个晶体管即可,并且用于驱动扫描电路的时钟信号是I相即可。
[0205]即,与实施例1的图11比较,每一个像素所占的晶体管或配线面积减少,例如可以提高透过型液晶显示装置的开口率。或者,可以提高显示装置的精细度。
[0206]在本实施例中,扫描电路的电路结构为动态电路结构,也可以适当地追加反馈电路,变形成静态电路结构。另外,在图13中,表示了构成扫描电路的一段的电路(206)和像素电路(202)所构成的显示装置要素(200)连成串(数珠繋^ )地设置一列的例子,但也可以包含分支的结构。
[0207](实施例3)
[0208]对本发明的第3实施例进行说明。参照图15,本实施例的扫描电路(204)中,扫描电路的每一段由I个时钟控制倒相电路(56)构成。
[0209]构成扫描电路的一段的电路(206)的输出节点nl、n2、n3……上连接有I个像素开关(350)。对应于与输出节点nl连接的像素开关为ρ型、与输出节点n2连接的像素开关为η型、与输出节点η3连接的像素开关为ρ型的情况,与扫描电路的奇数段的输出节点连接的像素开关为P型,与偶数段的输出节点连接的像素开关为η型而构成。
[0210]因此,可以以每个像素对应5个晶体管来构成显示装置。并且用于驱动扫描电路的时钟信号提供CLK和其反转XCLK。
[0211]这样构成的扫描电路和像素电路如下工作。图16是说明本实施例的工作的时序图。参照图16,将脉冲宽度为2χΤ (Τ表示时钟信号半周期)的高态有效的脉冲信号作为输入信号ST,在时钟信号CLK从低电平向高电平上升的上升时序输入,由此向节点nl输出ST的反转脉冲信号。该信号成为构成下一段的显不装置要素中包含的扫描电路的一段的电路(206)的输入信号,向输出节点n2,比输出节点nl的信号迟T且在时钟信号CLK的下降时序输出脉冲信号。
[0212]在输出节点nl的脉冲信号波形上标有“a”的期间,时钟控制倒相器CINVOl的输出节点为低阻抗,因此输出节点nl为低阻抗。因此,输入到ST的脉冲信号的反转信号输出到节点nl。
[0213]在“b”的期间,处于CLK为低阻抗、节点nl为高阻抗、通过节点nl的电容保持电压的状态。这样脉冲宽度为2xT的低态有效的脉冲信号输出到节点nl。
[0214]节点n2在“a”期间为高阻抗,“b”期间为低阻抗,作为反相器CINV02的输入的反转信号的高电平被输出。在“c”期间,处于节点n2为高阻抗、通过节点n2的电容保持电压的状态。这样,向节点n2输出脉冲宽度为2xT的高态有效脉冲信号。
[0215]以下同样地,延迟期间T地依次向节点η3输出低态有效的脉冲、向节点η4输出高态有效的脉冲。
[0216]这样,在节点nl、n3、n5……的扫描电路的奇数段的输出中能够产生低态有效的扫描脉冲信号,在节点η2、η4、η6……的扫描电路的偶数段的输出中能够产生高态有效的扫描脉冲信号。
[0217]如图15所示,通过该极性的扫描脉冲信号,以像素开关导通的方式设定像素开关的极性。这与利用图13的说明同样。
[0218]因此,写入与节点nl连接的像素的电压信号在节点nl的上升时序,为施加到DATA节点的Dl。[0219]同样地,写入与节点n2连接的像素的电压在节点n2的下降时序为施加到DATA节点的电压信号D2。
[0220]这样,应写入各像素的电压在周期T依次施加于DATA节点。
[0221]在本实施例中,与上述实施例不同,时钟信号的低电平及高电平的电压与时钟控制倒相器的电源电压相同。因此,在本实施例中,具有为了驱动显示装置而应当准备的电源电压的种类减少,并且施加在晶体管上电压降低的特点。
[0222]根据这样构成的电路,每个像素对应5个晶体管。并且用于驱动扫描电路的始终需要为2相。时钟信号的振幅的电压与时钟控制倒相器的电源电压相同即可。
[0223]在本实施例中,构成为动态电路结构,但也可以适当追加反馈电路,变形成静态电路结构。
[0224]在本实施例中,也可以替代时钟控制倒相器,如图15 (b)所示,采用反相器54和传输门58的结构。图15 (b)的电路的工作、特征与时钟控制倒相器相同。
[0225](实施例4)
[0226]在本实施例中,对每一个像素的晶体管数为5个、时钟信号为单相、时钟信号的振幅电压与扫描电路的电源电压相同的结构的一例进行说明。图17是表示本发明的实施例4的结构的图。参照图17 (a),该显示装置电路的结构是,构成扫描电路的一段的电路(206)具有单相时钟控制型反相器(60),连接有将单相时钟控制型反相器(60)的输出信号作为输入的像素电路(202)。
[0227]图17 (b)是表示图17 Ca)的单相时钟控制型反相器(60)的电路结构的图。参照图17 (b),在电源VDD和接地电位VSS之间,2个P型的MOS型晶体管MOl和M02、2个N型的MOS型晶体管M03和M04以栅地-阴地(cascode)方式连接,晶体管M02和M03的栅极连接并供给输入信号,晶体管M02和M03的漏极连接而取出输出信号。并且,分别供给时钟信号至晶体管MOl和M04的栅极。
[0228]参照图17 (c)所示的真值表说明单相时钟控制型反相器的工作。
[0229]在时钟信号为高电平时,源电极与电源电位VDD连接的P型MOS晶体管MOl为非导通(OFF)状态,源电极接地的N型MOS晶体管M04处于导通(ON)状态。此时输入信号为高电平时,该单相时钟控制型反相器的输出信号为低电平,输入信号为低电平时,输出为高阻抗。
[0230]相反地,在时钟信号为低电平时,源电极与电源电位VDD连接的P型MOS晶体管MOl为ON状态,源电极接地的N型MOS晶体管M04处于截止状态。此时输入信号为高电平时,单相时钟控制型反相器输出为高阻抗的状态,输入信号为低电平时,输出信号为高电平。
[0231]参照表示说明用时序表的图18对本实施例的显示装置电路的工作进行说明。
[0232]将脉冲宽度为3xT (Τ表示时钟信号的半周期)的脉冲信号作为输入信号,在时钟信号CLK从高电平下降到低电平的下降时序输入,由此在时钟信号CLK的上升时序向节点nl输出反转脉冲信号。
[0233]该信号作为下一段的单相时钟控制型反相器的输入信号,比节点nl的信号迟T周期且在时钟信号CLK的下降时序向节点n2输出脉冲信号。
[0234]在节点nl的脉冲信号波形上标有“b”和“c”的期间内,单相时钟控制型反相器CINVOl的输出变为高阻抗状态,但通过节点nl的电容,处于保持“a”期间的电压的状态。
[0235]这样,通过单相时钟信号CLK,能够使节点nl、n3、n5……的扫描电路的奇数段的输出中产生低态有效的扫描脉冲信号,使节点n2、n4、n6……的扫描电路的偶数段的输出中产生高态有效的扫描脉冲信号。
[0236]如图17所示,以像素开关通过该极性的扫描脉冲信号导通的方式设定像素开关的极性。
[0237]写入与节点nl连接的像素的电压信号为在节点nl的上升时序施加到DATA节点的D1。
[0238]同样,写入与节点n2连接的像素的电压为在节点n2的下降时序施加到DATA节点的电压信号D2。
[0239]这样,应写入像素的电压以周期T依次施加到DATA节点。在本实施例中,时钟信号为单相,因此时钟配线的负荷电容较小,时钟延迟变少。
[0240](其他实施例)
[0241]在上述实施例中,以使用多晶硅工艺技术形成的液晶显示装置为中心进行了说明,但也可以适用于用多晶硅TFT形成扫描电路和像素电路的有机EL显示装置。 [0242]在上述实施例中,以通过薄膜工艺将扫描电路和像素电路形成在玻璃基板上为例进行了说明,但也可以适用于在其他绝缘基板或硅基板上形成扫描电路和像素电路的显示
>J-U ρ?α装直。
[0243]在上述实施例中,对玻璃基板上形成的平面形状的显示进行了说明,但也可以将利用多晶硅工艺形成的扫描电路和像素电路从玻璃基板上剥离,转印到挠性基板等上,形成具有挠性的显示装置,形成曲面形状的显示装置。
[0244]进而,也可以在长条状的挠性基板上形成扫描电路和与扫描电路的各输出节点连接的像素电路,将该长条状的显示装置(线状显示装置)卷绕在支撑体上,由此制作面显示
>J-U ρ?α装直。
[0245]本发明适用于便携电话终端或便携媒体播放器等便携电子设备类等。作为便携电子设备类的构成部件,可以以任意形状提供占大面积或大体积的显示装置,因此便携电子设备类的设计自由度提高。其结果是,产生时尚的便携电子设备,有助于提高便携电子设备的时尚性。
[0246]作为本发明的活用例子,包括电子静态照相机、摄像机等小型电子设备。这类电子设备随着其小型化,很难确保电子设备上用于配置显示面板的充分大的空间。通过利用本发明的显示装置,能够利用多种形状的空间配置显示面板。
[0247]作为本发明的活用例子,包括吊坠、手表、纽扣等首饰类。通过利用本发明,能够在上述首饰类上搭载显示装置。由此这些首饰类的外观上的特点显著,提高使用者的满足感,能够提闻广品销量。
[0248]作为本发明的活用例子,包括自行车、汽车的仪表类。通过利用本发明的效果即任意形状、窄边框的显示装置,能够以最低限度的面积实现上述仪表类。并且,被上述仪表类遮挡的视野减少,提高安全性。
[0249]作为本发明的活用例子,包括商品货架等上设置的促销用显示装置。奇特设计的显示装置会吸引顾客的目光,提高宣传效果。促销用显示装置可以是任意的显示装置形状,也可以将其整个形状作为显示区域,因此促销用显示装置挡住其后面陈列的商品的比例降低。
[0250]作为本发明的活用例子,包括弹子台等娱乐设备。例如,活用本发明制作郁金香形状的显示装置,通过安装在现有的弹子台的郁金香部,弹子台变得更加豪华,必然使弹子游戏机店的销量上升。
[0251]作为本发明的活用例子,包括戒指和手镯等环状的首饰类。并且还包括装饰品类。在上述物品上也可以产生以往没有的外观上的特点,必然使销量提高。如上所述,在本发明的显示装置中,可以向多个像素电路分别自由提供数据,因而可以显示文字、标志、图片、动画等任意的图像。
[0252]以上参照上述实施例对本发明进行了说明,但本发明不限于上述实施例的结构,当然也包括在本发明的范围内本领域普通技术人员能够进行的各种变形、修改。
【权利要求】
1.一种TFT面显示装置,将多个包括构成扫描电路一段的单位电路和与所述单位电路的输出节点连接的像素电路的显示装置要素,以一笔画成的要领设置在显示装置基板上,其特征在于: 所述单位电路,从前段输入扫描信号,向所述单位电路的所述输出节点输出,同时,在单位电路与后段连接的情况下,向后段的单位电路输出, 所述单位电路包括:以串联方式顺序连接在高位电源和低位电源间的第I至第4的开关元件, 所述第1、第2开关元件由P型的MOS型晶体管构成, 所述第3、第4开关元件由η型的MOS型晶体管构成, I个所述P型的MOS型晶体管和I个所述η型的MOS型晶体管的栅电极共用地连接,输入从前段供给的脉冲信号, 在剩余的2个所述MOS型晶体管的栅电极中输入有时钟信号, 所述单位电路由所述第2、第3M0S晶体管的漏电极作为输出节点的单相时钟控制型倒相器构成, 所述像素电路具有显示元件、和根据来自对应的所述单位电路的扫描信号对数据信号与所述显示元件的连接进行导通/截止控制的像素开关, 在一个所述单位电路的所述输出节点,一对一地连接相对应的所述像素电路的一个像素开关, 对级联连接的多个所述单位电路,共同地供给时钟信号, 具有非矩形的外形形状,通过在与所述外形形状大致一致的非矩形的区域内配设所述显示装置要素而形成非矩形的显示区域。
2.根据权利要求1所述的TFT面显示装置,其特征在于: 所述扫描电路由I相的时钟信号驱动。
3.根据权利要求1所述的TFT面显示装置,其特征在于: 所述扫描电路中包含的晶体管和所述像素电路中包含的晶体管是形成在玻璃基板上的多晶硅TFT,构成有源矩阵液晶显示装置。
4.根据权利要求1所述的TFT面显示装置,其特征在于: 所述扫描电路,在所述显示装置基板上设有一处以上折回部,自由形成非矩形状的显示区域。
5.根据权利要求1所述的TFT面显示装置,其特征在于: 所述扫描电路螺旋状地配置在所述显示装置基板上,形成非矩形状的显示区域。
6.根据权利要求1所述的TFT面显示装置,其特征在于, 所述扫描电路的一部分设置在所述像素电路和像素电路之间,或设置在像素电路下方。
7.根据权利要求1所述的TFT面显示装置,其特征在于:将包括所述多个像素电路以及所述扫描电路的电路以弯曲一次以上的方式设置在显示装置基板上。
8.根据权 利要求1所述的TFT面显示装置,其特征在于: 将包括多个像素电路以及所述扫描电路的电路螺旋状地设置在显示装置基板上。
9.根据权利要求1所述的TFT面显示装置,其特征在于:将线状显示装置在支撑体上卷绕两次以上而形成,其中,所述线状显示装置线状地配置所述多个像素电路和所述扫描电路而成,且具有挠性。
10.根据权利要求1所述的TFT面显示装置,其特征在于: 具有构成所述扫描电路一段的所述单位电路从前段接收扫描信号、并根据时钟信号将所述扫描信号输出到所述单位电路的输出节点的电路。
11.一种电子设备,其特征在于: 具有权利要求1所述的TFT面显示装置。
12.—种装饰品,其特征在于: 具有 权利要求1所述的TFT面显示装置。
【文档编号】G09G3/18GK103794164SQ201410030948
【公开日】2014年5月14日 申请日期:2007年10月15日 优先权日:2006年10月13日
【发明者】芳贺浩史, 浅田秀树, 金子节夫 申请人:Nlt科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1