像素驱动电路及其控制方法、显示面板和显示装置与流程

文档序号:12907125阅读:381来源:国知局
像素驱动电路及其控制方法、显示面板和显示装置与流程

本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其控制方法、显示面板和显示装置。



背景技术:

在有机发光显示面板中,设置有对应每个发光器件的像素驱动电路,用于驱动发光器件发光。

如图1和图2所示,图1为现有技术中一种像素驱动电路的电路示意图,图2为图1中像素驱动电路对应的时序信号图,该像素驱动电路包括第一薄膜晶体管t1、第二薄膜晶体管t2、第三薄膜晶体管t3、驱动晶体管td、存储电容cst和发光元件e,第一电源电压端vdd用于提供第一电源电压,第二电源电压端vss用于提供第二电源电压,数据线vdata用于提供数据信号,扫描信号端scan用于提供扫描信号,发光信号控制端emit用于提供发光控制信号。驱动过程中,在第一阶段t1,扫描信号端scan提供使能信号,发光信号控制端emit提供非使能信号,数据线vdata提供的信号经过第一薄膜晶体管t1传输至第一节点n1,同时第一节点n1和第二节点n2通过驱动晶体管td和第二薄膜晶体管t2导通,进行阈值补偿,使第二节点n2处的电位为vdata+vth,vdata为数据线vdata提供的信号,vth为驱动晶体管td的阈值电压;在第二阶段t2,扫描信号端scan提供非使能信号,发光信号控制端emit提供使能信号,在驱动晶体管td控制下产生驱动电流,以驱动发光元件e发光,由于驱动晶体管td的栅极电压为vdata+vth,根据驱动电流的计算公式,可以抵消掉阈值电压vth的影响,使驱动电流的大小与阈值电压vth无关。然而,这只是在理论上抵消掉阈值电压vth的影响,实际的驱动电流仍在一定程度上与阈值电压vth相关,在驱动晶体管td的工作过程中,由于驱动晶体管td的控制端长时间受到相同极性的电压影响,使得其阈值电压vth持续向同一方向产生漂移,从而导致显示不良。



技术实现要素:

本发明实施例提供一种像素驱动电路及其控制方法、显示面板和显示装置,能够降低驱动晶体管的阈值电压产生漂移的概率,从而改善由此导致的显示不良。

本发明实施例提供一种像素驱动电路,包括:

第一晶体管,用于响应于发光信号控制端的使能信号,将第一电源电压端的信号传输至第一节点;

第一驱动晶体管,用于根据第二节点的使能信号,在所述第一节点至第三节点的导通路径上产生驱动电流,所述第一驱动晶体管为n型晶体管;

第二驱动晶体管,用于根据所述第二节点的使能信号,在所述第一节点至所述第三节点的导通路径上产生驱动电流,所述第二驱动晶体管为p型晶体管;

存储电容,用于维持所述第二节点的电压;

第二晶体管,用于响应于第一扫描信号端的使能信号,将极性切换信号端的信号传输至所述第二节点;

补偿模块,用于响应于第二扫描信号端的使能信号,使数据线的信号流经所述第一驱动晶体管或所述第二驱动晶体管至所述第二节点;

发光元件,其阳极耦接于所述第三节点,其阴极电连接于第二电源电压端。

另一方面,本发明实施例还提供一种显示面板,包括上述的像素驱动电路。

另一方面,本发明实施例还提供一种显示装置,包括上述的显示面板。

另一方面,本发明实施例还提供一种像素驱动电路控制方法,用于上述像素驱动电路,所述方法包括:

第一极性帧和第二极性帧,所述第一极性帧和所述第二极性帧均依次包括第一阶段、第二阶段和第三阶段;

在所述第一极性帧,向所述极性切换信号端提供第一极性电压;

在所述第二极性帧,向所述极性切换信号端提供与所述第一极性相反的第二极性电压;

在所述第一阶段,向所述第一扫描信号端提供使能信号,向所述第二扫描信号端提供非使能信号,向所述发光信号控制端提供非使能信号;

在所述第二阶段,向所述第一扫描信号端提供非使能信号,向所述第二扫描信号端提供使能信号,向所述发光信号控制端提供非使能信号;

在所述第三阶段,向所述第一扫描信号端提供非使能信号,向所述第二扫描信号端提供非使能信号,向所述发光信号控制端提供使能信号。

本发明实施例中的像素驱动电路及其控制方法、显示面板和显示装置,能够使两个驱动晶体管在不同的帧中交替工作,避免同一驱动晶体管在不同帧中受到同一方向偏压的影响,使得驱动晶体管的阈值电压持续向同一方向产生漂移的概率降低,减小了驱动晶体管的阈值电压持续向同一方向产生漂移对阈值补偿效果的影响,从而改善了由于驱动晶体管的阈值电压持续向同一方向产生漂移导致的显示不良。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。

图1为现有技术中一种像素驱动电路的电路示意图;

图2为图1中像素驱动电路对应的时序信号图;

图3为本发明实施例中一种像素驱动电路的示意图;

图4为图3中像素驱动电路中各端的时序信号图;

图5为本发明实施例中另一种像素驱动电路的示意图;

图6为本发明实施例中另一种像素驱动电路的示意图;

图7为本发明实施例中另一种像素驱动电路的示意图;

图8为本发明实施例中另一种像素驱动电路的示意图;

图9为本发明实施例中一种像素驱动电路在第一极性帧frame1中驱动电流ioled和数据线信号之间关系的仿真结果;

图10为本发明实施例中一种像素驱动电路在第二极性帧frame2中驱动电流ioled和数据线信号vdata之间关系的仿真结果;

图11为本发明实施例中一种显示面板的结构示意图;

图12为图11的显示面板中局部的剖面结构示意图;

图13为本发明实施例中一种显示装置的结构示意图。

具体实施方式

为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。

如图3所示,图3为本发明实施例中一种像素驱动电路的示意图,本发明实施例提供一种像素驱动电路,包括:第一晶体管t1,用于响应于发光信号控制端emit的使能信号,将第一电源电压端vdd的信号传输至第一节点a1;第一驱动晶体管m1,用于根据第二节点a2的使能信号,在第一节点a1至第三节点a3的导通路径上产生驱动电流,第一驱动晶体管m1为n型晶体管;第二驱动晶体管m2,用于根据第二节点a2的使能信号,在第一节点a1至第三节点a3的导通路径上产生驱动电流,第二驱动晶体管m2为p型晶体管;存储电容cst,用于维持第二节点a2的电压;第二晶体管t2,用于响应于第一扫描信号端scan1的使能信号,将极性切换信号端vref的信号传输至第二节点a2;补偿模块1,用于响应于第二扫描信号端scan2的使能信号,使数据线vdata的信号流经第一驱动晶体管m1或第二驱动晶体管m2至第二节点a2;发光元件e,其阳极耦接于第三节点a3,其阴极电连接于第二电源电压端vss。

如图4所示,图4为图3中像素驱动电路中各端的时序信号图,本发明实施例提供一种像素驱动电路控制方法,包括:

第一极性帧frame1和第二极性帧frame2,第一极性帧frame1和第二极性帧frame2均依次包括第一阶段t1、第二阶段t2和第三阶段t3;在第一极性帧frame1,向极性切换信号端vref提供第一极性电压(图4中示意为高电平),例如,当第一极性电压为正极性电压时,vref可以为8v;在第二极性帧frame2,向极性切换信号端vref提供与第一极性相反的第二极性电压,例如,当第二极性电压为负极性电压时,vref可以为-8v;在第一阶段t1,向第一扫描信号端scan1提供使能信号,向第二扫描信号端scan2提供非使能信号,向发光信号控制端emit提供非使能信号;在第二阶段t2,向第一扫描信号端scan1提供非使能信号,向第二扫描信号端scan2提供使能信号,向发光信号控制端emit提供非使能信号;在第三阶段t3,向第一扫描信号端scan1提供非使能信号,向第二扫描信号端scan2提供非使能信号,向发光信号控制端emit提供使能信号。

具体地,在第一极性帧frame1中,在第一阶段t1时,向第一扫描信号端scan1提供使能信号,使第二晶体管t2导通,极性切换信号端vref提供的信号传输至第二节点a2,此时第二节点a2的电位为vref,此时vref为正极性;在第二阶段t2,向第一扫描信号端scan1提供非使能信号,使第二晶体管t2截止,此时由于存储电容cst的作用,使第二节点a2的电位维持在vref,向第二扫描信号端scan2提供使能信号,由于vref为正极性,因此第一驱动晶体管m1导通,第二驱动晶体管m2截止,使数据线vdata的信号流经第一驱动晶体管m1至第二节点a2,存储电容cst放电,使第二节点a2的电位下降为vdata+vth1,vdata为数据线vdata的信号,vth1为第一驱动晶体管m1的阈值电压,由于第一驱动晶体管m1为n型晶体管,因此vth1为正值;在第三阶段t3,向第一扫描信号端scan1提供非使能信号,使第二晶体管t2截止,此时由于存储电容cst的作用,使第二节点a2的电位维持在vdata+vth1,向发光信号控制端emit提供使能信号,使第一晶体管t1导通,由于vth1为正值,因此第二节点a2的电位为第一驱动晶体管m1的使能信号,使第一驱动晶体管m1产生驱动电流,第二节点a2的电位为第二驱动晶体管m2的非使能信号,使第二驱动晶体管m2截止,此时,第一驱动晶体管m1和第二驱动晶体管m2处于正向偏压状态。在第二极性帧frame2中,在第一阶段t1时,向第一扫描信号端scan1提供使能信号,使第二晶体管t2导通,极性切换信号端vref提供的信号传输至第二节点a2,此时第二节点a2的电位为vref,此时vref为负极性;在第二阶段t2,向第一扫描信号端scan1提供非使能信号,使第二晶体管t2截止,此时由于存储电容cst的作用,使第二节点a2的电位维持在vref,向第二扫描信号端scan2提供使能信号,由于vref为负极性,因此第二驱动晶体管m2导通,第一驱动晶体管m1截止,使数据线vdata的信号流经第二驱动晶体管m2至第二节点a2,存储电容cst充电,使第二节点a2的电位上升为vdata+vth2,vdata为数据线vdata的信号,vth2为第二驱动晶体管m2的阈值电压,由于第二驱动晶体管m2为p型晶体管,因此vth2为负值;在第三阶段t3,向第一扫描信号端scan1提供非使能信号,使第二晶体管t2截止,此时由于存储电容cst的作用,使第二节点a2的电位维持在vdata+vth2,向发光信号控制端emit提供使能信号,使第一晶体管t1导通,由于vth2为负值,因此第二节点a2的电位为第二驱动晶体管m2的使能信号,使第二驱动晶体管m2产生驱动电流,第二节点a2的电位为第一驱动晶体管m1的非使能信号,使第一驱动晶体管m1截止,此时,第一驱动晶体管m1和第二驱动晶体管m2处于负向偏压状态。

本发明实施例中的像素驱动电路及其控制方法,能够使两个驱动晶体管在不同的帧中交替工作,避免同一驱动晶体管在不同帧中受到同一方向偏压的影响,使得驱动晶体管的阈值电压持续向同一方向产生漂移的概率降低,减小了驱动晶体管的阈值电压持续向同一方向产生漂移对阈值补偿效果的影响,从而改善了由于驱动晶体管的阈值电压持续向同一方向产生漂移导致的显示不良。

可选地,如图3所示,补偿模块1包括:第三晶体管t3,其第一端电连接于数据线vdata,其第二端电连接于第三节点a3,其控制端电连接于第二扫描信号端scan2,用于响应于第二扫描信号端scan的使能信号,将数据线vdata的信号传输至第三节点a3;第四晶体管t4,其第一端电连接于第一节点a1,其第二端电连接于第二节点a2,其控制端电连接于第二扫描信号端scan2,用于响应于第二扫描信号端scan2的使能信号,使第一节点a1和第二节点a2导通。

具体地,在第二阶段t2,向第二扫描信号端scan2提供使能信号,使第三晶体管t3和第四晶体管t4均导通,此时数据线vdata的信号经第三晶体管t3流至第三节点a3,再由第三节点a3经第一驱动晶体管m1或第二驱动晶体管m2流至第一节点a1,再由第一节点a1经第四晶体管t4流至第二节点a2。在除第二阶段t2之外的其他阶段,第二扫描信号端scan2均提供非使能信号,因此使第三晶体管t3和第四晶体管t4均截止,其他驱动过程在上述实施例中均已说明,在此不再赘述。需要说明的是,当第三晶体管t3和第四晶体管t4均为相同的控制类型时,最易于控制,因为第三晶体管t3和第四晶体管t4的导通和截止的时机完全相同,因此,可以设置第三晶体管t3和第四晶体管t4均为n型晶体管或者均为p型晶体管。

可选地,如图5所示,图5为本发明实施例中另一种像素驱动电路的示意图,补偿模块1包括:第三晶体管t3,其第一端电连接于数据线vdata,其第二端电连接于第一节点a1,其控制端电连接于第二扫描信号端scan2,用于响应于第二扫描信号端scan2的使能信号,将数据线vdata的信号传输至第一节点a1;第四晶体管t4,其第一端电连接于第三节点a3,其第二端电连接于第二节点a2,其控制端电连接于第二扫描信号端scan2,用于响应于第二扫描信号端scan2的使能信号,使第三节点a3和第二节点a2导通。

具体地,图4中所示的时序信号同样可以应用于图5所示的像素驱动电路中,在第二阶段t2,向第二扫描信号端scan2提供使能信号,使第三晶体管t3和第四晶体管t4均导通,此时数据线vdata的信号经第三晶体管t3流至第一节点a1,再由第一节点a1经第一驱动晶体管m1或第二驱动晶体管m2流至第三节点a3,再由第三节点a3经第四晶体管t4流至第二节点a2。在除第二阶段t2之外的其他阶段,第二扫描信号端scan2均提供非使能信号,因此使第三晶体管t3和第四晶体管t4均截止,其他驱动过程在上述实施例中均已说明,在此不再赘述。需要说明的是,当第三晶体管t3和第四晶体管t4均为相同的控制类型时,更易于控制,因为第三晶体管t3和第四晶体管t4的导通和截止的时机完全相同,因此,可以设置第三晶体管t3和第四晶体管t4均为n型晶体管或者均为p型晶体管。

可选地,第一驱动晶体管m1,其第一端电连接于第一节点a1,其第二端电连接于第三节点a3,其控制端电连接于第二节点a2;第二驱动晶体管m2,其第一端电连接于第一节点a1,其第二端电连接于第三节点a3,其控制端电连接于第二节点a2。

可选地,第一晶体管t1,其第一端电连接于第一电源电压端vdd,其第二端电连接于第一节点a1,其控制端电连接于发光信号控制端emit。

可选地,第二晶体管t2,其第一端电连接于第二节点a2,其第二端电连接于极性切换信号端vref,其控制端电连接于第一扫描信号端scan1。

可选地,如图6和图7所示,图6为本发明实施例中另一种像素驱动电路的示意图,图7为本发明实施例中另一种像素驱动电路的示意图,像素驱动电路还包括:串联于第三节点a3和发光元件e阳极之间的第五晶体管t5,其第一端电连接于第三节点a3,其第二端电连接于发光元件e阳极,其控制端电连接于发光信号控制端emit。

具体地,第五晶体管t5与第一晶体管t1的作用相同,可以进一步保证在非发光的时间中,发光元件e与其他元件(例如其他晶体管)之间不会相互影响。在第三阶段t3,向发光信号控制端emit提供使能信号,除了可以使第一晶体管t1导通,还可以使第五晶体管t5导通,从而在发光元件e的阳极和第一电源电压端vdd之间建立导通路径,以使发光元件e能够正常发光。

可选地,如图3、图5、图6和图7所示,存储电容cst的第一端电连接于第二节点a2,存储电容cst的第二端电连接于固定电位端v0。

具体地,固定电位端v0由芯片提供即可,通过固定电位端v0所提供的固定电位,配合存储电容cst本身的自举作用,即可实现对第二节点a2的电位维持作用,由于使用两种不同类型的驱动晶体管在不同的时间工作,因此,单独设置额外的固定电位端v0,可以更加便于通过两个驱动晶体管的实际工作情况,对固定电位端v0的电位进行调节。

可选地,如图8所示,图8为本发明实施例中另一种像素驱动电路的示意图,存储电容cst的第一端电连接于第二节点a2,存储电容cst的第二端电连接于第一电源电压端vdd。

具体地,第一电源电压端vdd可以提供固定电位以配合存储电容cst的自举作用,实现对第二节点a2的电位维持作用,由于复用了第一电源电压端vdd,因此无需额外设置相应的固定电位端,节省了成本并提高了空间利用率。

可选地,发光元件e为有机发光二极管。

需要说明的是,本发明实施例对于发光元件e的类型不作限定,任何能够应用上述驱动电路和驱动方法的发光元件均可以作为本发明实施例中的发光元件e,例如有机发光二极管或微发光二极管。另外,本发明实施例中对于晶体管的控制类型也不作限定,例如,第一晶体管t1可以为n型晶体管,可以为p型晶体管,当第一晶体管t1为n型晶体管时,其对应的发光信号控制端emit所提供的信号中,高电平为使能信号,低电平为非使能信号;当第一晶体管t1为p型晶体管时,其对应的发光信号控制端emit所提供的信号中,低电平为使能信号,高电平为非使能信号。

可选地,如图4所示,第一极性帧frame1和第二极性帧frame2交替设置。

具体地,图4中仅示意了一个第一极性帧frame1和一个第二极性帧frame2的情况,在包括多个第一极性帧frame1和多个第二极性帧frame2时,第一极性帧frame1和第二极性帧frame2交替设置,这样,可以使每个像素驱动电路中的第一驱动晶体管m1和第二驱动晶体管m2交替工作,从而进一步抵消第一驱动晶体管m1和第二驱动晶体管m2的阈值漂移。

可选地,第一极性帧frame1和第二极性帧frame均包括位于第一阶段t1之前的缓冲阶段t0,在缓冲阶段t0,向第一扫描信号端scan1提供非使能信号,向第二扫描信号端scan2提供非使能信号,向发光信号控制端emit提供使能信号。

具体地,在缓冲阶段t0,极性切换信号端vref切换至对应的极性,更利于第一阶段t1时对于相应的驱动晶体管的控制作用。需要说明的是,图4所示的第一极性帧frame1和第二极性帧frame2为非连续的两帧,即在第一极性帧frame1中,从第一行发光元件扫描至最后一行发光元件之后,并不是直接开始在第二极性帧frame2中进行第一行发光元件的扫描,而是先进入缓冲阶段t0,在缓冲阶段t0中,任意像素驱动电路的第一扫描信号端scan1和第二扫描信号端scan2均提供非使能信号,数据线vdata可以为任意信号,均不会对显示造成影响,而极性切换信号端vref预先切换至之后所需要的极性,以保证在下一次进行第一行发光元件的扫描时,极性切换信号端vref能够直接提供在该帧中所需要的极性。除了这种方式外,也可以不设置缓冲阶段t0,即在第一极性帧frame1中,从第一行发光元件扫描至最后一行发光元件之后,直接进入第二极性帧frame2中,从第一行发光元件进行扫描,以此类推。需要说明的是,在一帧中,对发光元件所在行的扫描顺序也可以是先扫描奇数行的发光元件,再扫描偶数行的发光元件,本申请对在一帧中各发光元件所在行的扫描顺序不作具体限定。

需要说明的是,上述像素驱动电路,在第一极性帧frame1和第二极性帧frame2中,利用单独的第一驱动晶体管m1进行驱动的过程和利用单独的第二驱动晶体管m2进行驱动的过程均能够在理论上抵消掉阈值电压对驱动电流的影响,其原理与现有技术中阈值电压的抵消原理相同,在此不再赘述。如图9和图10所示,图9为本发明实施例中一种像素驱动电路在第一极性帧frame1中驱动电流ioled和数据线信号之间关系的仿真结果,图10为本发明实施例中一种像素驱动电路在第二极性帧frame2中驱动电流ioled和数据线信号vdata之间关系的仿真结果,如图9所示,在第一极性帧frame1中,极性切换信号端vref提供正极性电压,△vth表示第一驱动晶体管m1和第二驱动晶体管m2的阈值电压变化值,可知,改变阈值电压,驱动电流ioled基本不变;如图10所示,在第二极性帧frame2中,极性切换信号端vref提供负极性电压,△vth表示第一驱动晶体管m1和第二驱动晶体管m2的阈值电压变化值,可知,改变阈值电压,驱动电流ioled基本不变。根据图9和图10可知,利用单独的第一驱动晶体管m1进行驱动的过程和利用单独的第二驱动晶体管m2进行驱动的过程均能够在理论上抵消掉阈值电压对驱动电流的影响。

如图11和图12所示,图11为本发明实施例中一种显示面板的结构示意图,图12为图11的显示面板中局部的剖面结构示意图,本发明实施例还提供一种显示面板100,包括上述的像素驱动电路。

具体地,显示面板包括矩阵分布的多个子像素101,每个子像素对应一个像素驱动电路,每行子像素对应第一扫描线s1、第二扫描线s2和第三扫描线s3,其中,第一扫描线s1用于提供该行子像素对应的第一扫描信号端scan1,第二扫描线s2用于提供该行子像素对应的第二扫描信号端scan2以及下一行子像素对应的第一扫描信号端scan1,第三扫描线s3用于提供该行子像素对应的发光信号控制端emit,即相邻的两行子像素共用一条扫描信号线,如图12所示,例如,每个发光元件e包括依次设置的阳极层21、发光层22和阴极层23,驱动晶体管m1包括源极m11、漏极m12、栅极m13和有源层m14,存储电容cst包括第一电极板c1和第二电极板c2,其中栅极m13和第二电极板c2位于第一金属层,第一电极板c1位于第二金属层,源极m11和漏极m12位于第三金属层,在阳极层21远离阴极层23的一侧,依次设置有第三金属层、第二金属层、第一金属层和有源层m14,漏极m12通过过孔连接于阳极层21。

需要说明的是,图12中仅示意了像素驱动电路中的第一驱动晶体管m1和存储电容cst这两个元件,其他晶体管的层结构可以与第一驱动晶体管m1的结构相同,且与发光元件e的阳极连接的晶体管可以根据像素驱动电路的具体连接结构进行调整,比如,与发光元件e的阳极连接的晶体管可以为第五晶体管t5。另外,各层结构的关系也并不限于图12中所示的结构,例如,第一电极板c1和第二电极板c2也可以在其他层中制作,只要能构成电容的两个电极板即可。如果发光元件e为顶发光结构,即发光元件e从阴极层23远离阳极层21的一侧发光,则像素驱动电路中的各元件可以设置在发光元件e的下方;如果发光元件e为底发光结构,即发光元件e从阳极层21远离阴极层23的一侧发光,则像素驱动电路中的各元件需要设置在发光元件e的发光区域之外,以保证不会对显示造成不良影响。

其中,像素驱动电路的具体结构和原理与上述实施例相同,在此不再赘述。

本发明实施例中的显示面板,能够使两个驱动晶体管在不同的帧中交替工作,避免同一驱动晶体管在不同帧中受到同一方向偏压的影响,使得驱动晶体管的阈值电压持续向同一方向产生漂移的概率降低,减小了驱动晶体管的阈值电压持续向同一方向产生漂移对阈值补偿效果的影响,从而改善了由于驱动晶体管的阈值电压持续向同一方向产生漂移导致的显示不良。

如图13所示,图13为本发明实施例中一种显示装置的结构示意图,本发明实施例提供一种显示装置,包括上述的显示面板100。

其中,显示装置可以是例如触摸显示屏、手机、平板计算机、笔记本电脑或电视机等任何具有显示功能的电子设备。

本发明实施例中的显示装置,能够使两个驱动晶体管在不同的帧中交替工作,避免同一驱动晶体管在不同帧中受到同一方向偏压的影响,使得驱动晶体管的阈值电压持续向同一方向产生漂移的概率降低,减小了驱动晶体管的阈值电压持续向同一方向产生漂移对阈值补偿效果的影响,从而改善了由于驱动晶体管的阈值电压持续向同一方向产生漂移导致的显示不良。

最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1